chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設(shè)計(jì)要點(diǎn)之一:時鐘樹

電子工程師 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2020-11-11 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。
早期的FPGA相對比較簡單,所有的功能單元僅僅由管腳、內(nèi)部 buffer、LE、RAM 構(gòu)建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構(gòu)成,RAM 也往往容量非常小?,F(xiàn)在的FPGA不僅包含以前的 LE,RAM 也更大更快更靈活,管教 IOB 也更加的復(fù)雜,支持的 IO 類型也更多,而且內(nèi)部還集成了一些特殊功能單元,包括:
DSP:實(shí)際上就是乘加器,F(xiàn)PGA 內(nèi)部可以集成多個乘加器,而一般的 DSP 芯片往往每個 core 只有一個。換言之,F(xiàn)PGA 可以更容易實(shí)現(xiàn)多個 DSP core 功能。在某些需要大量乘加計(jì)算的場合,往往多個乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過一個高速乘加器。
SERDES:高速串行接口。將來 PCI-E、XAUI、HT、S-ATA 等高速串行接口會越來越多。有了 SERDES 模塊,F(xiàn)PGA 可以很容易將這些高速串行接口集成進(jìn)來,無需再購買專門的接口芯片。
CPU core:分為 2 種,軟 core 和硬 core. 軟 core 是用邏輯代碼寫的 CPU 模塊,可以在任何資源足夠的 FPGA 中實(shí)現(xiàn),使用非常靈活。而且在大容量的 FPGA 中還可以集成多個軟 core,實(shí)現(xiàn)多核并行處理。硬 core 是在特定的 FPGA 內(nèi)部做好的 CPU core,優(yōu)點(diǎn)是速度快、性能好,缺點(diǎn)是不夠靈活。
不過,F(xiàn)PGA 還是有缺點(diǎn)。對于某些高主頻的應(yīng)用,F(xiàn)PGA 就無能為力了?,F(xiàn)在雖然理論上 FPGA 可以支持的 500MHz,但在實(shí)際設(shè)計(jì)中,往往 200MHz 以上工作頻率就很難實(shí)現(xiàn)了。

FPGA 設(shè)計(jì)要點(diǎn)之一:時鐘

對于 FPGA 來說,要盡可能避免異步設(shè)計(jì),盡可能采用同步設(shè)計(jì)。同步設(shè)計(jì)的第一個關(guān)鍵,也是關(guān)鍵中的關(guān)鍵,就是時鐘樹。一個糟糕的時鐘樹,對 FPGA 設(shè)計(jì)來說,是一場無法彌補(bǔ)的災(zāi)難,是一個沒有打好地基的樓,崩潰是必然的。

具體一些的設(shè)計(jì)細(xì)則:
1)盡可能采用單一時鐘;

2)如果有多個時鐘域,一定要仔細(xì)劃分,千萬小心;

3)跨時鐘域的信號一定要做同步處理。對于控制信號,可以采用雙采樣;對于數(shù)據(jù)信號,可以采用異步 fifo. 需要注意的是,異步 fifo 不是萬能的,一個異步 fifo 也只能解決一定范圍內(nèi)的頻差問題。

4)盡可能將 FPGA 內(nèi)部的 PLL、DLL 利用起來,這會給你的設(shè)計(jì)帶來大量的好處。

5)對于特殊的 IO 接口,需要仔細(xì)計(jì)算 Tsu、Tco、Th,并利用 PLL、DLL、DDIO、管腳可設(shè)置的 delay 等多種工具來實(shí)現(xiàn)。簡單對管腳進(jìn)行 Tsu、Tco、Th 的約束往往是不行的。

可能說的不是很確切。這里的時鐘樹實(shí)際上泛指時鐘方案,主要是時鐘域和 PLL 等的規(guī)劃,一般情況下不牽扯到走線時延的詳細(xì)計(jì)算(一般都走全局時鐘網(wǎng)絡(luò)和局部時鐘網(wǎng)絡(luò),時延固定),和 ASIC 中的時鐘樹不一樣。對于 ASIC,就必須對時鐘網(wǎng)絡(luò)的設(shè)計(jì)、布線、時延計(jì)算進(jìn)行仔細(xì)的分析計(jì)算才行。

FPGA 設(shè)計(jì)要點(diǎn)之二:FSM

FSM:有限狀態(tài)機(jī)。這個可以說是邏輯設(shè)計(jì)的基礎(chǔ)。幾乎稍微大一點(diǎn)的邏輯設(shè)計(jì),幾乎都能看得到 FSM.FSM 分為 moore 型和 merly 型,moore 型的狀態(tài)遷移和變量無關(guān),merly 型則有關(guān)。實(shí)際使用中大部分都采用 merly 型。
FSM 通常有 2 種寫法:單進(jìn)程、雙進(jìn)程。
初學(xué)者往往喜歡單進(jìn)程寫法,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status <= ……;

else

case( FSM_status )

……;

endcase

end

簡單的說,單進(jìn)程 FSM 就是把所有的同步、異步處理都放入一個 always 中。

優(yōu)點(diǎn):

1)看起來比較簡單明了,寫起來也不用在每個 case 分支或者 if 分支中寫全對各個信號和狀態(tài)信號的處理。也可以簡單在其中加入一些計(jì)數(shù)器進(jìn)行計(jì)數(shù)處理。
2)所有的輸出信號都已經(jīng)是經(jīng)過 D 觸發(fā)器鎖存了。
缺點(diǎn):
1)優(yōu)化效果不佳。由于同步、異步放在一起,編譯器一般對異步邏輯的優(yōu)化效果最好。單進(jìn)程 FSM 把同步、異步混雜在一起的結(jié)果就是導(dǎo)致編譯器優(yōu)化效果差,往往導(dǎo)致邏輯速度慢、資源消耗多。
2)某些時候需要更快的信號輸出,不必經(jīng)過 D 觸發(fā)器鎖存,這時單進(jìn)程 FSM 的處理就比較麻煩了。
雙進(jìn)程 FSM,格式如下:

always @( posedge clk or posedge rst )

begin

if ( rst == 1'b1 )

FSM_status_current <= …;

else

FSM_status_current <= FSM_status_next;

always @(*)

begin

case ( FSM_status_current )

FSM_status_next = ……;

endcase

end

從上面可以看到,同步處理和異步處理分別放到 2 個 always 中。其中 FSM 狀態(tài)變量也采用 2 個來進(jìn)行控制。雙進(jìn)程 FSM 的原理我這里就不多說了,在很多邏輯設(shè)計(jì)書中都有介紹。這里描述起來太費(fèi)勁。

優(yōu)點(diǎn):
1)編譯器優(yōu)化效果明顯,可以得到很理想的速度和資源占用率。
2)所有的輸出信號(除了 FSM_status_current)都是組合輸出的,比單進(jìn)程 FSM 快
缺點(diǎn):
1)所有的輸出信號(除了 FSM_status_current)都是組合輸出的,在某些場合需要額外寫代碼來進(jìn)行鎖存。
2)在異步處理的 always 中,所有的 if、case 分支必須把所有的輸出信號都賦值,而且不能出現(xiàn)在 FSM 中的輸出信號回送賦值給本 FSM 中的其他信號的情況,否則會出現(xiàn) latch.
latch 會導(dǎo)致如下問題:
1)功能仿真結(jié)果和后仿不符;
2)出現(xiàn)無法測試的邏輯;
3)邏輯工作不穩(wěn)定,特別是 latch 部分對毛刺異常敏感;
4)某些及其特殊的情況下,如果出現(xiàn)正反饋,可能會導(dǎo)致災(zāi)難性的后果。
這不是恐嚇也不是開玩笑,我就親眼見過一個小伙把他做的邏輯加載上去后,整個 FPGA 給炸飛了。后來懷疑可能是出現(xiàn)正反饋導(dǎo)致高頻振蕩,最后導(dǎo)致芯片過熱炸掉(這個 FPGA 芯片沒有安裝散熱片)。

FPGA 設(shè)計(jì)要點(diǎn)之三:latch

首先回答一下:
1)stateCAD 沒有用過,不過我感覺用這個東東在構(gòu)建大的系統(tǒng)的時候似乎不是很方便。也許用 systemC 或者 system Verilog 更好一些。
2)同步、異步的叫法是我所在公司的習(xí)慣叫法,不太對,不過已經(jīng)習(xí)慣了,呵呵。

這次講一下 latch.

latch 的危害已經(jīng)說過了,這里不再多說,關(guān)鍵講一下如何避免。
1)在組合邏輯進(jìn)程中,if 語句一定要有 else!并且所有的信號都要在 if 的所有分支中被賦值。

always @( * ) begin

if ( sig_a == 1'b1 ) sig_b = sig_c;

end

這個是絕對會產(chǎn)生 latch 的。

正確的應(yīng)該是

always @( * ) begin

if ( sig_a == 1'b1 ) sig_b = sig_c;

else sig_b = sig_d;

end

另外需要注意,下面也會產(chǎn)生 latch. 也就是說在組合邏輯進(jìn)程中不能出現(xiàn)自己賦值給自己或者間接出現(xiàn)自己賦值給自己的情況。

always @( * ) begin

if ( rst == 1'b1 ) counter = 32'h00000000;

else counter = counter + 1;

end

但如果是時序邏輯進(jìn)程,則不存在該問題。

2)case 語句的 default 一定不能少!
原因和 if 語句相同,這里不再多說了。需要提醒的是,在時序邏輯進(jìn)程中,default 語句也一定要加上,這是一個很好的習(xí)慣。
3)組合邏輯進(jìn)程敏感變量不能少也不能多。這個問題倒不是太大,verilog2001 語法中可以直接用 * 搞定了。順便提一句,latch 有弊就一定有利。在 FPGA 的 LE 中,總存在一個 latch 和一個 D 觸發(fā)器,在支持 DDR 的 IOE(IOB)中也存在著一個 latch 來實(shí)現(xiàn) DDIO. 不過在我們平時的設(shè)計(jì)中,對 latch 還是要盡可能的敬而遠(yuǎn)之。

FPGA 設(shè)計(jì)要點(diǎn)之四:邏輯仿真

仿真是 FPGA 設(shè)計(jì)中必不可少的一步。沒有仿真,就沒有一切。仿真是一個單調(diào)而繁瑣的工作,很容易讓人產(chǎn)生放棄或者偷工減料的念頭。這時一定要挺??!仿真分為單元仿真、集成仿真、系統(tǒng)仿真。單元仿真:針對每一個最小基本模塊的仿真。單元仿真要求代碼行覆蓋率、條件分支覆蓋率、表達(dá)式覆蓋率必須達(dá)到 100%!這三種覆蓋率都可以通過 MODELSIM 來查看,不過需要在編譯該模塊時要在 Compile option 中設(shè)置好。集成仿真:將多個大模塊合在一起進(jìn)行仿真。覆蓋率要求盡量高。系統(tǒng)仿真:將整個硬件系統(tǒng)合在一起進(jìn)行仿真。此時整個仿真平臺包含了邏輯周邊芯片接口的仿真模型,以及 BFM、Testbench 等。系統(tǒng)仿真需要根據(jù)被仿真邏輯的功能、性能需求仔細(xì)設(shè)計(jì)仿真測試?yán)头抡鏈y試平臺。系統(tǒng)仿真是邏輯設(shè)計(jì)的一個大分支,是一門需要專門學(xué)習(xí)的學(xué)科。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1659

    文章

    22364

    瀏覽量

    632981
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11250

    瀏覽量

    223845
  • D觸發(fā)器
    +關(guān)注

    關(guān)注

    3

    文章

    181

    瀏覽量

    49617

原文標(biāo)題:FPGA設(shè)計(jì)要點(diǎn)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索LMH0046 HD/SD SDI重定時時鐘器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    探索LMH0046 HD/SD SDI重定時時鐘器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn) 在數(shù)字視頻信號處理領(lǐng)域,信號的高質(zhì)量傳輸和處理至關(guān)重要。LMH0046 HD/SD SDI重定時時鐘器作為
    的頭像 發(fā)表于 12-27 11:05 ?581次閱讀

    探索TI LMH系列SDI串行器:特性、應(yīng)用與設(shè)計(jì)要點(diǎn)

    和LMH0340系列SDI串行器,憑借其出色的性能和豐富的特性,成為了眾多視頻應(yīng)用的理想選擇。今天,我們就來深入探討這些器件的特點(diǎn)、應(yīng)用場景以及設(shè)計(jì)過程中的關(guān)鍵要點(diǎn)。 文件下載: lmh0070.pdf 器件特性覽 接口與時鐘
    的頭像 發(fā)表于 12-26 09:10 ?359次閱讀

    愛普生車規(guī)晶振助力FPGA高性能計(jì)算

    愛普生33.33MHz車規(guī)晶振X1E0003410500憑借±20ppm高穩(wěn)、1ps低抖動及-40℃~125℃寬溫,為FPGA時鐘提供AEC-Q100認(rèn)證基準(zhǔn)時鐘。其6ms快啟與抗振
    的頭像 發(fā)表于 12-18 10:15 ?284次閱讀
    愛普生車規(guī)晶振助力<b class='flag-5'>FPGA</b>高性能計(jì)算

    時鐘緩沖器技術(shù)選型與設(shè)計(jì)要點(diǎn)

    在現(xiàn)代高速數(shù)字系統(tǒng)中,時鐘信號的完整性直接影響著系統(tǒng)的性能和穩(wěn)定性。時鐘緩沖器作為時鐘設(shè)計(jì)的核心組件,承擔(dān)著信號分配、噪聲隔離和時序優(yōu)化的關(guān)鍵任務(wù)。隨著5G通信、AI芯片和數(shù)據(jù)中心等
    的頭像 發(fā)表于 12-16 15:57 ?343次閱讀
    <b class='flag-5'>時鐘</b>緩沖器技術(shù)選型與設(shè)計(jì)<b class='flag-5'>要點(diǎn)</b>

    時鐘解析

    描述來獲得: 1.HSI被配置為48M是通過啟動文件中的SystemInit函數(shù)得知的。 2.系統(tǒng)選擇HSI作為啟動時鐘是通過編程手冊“時鐘與復(fù)位”章得知的。 3.HSI之后的預(yù)分頻器被設(shè)置為6
    發(fā)表于 11-28 08:24

    E203工程源碼時鐘解析

    的system.v文件以及引腳約束文件,和rtl文件夾內(nèi)的源碼,我們參考源碼繪制了E203在MCU200T的時鐘,方便我們團(tuán)隊(duì)對E203源碼的時鐘進(jìn)行修改,分享如下:
    發(fā)表于 10-29 07:25

    時鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    理解并掌握先進(jìn)的時鐘設(shè)計(jì)策略。 下圖展示了典型的時鐘樹結(jié)構(gòu)(Clock Tree),用于平衡時鐘延遲與偏斜。 2、核心技術(shù)詳解 I. CTS 優(yōu)化:消除時序違例的第
    的頭像 發(fā)表于 10-09 10:07 ?387次閱讀

    ?LMH2190 四通道27MHz時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該LMH2190是個四通道可配置時鐘驅(qū)動器,提供數(shù)字 系統(tǒng)時鐘到手機(jī)或其他應(yīng)用中的外圍設(shè)備。它提供了個解決方案
    的頭像 發(fā)表于 09-18 11:29 ?630次閱讀
    ?LMH2190 四通道27MHz<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>驅(qū)動器技術(shù)文檔總結(jié)

    ?LMH2191 雙通道52MHz時鐘驅(qū)動器技術(shù)文檔總結(jié)

    LMH2191是個雙通道時鐘驅(qū)動器,可向以下人員提供數(shù)字系統(tǒng)時鐘 手機(jī)或其他應(yīng)用中的外圍設(shè)備。它為時鐘問題提供了解決方案 例如扇出或更長
    的頭像 發(fā)表于 09-16 14:15 ?677次閱讀
    ?LMH2191 雙通道52MHz<b class='flag-5'>時鐘</b><b class='flag-5'>樹</b>驅(qū)動器技術(shù)文檔總結(jié)

    PLL技術(shù)在FPGA中的動態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計(jì)中,PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在
    的頭像 發(fā)表于 06-20 11:51 ?2440次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b>中的動態(tài)調(diào)頻與展頻功能應(yīng)用

    FPGA從0到1學(xué)習(xí)資料集錦

    附開發(fā)指南+電路圖集+例程源碼 本文敘述概括了 FPGA 應(yīng)用設(shè)計(jì)中的要點(diǎn),包括,時鐘、FSM、latch、邏輯仿真四個部分。 FPGA
    發(fā)表于 05-13 15:41

    時鐘電路的組成與設(shè)計(jì)要點(diǎn)介紹

    的組成。 、時鐘電路的核心組成部分 (時鐘發(fā)生器 時鐘發(fā)生器是時鐘電路的根基,其核心任務(wù)是
    的頭像 發(fā)表于 05-05 15:40 ?1580次閱讀

    Xilinx Ultrascale系列FPGA時鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2366次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b>資源與架構(gòu)解析

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認(rèn)會分析設(shè)計(jì)中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘
    的頭像 發(fā)表于 04-23 09:50 ?1137次閱讀
    <b class='flag-5'>FPGA</b>時序約束之設(shè)置<b class='flag-5'>時鐘</b>組

    白話理解RCC時鐘(可下載)

    時鐘就像是單片機(jī)的“心臟”,單片機(jī)正常工作離不開時鐘的支持,下圖是我們單片機(jī)的時鐘 ,它反映了單片機(jī)的時鐘關(guān)系。我們來詳細(xì)描述
    發(fā)表于 03-27 13:50 ?0次下載