chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鍍銅短線柱(STUB)如何影響高速信號(hào)?

凡億PCB ? 來(lái)源:Altium ? 作者:Altium ? 2020-11-19 16:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著信息化產(chǎn)業(yè)的不斷推動(dòng),數(shù)字信號(hào)傳輸?shù)乃俣仍絹?lái)越快,頻率越來(lái)越高,傳統(tǒng)設(shè)計(jì)的PCB板已經(jīng)不能滿(mǎn)足這種高頻電路的需要。信號(hào)的完整性傳輸研究成為越來(lái)越關(guān)鍵的重要核心技術(shù)。當(dāng)電路信號(hào)的頻率增加到一定高度后,PCB中的導(dǎo)通孔PTH中無(wú)用的孔銅部分,其多余的鍍銅就相當(dāng)于天線一樣,產(chǎn)生信號(hào)輻射對(duì)周?chē)钠渌盘?hào)造成干擾,嚴(yán)重時(shí)將影響到線路系統(tǒng)的正常工作,Backdrill的作用就是將多余的鍍銅用背鉆的方式鉆掉,從而消除此類(lèi)EMI問(wèn)題。在降低成本的同時(shí),滿(mǎn)足高頻、高速的性能。

背鉆其實(shí)就是一種特殊的控制鉆孔深度的鉆孔技術(shù),在多層板的制作中,例如8層板的制作,我們需要將第1層連到第6層。通常首先鉆出通孔(一次鉆),然后鍍銅。這樣第1層直接連到第8層。實(shí)際我們只需要第1層連到第6層,第7到第8層由于沒(méi)有線路相連,像一個(gè)多余的鍍銅柱子。這個(gè)柱子在高頻高速電路設(shè)計(jì)中,會(huì)導(dǎo)致信號(hào)傳輸?shù)姆瓷?、散射、延遲等,給信號(hào)帶來(lái)完整性方面的問(wèn)題。所以將這個(gè)多余的柱子(業(yè)內(nèi)叫STUB)從反面鉆掉(二次鉆)。因此叫背鉆。

鍍銅短線柱(STUB)如何影響高速信號(hào)?

Stub即鍍銅短線柱,如上圖所示。沒(méi)有連接信號(hào)線的通孔鍍銅部分。下圖所示為兩種通孔結(jié)構(gòu)的信號(hào)傳輸時(shí)電平轉(zhuǎn)換眼圖。左邊是具有完整的Stub鍍銅短線柱,右邊的是Stubless沒(méi)有鍍銅短線柱的情況??梢钥闯觯族冦~短線柱在Pedestal Width這段區(qū)域其Pedestal Height消隱脈沖高度處于邏輯0到1和邏輯1到0轉(zhuǎn)換中的不確定狀態(tài)。這些不確定電平翻轉(zhuǎn)區(qū)域,使得數(shù)字接收更難以確定接收的信號(hào)到底是邏輯1還是邏輯0。不確定邏輯狀態(tài)的電平值與Stub鍍銅短線柱的等效阻抗成比例。較高的通孔短線柱阻抗使得邏輯電平更接近于期望的低電平0和高電平1。因此邏輯電平翻轉(zhuǎn)狀態(tài)更為明確。如右圖所示,類(lèi)似于眼圖的眼睛張開(kāi)的范圍更大。增加短線柱阻抗的有效方法是通過(guò)去除非功能焊盤(pán)來(lái)減小并聯(lián)電容。雖然這些技術(shù)有所幫助,但它們通常不足以將失真減少到可接受的水平。

不確定電平翻轉(zhuǎn)的區(qū)域?qū)挾扰c短線柱的長(zhǎng)度成比例。越短的短線柱Stub產(chǎn)生的不確定區(qū)域?qū)挾仍秸?。減小不確定電平翻轉(zhuǎn)區(qū)域?qū)挾鹊暮?jiǎn)單方法是通過(guò)背鉆來(lái)減小通孔鍍銅柱的總長(zhǎng)度。下圖所示為進(jìn)行了適當(dāng)背鉆的通孔PTH的眼圖??梢匀菀椎乜闯?,在背鉆操作之后剩余的鍍銅短線柱長(zhǎng)度(在眼睛的左上角和左下角的不確定區(qū)域減?。?,類(lèi)似于張開(kāi)的眼睛范圍更大,確定電平轉(zhuǎn)換正常工作區(qū)間更大。

應(yīng)當(dāng)注意的是,采用構(gòu)造技術(shù)(例如激光鉆孔和改變板層堆棧順序)使得導(dǎo)線被移動(dòng)到更靠近過(guò)孔短線柱端部的層,也可以用于減小短線柱長(zhǎng)度。但在許多高密度PCB板和背板/中間板中,從制造和成本核算的角度來(lái)看,這些方式并不總是可行的。在這種情況下,唯一的選擇是通過(guò)backdrilling背鉆刪除via stub。當(dāng)然,短線柱Stub去除不是唯一可以應(yīng)用于通孔的信號(hào)完整性改進(jìn)技術(shù)。使用例如正在申請(qǐng)的專(zhuān)利技術(shù),Sanmina-SCI的Opti-Via TM“通孔調(diào)諧”算法來(lái)優(yōu)化未經(jīng)背鉆的通孔的剩余部分也可以進(jìn)一步減少通孔引起的信號(hào)失真。

背鉆孔有什么樣優(yōu)點(diǎn)和作用?

影響信號(hào)系統(tǒng)信號(hào)完整性的主要因素除設(shè)計(jì)、材料、傳輸線、連接器芯片封裝等因素外,導(dǎo)通孔對(duì)信號(hào)完整性有較大影響。而背鉆通過(guò)鉆掉沒(méi)有起到任何連接或者傳輸作用的通孔段,避免了多余Stub對(duì)信號(hào)完整性的影響。除此之外,背鉆技術(shù)還有如下諸多優(yōu)點(diǎn)。

減小雜訊干擾;

提高信號(hào)完整性;

局部板厚變小;

減少埋盲孔的使用,降低PCB制作難度。

背鉆制作工藝流程

根據(jù)提供PCB,對(duì)PCB進(jìn)行一鉆定位并進(jìn)行一鉆鉆孔;背鉆的一鉆孔偏會(huì)加大背鉆孔與一鉆孔對(duì)準(zhǔn)度差異,對(duì)背鉆精度造成較大影響,此處必須嚴(yán)格控制一鉆孔位精度。

對(duì)一鉆鉆孔后的PCB進(jìn)行電鍍。此處孔銅不夠的話,會(huì)嚴(yán)重影響要求。需采用低電流,長(zhǎng)時(shí)間,一次性鍍夠。電鍍后切片監(jiān)控銅厚。電鍍參數(shù):15ASF×(48min+48min)。

采用鉆刀對(duì)需要進(jìn)行背鉆的電鍍孔進(jìn)行背鉆,二鉆鉆孔。背鉆是利用鉆機(jī)的深度控制功能實(shí)現(xiàn)盲孔的加工,以去除部分孔銅。其公差主要受到背鉆設(shè)備精度和介質(zhì)厚度公差的影響。

對(duì)整孔進(jìn)行數(shù)值塞孔。背鉆孔有一頭大、一頭小且有拐角的特點(diǎn),理論上更容易產(chǎn)生氣泡空洞,需要進(jìn)行有效塞孔。

對(duì)塞孔處理后的板面進(jìn)行處理。消除殘留。由于銅面和樹(shù)脂硬度有很大差異,需要保證磨板后板面平整。

背鉆孔板技術(shù)特征有哪些?

背鉆技術(shù)使用的情況比較特殊。要求也很復(fù)雜。通常應(yīng)用與信號(hào)通信設(shè)備,大型伺服器,醫(yī)療電子,軍事,航空航天等重要領(lǐng)域。這里領(lǐng)域有專(zhuān)業(yè)和深厚的技術(shù)儲(chǔ)備和研發(fā)力量,需要進(jìn)行高端技術(shù)和產(chǎn)品設(shè)計(jì)。通常來(lái)說(shuō),背鉆孔板有如下技術(shù)特征。

多數(shù)背板是硬板

層數(shù)一般為8至50層

板厚:2.5mm以上

厚徑比較大

板尺寸較大

外層線路較少,多為壓接孔方陣設(shè)計(jì)

背鉆孔板設(shè)計(jì)需要遵循的規(guī)則

一般首鉆最小孔徑>=0.3mm

一次鉆的鉆孔孔徑推薦要求不低于0.3mm。如下圖所示,首鉆鉆孔孔徑用A表示。

背鉆孔通常比需要鉆掉的孔大0.4mm

背鉆鉆孔孔徑一般推薦比一次鉆孔徑大0.25mm~0.4mm。保險(xiǎn)起見(jiàn)推薦大0.4mm。如下圖所示,背鉆孔徑用B表示。

背鉆深度控制冗余0.2mm

背鉆是利用鉆機(jī)的深度控制功能實(shí)現(xiàn)的。由于背鉆的鉆刀是尖狀的,鉆到相應(yīng)的層時(shí)由于鉆刀的傾斜角總會(huì)保留有一小段余量。該背鉆深度控制建議至少保留8mil即0.2mm。而且,在層疊設(shè)置的時(shí)候需要考慮介質(zhì)厚度,避免出現(xiàn)走線被鉆斷的情況。如下圖所示,背鉆深度冗余用S表示。

如果背鉆要求鉆到M層,那么與M層相鄰未被鉆掉的層之間介質(zhì)厚度最小0.3mm

背鉆與走線間距

背鉆孔的stub鉆掉層走線與背鉆的距離推薦不小于10mil(0.25mm)。如下圖所示,虛線框圓圈距離背鉆孔外沿的距離為10mil,在虛線框外都是安全的走線區(qū)域。

Altium Designer中如何設(shè)置背鉆參數(shù)?

前面介紹了背鉆技術(shù)以及背鉆設(shè)計(jì)時(shí)需要考慮的參數(shù)。那么在Altium designer中該如何進(jìn)行背鉆設(shè)計(jì)中各參數(shù)的設(shè)置呢?下面用一具體案例來(lái)展示Altium Designer中進(jìn)行背鉆設(shè)計(jì)的方法。

步驟1:設(shè)置鉆孔層對(duì)

首先打孔走線。比如一個(gè)8層板,從頂層Toplayer打孔,然后切換到Midlayer1上來(lái)走線。剩下的Midlayer2 到底層bottomlayer需要背鉆Backdrilling。此處第一步就是在Design- Layer Stack Manager - Drill Pair 中設(shè)置。如下圖所示,起始層Midlayer2,終止層Bottomlayer。切記要勾選Back drill pair選項(xiàng)框表示它是做背鉆用的。

步驟2:確保信號(hào)層Midlayer1與背鉆起始層Midlayer2之間層間距不小于0.3mm。

此處在層厚Thickness欄目,經(jīng)檢查滿(mǎn)足要求。

步驟3:確定背鉆孔需要鉆掉的鍍銅柱長(zhǎng)度。

通過(guò)Layer Stack Manager中從Midlayer2到Bottomlayer之間的層厚加起來(lái)大概1mm左右。由于考慮到背鉆深度控制冗余8mil(0.2mm),在層棧管理器頁(yè)面Midlayer1與Midlayer2之間的層厚正好0.254mm介質(zhì)厚度。因此可以設(shè)置需要鉆掉的鍍銅柱為1mm左右。當(dāng)然這個(gè)數(shù)值需要根據(jù)工程師具體設(shè)計(jì)中根據(jù)要求可適當(dāng)增減。

步驟4:設(shè)置背鉆大小,深度以及網(wǎng)絡(luò)。

如下圖所示,在設(shè)置Max Stub Length及需要鉆掉的鍍銅柱深度為1,mm。設(shè)置背鉆孔大小為比原通孔大小半徑大0.2mm。使得背鉆孔與原通孔孔徑大0.4mm。再設(shè)置需要背鉆的過(guò)孔網(wǎng)絡(luò)即可完成背鉆相關(guān)的規(guī)則設(shè)置。

最終的效果在Altium Designer中3D顯示如下圖。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1484

    瀏覽量

    54426
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4879

    瀏覽量

    93041
  • 高頻電路
    +關(guān)注

    關(guān)注

    12

    文章

    238

    瀏覽量

    36592

原文標(biāo)題:規(guī)則設(shè)置如何應(yīng)用于我的PCB設(shè)計(jì)?—Back Drill背鉆孔

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB板DDR5數(shù)據(jù)信號(hào)的長(zhǎng)STUB要背鉆嗎?

    高速先生成員:周偉上一篇文章 過(guò)孔Stub對(duì)ddrx地址信號(hào)的影響 提到過(guò)后面會(huì)有stub對(duì)數(shù)據(jù)信號(hào)的影響,今天我們就一起來(lái)看看吧。 前文通
    發(fā)表于 09-28 11:25

    高速PCB板DDR5數(shù)據(jù)信號(hào)的長(zhǎng)STUB要背鉆嗎?

    上次說(shuō)了過(guò)孔stub對(duì)DDRx地址信號(hào)的影響,這次我們就來(lái)看看數(shù)據(jù)信號(hào)的長(zhǎng)stub是否要背鉆!
    的頭像 發(fā)表于 09-28 11:22 ?313次閱讀
    <b class='flag-5'>高速</b>PCB板DDR5數(shù)據(jù)<b class='flag-5'>信號(hào)</b>的長(zhǎng)<b class='flag-5'>STUB</b>要背鉆嗎?

    PCB過(guò)孔STUB對(duì)DDRX地址信號(hào)的影響

    高速先生成員--周偉 之前高速先生發(fā)表過(guò)一篇《過(guò)孔STUB長(zhǎng),DDR信號(hào)“強(qiáng)”?》的文章,最近大家也都在問(wèn)DDR4或DDR5長(zhǎng)stub是否有
    發(fā)表于 09-04 10:50

    PCB過(guò)孔STUB對(duì)DDRX地址信號(hào)的影響

    最近直播的時(shí)候大家都在問(wèn)過(guò)孔stub對(duì)DDRx信號(hào)的影響,到底要不要背鉆,今天我們就來(lái)看看!
    的頭像 發(fā)表于 09-04 10:48 ?276次閱讀
    PCB過(guò)孔<b class='flag-5'>STUB</b>對(duì)DDRX地址<b class='flag-5'>信號(hào)</b>的影響

    PCB為啥現(xiàn)在行業(yè)越來(lái)越流行“淺背鉆”了?

    高速先生成員--黃剛 毫無(wú)疑問(wèn),信號(hào)速率已經(jīng)是灰?;页8吡耍^(guò)孔對(duì)信號(hào)質(zhì)量的影響在以往文章中已經(jīng)分享過(guò)太多太多。過(guò)孔一身都是坑,其中最大的那個(gè)就是它的stub影響。一個(gè)有
    發(fā)表于 08-18 16:30

    別讓孔偏毀了信號(hào)!PCB 背鉆的 XY 精準(zhǔn)度如何做到分毫不差?

    的負(fù)面影響 從上圖中我們可以看出,Stub 看似是 “無(wú)用的銅柱”,但在高速信號(hào)傳輸場(chǎng)景中,會(huì)成為嚴(yán)重的信號(hào)干擾源,具體影響如下: 導(dǎo)致信號(hào)
    發(fā)表于 07-22 10:25

    DPC陶瓷基板電鍍銅加厚工藝研究

    隨著功率半導(dǎo)體器件向高頻化、集成化方向發(fā)展,直接鍍銅(DPC)技術(shù)憑借其獨(dú)特的優(yōu)勢(shì)成為大功率封裝領(lǐng)域的核心技術(shù)。下面由深圳金瑞欣小編將系統(tǒng)闡述DPC工藝中電鍍銅加厚環(huán)節(jié)的技術(shù)要點(diǎn),并探討行業(yè)最新發(fā)展
    的頭像 發(fā)表于 07-19 18:14 ?506次閱讀
    DPC陶瓷基板電<b class='flag-5'>鍍銅</b>加厚工藝研究

    聊聊高速PCB設(shè)計(jì)100Gbps信號(hào)的仿真

    今年開(kāi)始其實(shí)我們已經(jīng)圍繞100G的高速信號(hào)仿真寫(xiě)了多篇文章啦,2025年高速先生第一篇文章就是和這個(gè)相關(guān):當(dāng)DEEPSEEK被問(wèn)到:如何優(yōu)化112GBPS信號(hào)過(guò)孔阻抗?(陳雅給鏈接),
    發(fā)表于 03-17 14:03

    高速信號(hào)如何判定?常見(jiàn)的高速信號(hào)有哪些?

    隨著信息技術(shù)的飛速發(fā)展,高速信號(hào)在互聯(lián)網(wǎng)傳輸、計(jì)算機(jī)內(nèi)部通信、移動(dòng)通信及衛(wèi)星通信等領(lǐng)域中廣泛應(yīng)用。那么,如何判定一個(gè)信號(hào)是否為高速信號(hào)呢?,
    的頭像 發(fā)表于 02-11 15:14 ?1011次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>如何判定?常見(jiàn)的<b class='flag-5'>高速</b><b class='flag-5'>信號(hào)</b>有哪些?

    高速信號(hào)線走線規(guī)則有哪些

    高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線的走線規(guī)則對(duì)于維持信號(hào)質(zhì)量、減少噪聲干擾以及優(yōu)化時(shí)序性能
    的頭像 發(fā)表于 01-30 16:02 ?1992次閱讀

    高速信號(hào)走線越短越好嗎為什么

    高速數(shù)字電路設(shè)計(jì)中,信號(hào)走線的長(zhǎng)度是一個(gè)至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性、時(shí)序準(zhǔn)確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨之增加。本文將深入探討高速
    的頭像 發(fā)表于 01-30 15:56 ?1150次閱讀

    深度解析:PCB高速信號(hào)傳輸中的阻抗匹配與信號(hào)完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號(hào)?PCB設(shè)計(jì)中為什么高頻會(huì)出現(xiàn)信號(hào)失真。在電子設(shè)備制造中,高速信號(hào)的處理成為PCB
    的頭像 發(fā)表于 12-30 09:41 ?942次閱讀

    PCB設(shè)計(jì)中的Stub天線對(duì)信號(hào)傳輸?shù)挠绊?/a>

    在PCB設(shè)計(jì)中,Stub(也稱(chēng)為短樁線或殘樁線)對(duì)信號(hào)傳輸有以下幾個(gè)主要影響:1.容性效應(yīng)導(dǎo)致的阻抗偏低:Stub會(huì)導(dǎo)致容性效應(yīng),使得阻抗偏低,影響信道的阻抗一致性。Stub越長(zhǎng),阻抗
    的頭像 發(fā)表于 12-24 17:21 ?1695次閱讀
    PCB設(shè)計(jì)中的<b class='flag-5'>Stub</b>天線對(duì)<b class='flag-5'>信號(hào)</b>傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    PCB設(shè)計(jì)中的Stub對(duì)信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)中應(yīng)盡量減少Stub的存在,或者在無(wú)法完全避免Stub的情況下,通過(guò)優(yōu)化Stub的長(zhǎng)度和幾何形狀來(lái)降低它們對(duì)信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    PCB設(shè)計(jì)中的<b class='flag-5'>Stub</b>對(duì)<b class='flag-5'>信號(hào)</b>傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    高速信號(hào)測(cè)試知識(shí)分享

    什么是高速信號(hào) 隨著電子技術(shù)的飛速發(fā)展,信息交換的速度不斷提高,高速信號(hào)的頻率和復(fù)雜度也不斷增加,如何準(zhǔn)確測(cè)試和測(cè)量高速
    的頭像 發(fā)表于 11-08 11:50 ?1270次閱讀