chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Intel付得起xPU的巨額尾款嗎?

璟琰乀 ? 來源:21ic電子網(wǎng) ? 作者:21ic電子網(wǎng) ? 2020-11-24 16:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一波還未平息,一波再起,Intel繼續(xù)擴(kuò)張其xPU陣營(yíng)!

上回,筆者說道Intel正在利用xPU+oneAPI的超異構(gòu)計(jì)算的形式延續(xù)摩爾定律。 所謂 xPU即為CPU+GPU+FPGA+其他加速器的異構(gòu)計(jì)算 ,體現(xiàn)在數(shù)據(jù)中心的實(shí)際產(chǎn)品便是Xeon可擴(kuò)展處理器+Xe獨(dú)立顯卡+AGILEX/STRATIX FPGA+SmartNIC加速器+ Movidius VPU。 針對(duì)xPU此前Intel發(fā)布了獨(dú)立服務(wù)器GPU和oneAPI Gold。

實(shí)際上,Intel的FPGA遠(yuǎn)不是“單槍匹馬作戰(zhàn)”的單一產(chǎn)品, Intel在FPGA上其實(shí)是依次從FPGA、eASIC過渡到ASIC的全套解決方案, Intel稱這種獨(dú)特的方案為 “定制邏輯連續(xù)體” ,僅在FPGA上便是一個(gè)“小生態(tài)”。

11月18日,IFTD2020上,Intel發(fā)布首款用于5G人工智能、云端與邊緣的eASIC N5X(結(jié)構(gòu)化ASIC),同時(shí)發(fā)布了最新的Intel開放式FPGA堆棧(Intel OFS),21ic中國(guó)電子網(wǎng)記者受邀參加此次發(fā)布會(huì)。

eASIC究竟是什么

FPGA和ASIC一直以來是半導(dǎo)體行業(yè)爭(zhēng)論不休的話題,甚至也頻繁出現(xiàn)一者將完全替代另一者的傳言。 事實(shí)上,兩者的存在并不存在任何沖突。

誠(chéng)然,ASIC在計(jì)算性能、功耗、可靠性、體積和制造成本上擁有一定優(yōu)勢(shì)。但從底層來說,其內(nèi)核執(zhí)行外的任何算法都是凍結(jié)的,因此這就需要在流片上市之前進(jìn)行頗為耗時(shí)的設(shè)計(jì)和測(cè)試,并且一旦流片算法和邏輯電路后都是無法修改的。所以ASIC設(shè)計(jì)通常是定制化,目的明確的。從側(cè)面來說,這就無形增加了前期的投入成本,即一次性工程費(fèi)用(NRE)高,并且由于流片后無法修改所以不具備靈活性。

正因如此種種束縛,F(xiàn)PGA應(yīng)運(yùn)而生,可重復(fù)編程性加速了產(chǎn)品的上市時(shí)間,也因其自身的靈活性和適應(yīng)性擁有了一席之地。不過FPGA相對(duì)ASIC來說,是利用數(shù)百萬個(gè)邏輯單元換取這種便利性的,相比來說價(jià)格很容易昂貴。但并不能因此就絕對(duì)說FPGA比ASIC貴,ASIC的一次性工程費(fèi)用貴,流片量如果太小絕對(duì)是成本更高的。

所以在現(xiàn)階段, FPGA和ASIC是“分工明確”的, 可編程FPGA主要針對(duì)實(shí)施與加速要求最苛刻的算法階段,直到算法已經(jīng)非常成熟、并且最終確立下來之后,ASIC便可大面積實(shí)施在硬件之中。

既然明白FPGA和ASIC的定位,那么這個(gè)eASIC究竟是什么? eASIC又名為結(jié)構(gòu)化ASIC,簡(jiǎn)言之eASIC就是FPGA和ASIC的中間體,不過名字既然都只是ASIC加了e,相比來說還是更靠近ASIC的。

eASIC與ASIC最大的不同之處就在于在客戶購(gòu)買定制芯片后,還能夠通過重新編程將芯片不同部分重新連接從而完成新的任務(wù)。客戶可以使用FPGA創(chuàng)建設(shè)計(jì)將固定布局烘焙到單個(gè)設(shè)計(jì)掩模中,最終eASIC也將不再可編程,從而獲得近似ASIC的功耗性能。市場(chǎng)中還存在eFPGA這種產(chǎn)品,當(dāng)然在使用上則會(huì)更靠近FPGA,主要是將ASIC進(jìn)行片上連接,此處不進(jìn)行詳細(xì)講解。

業(yè)界最強(qiáng)大的eASIC

縱覽Intel的eASIC之路,此前包括eASIC N2X/N3X/N3XS幾種產(chǎn)品。而 本次發(fā)布的eASIC N5X可謂是“天之驕子”,凝結(jié)了多項(xiàng)intel的創(chuàng)新成果, 不負(fù)眾望地成為了業(yè)界最強(qiáng)大的eASIC。這款產(chǎn)品繼承了Agilex FPGA的硬核處理器系統(tǒng)、安全特性,支持Agilex FPGA用于管理啟動(dòng)、身份驗(yàn)證和防篡改特性的安全設(shè)備管理器,采用了Diamond Mesa SoC技術(shù)。

從參數(shù)來看,eASIC N5X使用了16nm制程,擁有8千萬個(gè)ASIC門,擁有225Mb雙端口存儲(chǔ)器,32Gbps收發(fā)器,包含一個(gè)四核Arm Cortex-A53硬處理器。

從性能來看, eASIC N5X相比AgilexFPGA核心功耗降低了50%, 不僅有效減小了散熱,還支持客戶在同樣散熱范圍內(nèi)提升性能; 相比ASIC,eASIC N5X又擁有更低的總體擁有成本, 因?yàn)檫@款產(chǎn)品可以加快產(chǎn)品上市速度并顯著降低一次性工程費(fèi)用。

這意味著什么?要知道, Agilex FPGA系列可是intel的“心頭肉”, eASIC N5X的功耗就這么輕松超越了。Agilex FPGA是第二代使用異構(gòu)FPGA chiplet架構(gòu)的產(chǎn)品,這是一種將多種制程技術(shù)、功能甚至供應(yīng)商集成到一種封裝的技術(shù)。Agilex FPGA不僅采用了10nm SuperFin技術(shù)和改進(jìn)的FPGA Hyperflex 架構(gòu),性能提升了高達(dá) 40%,功耗降低了高達(dá) 40%。其余的,兩倍的數(shù)據(jù)速率,支持PCI Express Gen 5和CXL都能說明Intel對(duì)這款FPGA的厚望。

在設(shè)計(jì)方面,上文也有提及 eASIC實(shí)際可以直接使用FPGA設(shè)計(jì)軟件進(jìn)行設(shè)計(jì)。 Intel這方面的軟件則是Quartus Prime,這款軟件提供了功耗優(yōu)化工具,并通過全面的設(shè)計(jì)套件幫助輕松提升工作負(fù)載性能。

除此之外,F(xiàn)PGA本身的RTL或硬件語言在入門難度上非常高,開發(fā)者也可在oneAPI一體化平臺(tái)上簡(jiǎn)化CPU、GPU和 FPGA 的跨架構(gòu)開發(fā)工作。oneAPI 支持使用Intel VTune Amplifier、Intel Advisor等工具進(jìn)行軟件開發(fā)。之前筆者也曾介紹過oneAPI,其Gold版本將在今年12月正式交付。

FPGA、eASIC、ASIC怎么抉擇?

Intel對(duì)于eASIC的定位是, 比FPGA的單位成本更低、功耗更低,比標(biāo)準(zhǔn)單元ASIC的上市速度更快、一次性工程 (NRE) 費(fèi)用更低。 eASIC與ASIC都是定制類型的芯片,針對(duì)不同的應(yīng)用場(chǎng)景,各有所長(zhǎng)。當(dāng)把FPGA可重復(fù)編程的功能去掉,可以獲得更小的晶片尺寸,來實(shí)現(xiàn)低功耗和更低的成本。

FPGA、eASIC、ASIC的一個(gè)連續(xù)生命周期的產(chǎn)品組合又稱為“定制邏輯連續(xù)體”,對(duì)于三種產(chǎn)品的定位分別是:FPGA擁有最快的上市速度和最高的靈活性;eASIC擁有出色的性價(jià)比,優(yōu)化上市時(shí)間;ASIC擁有最高的性能和最低的功耗和成本。

對(duì)于不需FPGA可重復(fù)編程這種靈活性功能的客戶來說,eASIC和ASIC都可以供客戶選擇。eASIC不會(huì)是低功耗或低成本的最佳選擇,但它 能幫客戶實(shí)現(xiàn)從eASIC到ASIC的快速實(shí)現(xiàn)。 FPGA、 eASIC和ASIC各有所長(zhǎng),客戶可根據(jù)需求,如可重復(fù)編程、低功耗或低成本等功能來選擇不同的產(chǎn)品。

實(shí)際上,eASIC早在2006年就已被名字同為eASIC的公司推出,intel至少在2015年就開始使用eASIC定制Xeon。直到2018年7月,Intel宣布收購(gòu)小型芯片廠商eASIC,完善了FPGA到ASIC的過渡。

Intel的FPGA開發(fā)也開源了

在發(fā)布eASIC的同時(shí), Intel也交付了第二代FPGA平臺(tái)軟件, 這不僅讓eAISC/FPGA開發(fā)速度更快,也讓方便了軟件、硬件和應(yīng)用開發(fā)人員進(jìn)行開發(fā)。這就是在本次 最新發(fā)布的Intel開放式FPGA開發(fā)堆棧(下文簡(jiǎn)稱“Intel OFS”)。

Intel OFS提供標(biāo)準(zhǔn)接口和API,并擁有可擴(kuò)展的硬件和可訪問的git源代碼庫(kù)的軟件框架。主板開發(fā)人員、原始設(shè)計(jì)制造商和客戶都可利用標(biāo)準(zhǔn)接口的統(tǒng)一基礎(chǔ)設(shè)施開始FPGA硬件開發(fā)。應(yīng)用開發(fā)人員可以通過基于Intel OFS的不同平臺(tái)之間更強(qiáng)大的可移植性實(shí)現(xiàn)更高的開發(fā)回報(bào)。由于可以使用英特爾的開源和上游代碼,領(lǐng)先的開源軟件廠商不僅能根據(jù)現(xiàn)有的或新的結(jié)合提供CPU和GPU拓展支持,還能提供FPGA拓展支持,從而滿足客戶需求。

在上次發(fā)布的Xe獨(dú)立顯卡上,Intel優(yōu)化了在Linux上的開發(fā),實(shí)際上也是為了方便開源軟件的開發(fā)。OFS亦如此, 為L(zhǎng)inux內(nèi)核提供定制化的軟硬件基礎(chǔ)設(shè)施,解決了軟硬件及應(yīng)用開發(fā)人員面臨的許多痛點(diǎn), 包括開發(fā)FPGA設(shè)計(jì)(“拿來與定制”)所需的模塊化、可組合代碼,以及開源上游代碼,從而讓開源分銷商能夠?yàn)榈谌胶蛯S蠭ntel OFS平臺(tái)提供本地支持。

Intel買得起異構(gòu)計(jì)算的單嗎?

行業(yè)著名芯片工程師、研究者曾表示,xPU的異構(gòu)計(jì)算在布局之中時(shí),面臨“生態(tài)”這一課題, 往往是10億美元量級(jí)的尾款。 面臨這個(gè)問題的不僅是Intel也包括其他CPU、GPU、FPGA廠商。面對(duì)如此巨量的投入,Intel是否會(huì)有壓力?

事實(shí)上, 從五年前開始,intel就早已反復(fù)強(qiáng)調(diào)轉(zhuǎn)型為以數(shù)據(jù)為中心的企業(yè), 并早已加大了這方面的投入和布局。目前,通過Intel推出的新產(chǎn)品來看,圍繞數(shù)據(jù)為中心的便是六大技術(shù)支柱, 體現(xiàn)在實(shí)際產(chǎn)品中便是xPU+oneAPI的軟硬件生態(tài)超異構(gòu)計(jì)算。

從財(cái)報(bào)上來看,2017財(cái)年Intel的總營(yíng)收為628億美元,2019財(cái)年intel總營(yíng)收為710億美元,實(shí)現(xiàn)了82億美元的營(yíng)收增長(zhǎng)。 特別是在2019財(cái)年Q3數(shù)據(jù)中心的營(yíng)收業(yè)務(wù)首次與PC業(yè)務(wù)營(yíng)收達(dá)到了持平,僅一季度就實(shí)現(xiàn)了95億美元的營(yíng)收。

反觀Intel在2020年Q1-Q3的財(cái)報(bào),數(shù)據(jù)中心業(yè)務(wù)基本上能夠與與PC業(yè)務(wù)“五五開”。展望2020年全年,有望營(yíng)收753億美元,同比增長(zhǎng)5%。

從Q1-Q3,Intel出貨了第三代Xeon可擴(kuò)展處理器、第二代傲騰持久內(nèi)存、TLC 3D NAND固態(tài)盤、Stratix 10 NX FPGA、銳炬Xe MAX獨(dú)立顯卡……還在近期發(fā)布了Xe獨(dú)立顯卡架構(gòu)、eASIC N5X……

體現(xiàn)在財(cái)報(bào)上的總收入這一數(shù)字,是扣除了研發(fā)和其他花費(fèi)的資金的,Intel這家公司在研發(fā)中的投入可以說是有目共睹,占比極大。所以 在連續(xù)不斷的xPU產(chǎn)線研發(fā)和發(fā)布新產(chǎn)品之中,仍然保持營(yíng)收,說明intel至少目前是支撐的住異構(gòu)計(jì)算這種巨額費(fèi)用的。

另外,要拿下異構(gòu)計(jì)算這座大山的確需要非常大的投入資金,但正因?yàn)閕ntel是從五年前便已開始布下這個(gè)局, 10億美元量級(jí)的尾款其實(shí)早就化整為零了, 用一個(gè)比喻形容,就是分期付款。

再反觀整個(gè)行業(yè), Intel是目前在異構(gòu)計(jì)算上擁有最全產(chǎn)品線的, 在硬件上擁有CPU、獨(dú)立GPU、FPGA、eASIC、ASIC、VPU、內(nèi)存和存儲(chǔ)等,在軟件上擁有統(tǒng)一開發(fā)平臺(tái)oneAPI??梢哉fintel是最接近超異構(gòu)計(jì)算的, 假若這位巨頭都消化不下10億量級(jí)的尾款,試問還有哪家企業(yè)能挑起異構(gòu)計(jì)算的重?fù)?dān)?

不過,的確異構(gòu)計(jì)算投入大、周期長(zhǎng), 這不僅僅是Intel這一家企業(yè)的事,而是整個(gè)產(chǎn)業(yè)鏈所要考慮的事情。 近兩年,Intel積極合作,在國(guó)內(nèi)市場(chǎng)也一直非?!白咝摹?。Intel曾明確表示,在中國(guó),發(fā)展產(chǎn)業(yè)生態(tài)最重要的一點(diǎn),是要真正扎根于本土的市場(chǎng)特點(diǎn)和用戶需求。

在異構(gòu)計(jì)算和生態(tài)建設(shè)上,Intel的產(chǎn)線越來越豐富,更多異構(gòu)計(jì)算生態(tài)產(chǎn)品值得期待。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20150

    瀏覽量

    247269
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22288

    瀏覽量

    630378
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53550

    瀏覽量

    459264
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3506

    瀏覽量

    190573
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    融入全球PC產(chǎn)業(yè)鏈創(chuàng)新協(xié)同 | 芯海科技亮相2025 Intel? WW LOEM Summit

    11月4-6日,2025IntelWWLOEMSummit在泰國(guó)曼谷隆重舉行。作為Intel的全球生態(tài)伙伴重要行業(yè)盛會(huì),本次峰會(huì)以“ThePowerofPartnership”為活動(dòng)主題,匯聚了來自
    的頭像 發(fā)表于 11-06 16:19 ?484次閱讀
    融入全球PC產(chǎn)業(yè)鏈創(chuàng)新協(xié)同 | 芯??萍剂料?025 <b class='flag-5'>Intel</b>? WW LOEM Summit

    燧原科技聯(lián)合曦智科技推出國(guó)內(nèi)首款xPU-CPO光電共封芯片

    在今年的2025世界人工智能大會(huì)上,燧原科技聯(lián)合曦智科技推出了國(guó)內(nèi)首款xPU-CPO光電共封芯片,為本土的數(shù)據(jù)中心光互連技術(shù)樹立了一個(gè)新標(biāo)桿。 NEWS 由ChatGPT引領(lǐng)的大語言模型浪潮使
    的頭像 發(fā)表于 08-07 09:26 ?2.6w次閱讀
    燧原科技聯(lián)合曦智科技推出國(guó)內(nèi)首款<b class='flag-5'>xPU</b>-CPO光電共封芯片

    SDK3.6 FW 是否支持兩個(gè)中斷的短路行為?

    和 AR_INT_P2),用于通知 SoC 有關(guān) c 類端口連接狀態(tài)的變化。 但客戶查看 intel RVP 發(fā)現(xiàn),CCG6DF 的兩個(gè)中斷引腳被短接在一,然后連接到 SOC
    發(fā)表于 05-26 07:53

    CPU渲染、GPU渲染、XPU渲染詳細(xì)對(duì)比:哪個(gè)渲染最快,哪個(gè)效果最好?

    渲染,是非常常見的模式。不過隨著硬件和圖形、軟件技術(shù)的發(fā)展,XPU渲染,也逐漸成為日益常見的類型。三者采用不同的工作機(jī)制,亦擁有獨(dú)特的優(yōu)點(diǎn)和不足。這篇文章就詳細(xì)介紹
    的頭像 發(fā)表于 04-15 09:28 ?1210次閱讀
    CPU渲染、GPU渲染、<b class='flag-5'>XPU</b>渲染詳細(xì)對(duì)比:哪個(gè)渲染最快,哪個(gè)效果最好?

    晶振不振的常見原因

    晶振提供精確的時(shí)鐘信號(hào)以驅(qū)動(dòng)電路的正常運(yùn)行。有時(shí)即便晶振有電壓供應(yīng),仍可能出現(xiàn)不振的現(xiàn)象。今天,凱擎小妹將為大家盤點(diǎn)一下導(dǎo)致這種情況的常見原因。
    的頭像 發(fā)表于 03-31 11:50 ?1196次閱讀

    Optimum Intel / NNCF在重量壓縮中選擇FP16模型的原因?

    無法確定使用 Optimum Intel / NNCF 在重量壓縮中選擇 FP16 模型的原因。
    發(fā)表于 03-06 06:04

    如何下載GPG-PUB-KEY-INTEL-OPENVINO-2021?

    執(zhí)行命令以從公司網(wǎng)絡(luò)下載 GPG-PUB-KEY-INTEL-OPENVINO-2021: $ wget --no-check-certificate https
    發(fā)表于 03-05 08:06

    微型導(dǎo)軌在機(jī)械中什么作用?

    微型導(dǎo)軌在機(jī)器中扮演著重要的角色,主要導(dǎo)向和定位的作用,同時(shí)也為設(shè)備提供精確的直線或曲線運(yùn)動(dòng)。
    的頭像 發(fā)表于 02-20 17:49 ?663次閱讀
    微型導(dǎo)軌在機(jī)械中<b class='flag-5'>起</b>什么作用?

    科技與英特爾簽署億元采購(gòu)協(xié)議

    近日,瀾科技發(fā)布公告,宣布計(jì)劃與國(guó)際知名科技公司Intel Corporation(英特爾公司)及其直接或間接控制的公司簽署采購(gòu)協(xié)議。此次關(guān)聯(lián)交易旨在滿足瀾科技的經(jīng)營(yíng)發(fā)展需要,涉及原材料、研發(fā)工具及服務(wù)等事項(xiàng)的采購(gòu)。
    的頭像 發(fā)表于 02-12 17:05 ?790次閱讀

    Intel為什么在2015年收購(gòu)Altera?現(xiàn)在又為什么拋棄Altera

    在寫這篇文章時(shí),我想了很多標(biāo)題,但總感覺沒有哪個(gè)能把文章的意思全都總結(jié)清楚的,所以我又起了副標(biāo)題:斷臂求生的Intel。 要講清楚Intel為什么要收購(gòu)Altera,現(xiàn)在又為什么拋棄,需要從很多
    的頭像 發(fā)表于 02-07 11:22 ?1284次閱讀
    <b class='flag-5'>Intel</b>為什么在2015年收購(gòu)Altera?現(xiàn)在又為什么拋棄Altera

    Marvell發(fā)布突破性CPO架構(gòu),淺析互連產(chǎn)品的利弊得失

    )應(yīng)用于定制 XPU(人工智能加速器),引發(fā)芯片領(lǐng)域廣泛關(guān)注。 Marvell將CPO技術(shù)無縫集成到定制 XPU中,使用高速SerDes、die-to-die接口與先進(jìn)封裝技術(shù),把XPU計(jì)算硅、HBM和其他
    的頭像 發(fā)表于 01-17 15:00 ?1213次閱讀
    Marvell發(fā)布突破性CPO架構(gòu),淺析互連產(chǎn)品的利弊得失

    英特爾計(jì)劃拆分風(fēng)投部門Intel Capital為獨(dú)立基金

    英特爾近日正式宣布了一項(xiàng)重大決策,即有意將其全球風(fēng)險(xiǎn)投資部門Intel Capital拆分為一只獨(dú)立的基金。這一舉措預(yù)計(jì)將在2025年下半年開始實(shí)施,屆時(shí)Intel Capital將以全新的名稱獨(dú)立
    的頭像 發(fā)表于 01-16 14:36 ?725次閱讀

    漏電痕試驗(yàn)

    漏電痕的定義與重要性當(dāng)固體絕緣材料在電場(chǎng)和電解液的聯(lián)合作用下,其表面可能會(huì)逐漸形成導(dǎo)電路徑,這種現(xiàn)象被稱為電痕化。材料對(duì)電痕化現(xiàn)象的抵抗能力,即其耐電痕化性能,是衡量絕緣材料絕緣性能優(yōu)劣的一個(gè)重要
    的頭像 發(fā)表于 01-13 11:20 ?937次閱讀
    漏電<b class='flag-5'>起</b>痕試驗(yàn)

    海力士展示AI專用計(jì)算內(nèi)存解決方案AiMX-xPU

    在Hot Chips 2024上,海力士專注于AI加速器的標(biāo)準(zhǔn)DRAM之外的產(chǎn)品。該公司展示了其在內(nèi)存計(jì)算方面的最新進(jìn)展,這次是用其AiMX-xPU和LPDDR-AiM進(jìn)行LLM推理。其理念是,無需
    的頭像 發(fā)表于 01-09 16:08 ?1251次閱讀
    海力士展示AI專用計(jì)算內(nèi)存解決方案AiMX-<b class='flag-5'>xPU</b>

    景旺電子榮獲Intel AIBC認(rèn)證資格獎(jiǎng)項(xiàng)

    近日,Intel在深圳市南山區(qū)英特爾大灣區(qū)科技創(chuàng)新中心舉辦2024年互連工業(yè)協(xié)會(huì)(IIA) PCB生態(tài)系統(tǒng)研討會(huì)(2024 Interconnect Industry Association
    的頭像 發(fā)表于 12-19 10:41 ?1550次閱讀