chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

關于高速PCB設計的5個修改建議

PCB線路板打樣 ? 來源:電子玩家 ? 作者:電子玩家 ? 2020-12-07 11:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速PCB設計完成后,一般都要經(jīng)過評審才會發(fā)出去做板。硬件組在評審的過程中,一般都會在各個方面給出修改的建議,比如EMC,貼片,信號完整性等方面。下面匯總一些以前PCB評審時,硬件組給出的一些修改建議。

1.多層板在設計時至少都會有一個地層,一個完整的地平面,但是在頂層和底層由于要擺放元器件,走線,地平面可能會被瓜分得零零碎碎的,有的呈現(xiàn)的是浮銅,有的呈現(xiàn)的是一條長條狀的銅箔。如果長條狀的地平面,端部又沒有過孔回到地層,這種情況在高速電路板上就會等效成一條天線,產(chǎn)生天線效應,造成嚴重的EMC問題。所以頂層和底層的地平面在設計高速PCB需要做合理的處理和優(yōu)化。這些情況如下圖所示。

2.優(yōu)化電源平面,能加寬的平面盡量加寬,有的電源平面雖然看起來很寬了,但是有可能中間打了幾個孔,把大部分的銅箔阻斷了,寬度實際上是變小了,寬度變小的地方阻抗可能就變大,電源紋波可能會增大。加寬電源平面還有一個好處,它和地平面的板級濾波效果會變好。這是從電源完整性方面去優(yōu)化PCB。

3.有些走線需要做好包地,比如時鐘線,這些線要做好包地設計,如果不包地設計,與其相鄰的走線就有可能會發(fā)生串擾現(xiàn)象,如果數(shù)字信號的線,那么就會發(fā)現(xiàn)數(shù)據(jù)通信錯誤的問題。因為高速電路的時鐘信號的上升時間和下降時間很快,與其相鄰的線就會被感應出正脈沖或者是負脈沖,對數(shù)字信號來說,就是1或0,從而導致通信錯誤。

4.有些元器件或者是走線離板邊很近,會有問題。因為離得太近板邊,PCB的制作工藝可能會損壞焊盤或者走線。

5.有些線可以從美觀的角度優(yōu)化一下。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 元器件
    +關注

    關注

    113

    文章

    4944

    瀏覽量

    98180
  • PCB設計
    +關注

    關注

    396

    文章

    4907

    瀏覽量

    94077
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB設計與打樣的6大核心區(qū)別,看完少走3月彎路!

    )是電子產(chǎn)品開發(fā)中兩緊密相關但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標、流程、側重點、成本與時間等方面,具體如下: ? PCB設計和打樣之間的區(qū)別 1. 目標不同 PCB設計: 核心目標是將電路
    的頭像 發(fā)表于 11-26 09:17 ?235次閱讀
    <b class='flag-5'>PCB設計</b>與打樣的6大核心區(qū)別,看完少走3<b class='flag-5'>個</b>月彎路!

    從入門到精通:PCB設計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設計需要遵守的原則有哪些?PCB設計必須遵守的原則。在PCB設計中,為確保電路性能、可靠性和可制造性,需嚴格遵守以下核心原則: ? PCB設計
    的頭像 發(fā)表于 11-13 09:21 ?379次閱讀

    高速PCB設計EMI避坑指南:5實戰(zhàn)技巧

    高速電路PCB設計EMI方法與技巧 一、信號走線規(guī)則 屏蔽規(guī)則: 關鍵高速信號線(如時鐘線)需進行屏蔽處理,可在信號線周圍設置接地的屏蔽層,或將高速線布置在內(nèi)部信號層,上下層鋪銅接
    的頭像 發(fā)表于 11-10 09:25 ?282次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>EMI避坑指南:<b class='flag-5'>5</b><b class='flag-5'>個</b>實戰(zhàn)技巧

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設計
    的頭像 發(fā)表于 09-01 14:24 ?7118次閱讀
    深度解讀<b class='flag-5'>PCB設計</b>布局準則

    高速PCB設計挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進行高速PCB設計的過程中,常常會遇到一挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達,設計者需要對特定的高速信號組進行等長
    的頭像 發(fā)表于 06-16 11:54 ?2055次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>挑戰(zhàn)  Allegro Skill布線功能 自動創(chuàng)建match_group

    PCB設計如何用電源去耦電容改善高速信號質量

    PCB設計電源去耦電容改善高速信號質量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?505次閱讀
    <b class='flag-5'>PCB設計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質量

    符合EMC的PCB設計準則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設計上需要注意的地方很多,尤其是關于GND布線的設計及線距,PCB設計中應該注意的要點: (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?595次閱讀

    DDR模塊的PCB設計要點

    高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2254次閱讀
    DDR模塊的<b class='flag-5'>PCB設計</b>要點

    建議收藏,這31條PCB設計布線技巧

    相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達到最優(yōu)等。本篇
    發(fā)表于 04-19 10:46

    一百多條PCB設計規(guī)范(建議收藏)

    追蹤版本迭代。版本變更日志,記錄大致修改內(nèi)容及責任人。3、設計者與審核者信息:設計、校對、審核人員簽名或縮寫,標注于圖紙或絲印層。4、條碼框:PCB上預留的空白區(qū)域,通常位于板邊,用于印制生產(chǎn)條碼
    發(fā)表于 04-10 13:37

    PCM2912APJTR設計的USB聲卡播放聲音有噠噠的聲音的原因有哪些

    最近學習PCB設計設計了一USB聲卡,電路圖參考了官方demo模塊的原理圖,但是設計出來的板子發(fā)現(xiàn)播放音樂會有噠噠的聲音。本人由于是初學者,所以有點不懂是PCB不對的問題還是原理圖設計的問題了。 希望有人能夠給點
    發(fā)表于 03-21 11:54

    GeneSiC MOSFETs的PCB布局建議

    電子發(fā)燒友網(wǎng)站提供《GeneSiC MOSFETs的PCB布局建議.pdf》資料免費下載
    發(fā)表于 01-24 13:55 ?1次下載
    GeneSiC MOSFETs的<b class='flag-5'>PCB</b>布局<b class='flag-5'>建議</b>

    電子工程師的PCB設計經(jīng)驗

    本文分享了電子工程師在PCB設計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學者掌握PCB設計的關鍵技術。
    的頭像 發(fā)表于 01-21 15:15 ?2318次閱讀

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設計中什么是高速信號?PCB設計中為什么高頻會出現(xiàn)信號失真。在電子設備制造中,高速信號的處理成為PCB設計
    的頭像 發(fā)表于 12-30 09:41 ?1178次閱讀

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設計EMI有什么規(guī)則?高速PCB設計EMI九大關鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和信號頻率的提高,電磁干擾(EMI)問題越來越受到
    的頭像 發(fā)表于 12-24 10:08 ?876次閱讀