chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布線的20個問題

GLeX_murata_eet ? 來源:村田中文技術(shù)社區(qū) ? 作者:村田中文技術(shù)社區(qū) ? 2021-01-14 15:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1. 高頻信號布線時要注意哪些問題?

信號線的阻抗匹配;與其他信號線的空間隔離;對于數(shù)字高頻信號,差分線效果會更好。

2.在布板時,如果線密,孔就可能要多,當(dāng)然就會影響板子的電氣性能,怎樣提高板子的電氣性能?

對于低頻信號,過孔不要緊,高頻信號盡量減少過孔。如果線多可以考慮多層板。

3. 是不是板子上加的去耦電容越多越好?

去耦電容需要在合適的位置加合適的值。例如,在模擬器件的供電端口就需要加,并且需要用不同的電容值去濾除不同頻率的雜散信號。

4. 一個好的板子它的標(biāo)準(zhǔn)是什么?

布局合理、電源線功率冗余度足夠、高頻阻抗、低頻走線簡潔。

5. 通孔和盲孔對信號的差異影響有多大?應(yīng)用的原則是什么?

采用盲孔或埋孔是提高多層板密度、減少層數(shù)和板面尺寸的有效方法,并大大減少了鍍覆通孔的數(shù)量。

但相比較而言,通孔在工藝上好實(shí)現(xiàn),成本較低,所以一般設(shè)計(jì)中都使用通孔。

6.在涉及模擬數(shù)字混合系統(tǒng)的時候,有人建議電層分割,地平面采取整片敷銅,也有人建議電地層都分割,不同的地在電源端點(diǎn)接,但是這樣對信號的回流路徑就遠(yuǎn)了,具體應(yīng)用時應(yīng)如何選擇合適的方法?

如果有高頻>20MHz信號線,并且長度和數(shù)量都比較多,那么需要至少兩層給這個模擬高頻信號。一層信號線,一層大面積地,并且信號線層需要打足夠的過孔到地。這樣的目的是:

對于模擬信號,這提供了一個完整的傳輸介質(zhì)和阻抗匹配;

地平面把模擬信號和其他數(shù)字信號進(jìn)行隔離;

地回路足夠小,因?yàn)槟愦蛄撕芏噙^孔,地又是一個大平面。

7. 在電路板中,信號輸入插件在PCB最左邊沿,MCU在靠右邊,那么在布局時是把穩(wěn)壓電源芯片放置在源靠近接插件(電源 IC輸出5V經(jīng)過一段比較長的路徑才到達(dá)MCU),還是把電源IC放置到中間偏右(電源IC的輸出5V的線到達(dá)MCU就比較短,但輸入電源段線就經(jīng)過比較長一段PCB板)?或是有更好的布局?

首先信號輸入插件是否是模擬器件?如果是模擬器件,建議電源布局應(yīng)盡量不影響到模擬部分的信號完整性。因此有幾點(diǎn)需要考慮:

首先穩(wěn)壓電源芯片是否是比較干凈,紋波小的電源?模擬部分的供電,對電源的要求比較高;

模擬部分和MCU是否是一個電源,在高精度電路的設(shè)計(jì)中,建議把模擬部分和數(shù)字部分的電源分開;

對數(shù)字部分的供電需要考慮到盡量減小對模擬電路部分的影響。

8. 在高速信號鏈的應(yīng)用中,對于多ASIC都存在模擬地和數(shù)字地,究竟是采用地分割,還是不分割地?既有準(zhǔn)則是什么?哪種效果更好?

迄今為止沒有定論。一般情況下可以查閱芯片的手冊。ADI所有混合芯片的手冊中都是推薦你一種接地的方案,有些是推薦共地、有些是建議隔離地,這取決于芯片設(shè)計(jì)。

9. 何時要考慮線的等長?如果要考慮使用等長線的話,兩根信號線之間的長度之差最大不能超過多少?如何計(jì)算?

差分線計(jì)算思路:如果傳一個正弦信號,長度差等于它傳輸波長的一半,相位差就是180度,這時兩個信號就完全抵消了。所以這時的長度差是最大值。以此類推,信號線差值一定要小于這個值。

10. 高速中的蛇形走線,適合在哪種情況?有什么缺點(diǎn)沒?比如對于差分走線,又要求兩組信號是正交的。

蛇形走線,因?yàn)閼?yīng)用場合不同而具有不同的作用:
如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個濾波電感和阻抗匹配的作用,用于提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時鐘信號中,如PCI-Clk、AGPCIK、IDE、DIMM等信號線。

若在一般普通PCB板中,除了具有濾波電感的作用外,還可作為收音機(jī)天線的電感線圈等等。如2.4G的對講機(jī)中就用作電感。

對一些信號布線長度要求必須嚴(yán)格等長,高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數(shù)據(jù))。如INTELHUB架構(gòu)中的HUBLink,一共13根,使用233MHz的頻率,要求必須嚴(yán)格等長,以消除時滯造成的隱患,繞線是惟一的解決辦法。一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬、線長、銅厚、板層結(jié)構(gòu)有關(guān),但線過長會增大分布電容和分布電感,使信號質(zhì)量有所下降。所以時鐘 IC引腳一般都接端接,但蛇形走線并非起電感的作用。相反地,電感會使信號中的上升沿中的高次諧波相移,造成信號質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍。信號的上升時間越小,就越易受分布電容和分布電感的影響。

蛇形走線在某些特殊的電路中起到一個分布參數(shù)的LC濾波器的作用。

11. 在設(shè)計(jì)PCB時,如何考慮電磁兼容EMC/EMI,具體需要考慮哪些方面?采取哪些措施?

EMI/EMC設(shè)計(jì)必須一開始布局時就要考慮到器件的位置,PCB疊層的安排,重要聯(lián)機(jī)的走法, 器件的選擇等。例如時鐘發(fā)生器的位置盡量不要靠近對外的連接器,高速信號盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號之斜率(slew rate)盡量小以降低高頻成分,選擇去耦合(decoupling/bypass)電容時注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號電流之回流路徑使其回路面積盡量?。ㄒ簿褪腔芈纷杩筶oop impedance盡量?。┮詼p少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。


最后,適當(dāng)?shù)倪x擇PCB與外殼的接地點(diǎn)(chassis ground)。

12. 請問射頻寬帶電路PCB的傳輸線設(shè)計(jì)有何需要注意的地方?傳輸線的地孔如何設(shè)置比較合適,阻抗匹配是需要自己設(shè)計(jì)還是要和PCB加工廠家合作?

這個問題要考慮很多因素。比如PCB材料的各種參數(shù),根據(jù)這些參數(shù)最后建立的傳輸線模型,器件的參數(shù)等。阻抗匹配一般要根據(jù)廠家提供的資料來設(shè)計(jì)。

13.在模擬電路和數(shù)字電路并存的時候,如一半是FPGA單片機(jī)數(shù)字電路部分,另一半是DAC和相關(guān)放大器的模擬電路部分。各種電壓值的電源較多,遇到數(shù)模雙方電路都要用到的電壓值的電源,是否可以用共同的電源,在布線和磁珠布置上有什么技巧?

一般不建議這樣使用,這樣使用會比較復(fù)雜,也很難調(diào)試。

14. 在進(jìn)行高速多層PCB設(shè)計(jì)時,關(guān)于電阻電容等器件的封裝的選擇的,主要依據(jù)是什么?常用哪些封裝,能否舉幾個例子。

0402是手機(jī)常用;0603是一般高速信號的模塊常用;依據(jù)是封裝越小寄生參數(shù)越小,當(dāng)然不同廠家的相同封裝在高頻性能上有很大差異。建議你在關(guān)鍵的位置使用高頻專用元件。

15. 一般在設(shè)計(jì)中雙面板是先走信號線還是先走地線?

這個要綜合考慮。在首先考慮布局的情況下,考慮走線。

16. 在進(jìn)行高速多層PCB設(shè)計(jì)時,最應(yīng)該注意的問題是什么?能否做詳細(xì)說明問題的解決方案。

最應(yīng)該注意的是設(shè)計(jì),就是信號線、電源線、地、控制線這些你是如何劃分在每個層的。一般的原則是模擬信號和模擬信號地至少要保證單獨(dú)的一層。電源也建議用單獨(dú)一層。

17. 請問具體何時用2層板,4層板,6層板?在技術(shù)上有沒有嚴(yán)格的限制(除去體積原因)?是以CPU的頻率為準(zhǔn)還是其和外部器件數(shù)據(jù)交互的頻率為準(zhǔn)?

采用多層板首先可以提供完整的地平面,另外可以提供更多的信號層,方便走線。對于CPU要去控制外部存儲器件的應(yīng)用,應(yīng)以交互的頻率為考慮,如果頻率較高,完整的地平面是一定要保證的,此外信號線最好要保持等長。

18. PCB布線對模擬信號傳輸?shù)挠绊懭绾畏治?,如何區(qū)分信號傳輸過程中引入的噪聲是布線導(dǎo)致還是運(yùn)放器件導(dǎo)致?

這個很難區(qū)分,只能通過PCB布線來盡量避免布線引入額外噪聲。

19. 對高速多層PCB來說,電源線、地線與信號線的線寬設(shè)置為多少是合適的,常用設(shè)置是怎樣的,能舉例說明嗎?例如工作頻率在300Mhz的時候該怎么設(shè)置?

300MHz的信號一定要做阻抗仿真計(jì)算出線寬和線和地的距離;電源線需要根據(jù)電流的大小決定線寬,在混合信號PCB的時候一般就不用"線"來表示地了,而是用整個平面,這樣才能保證回路電阻最小,并且信號線下面有一個完整的平面。

20. 怎樣的布局才能達(dá)到最好的散熱效果?

PCB中熱量的來源主要有三個方面:電子元器件的發(fā)熱;PCB本身的發(fā)熱;其它部分傳來的熱。

在這三個熱源中,元器件的發(fā)熱量最大,是主要熱源,其次是PCB板產(chǎn)生的熱,外部傳入的熱量取決于系統(tǒng)的總體熱設(shè)計(jì),暫時不做考慮。

那么熱設(shè)計(jì)的目的是采取適當(dāng)?shù)拇胧┖头椒ń档驮骷臏囟群蚉CB板的溫度,使系統(tǒng)在合適的溫度下正常工作。主要是通過減小發(fā)熱,和加快散熱來實(shí)現(xiàn)。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4392

    文章

    23749

    瀏覽量

    421001
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1129

    瀏覽量

    56473
  • 高頻信號
    +關(guān)注

    關(guān)注

    1

    文章

    161

    瀏覽量

    22599

原文標(biāo)題:工程師必看!PCB 布線 20 問

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?133次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    ,還可作為收音機(jī)天線的電感線圈等等。如2.4G的對講機(jī)中就用作電感。 對一些信號布線長度要求必須嚴(yán)格等長,高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)
    發(fā)表于 11-14 06:11

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1932次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    時源芯微 PCB 布線規(guī)則詳解

    PCB 布線規(guī)則詳解 走線方向控制規(guī)則 相鄰布線層的走線方向應(yīng)采用正交結(jié)構(gòu),避免不同信號線在相鄰層沿同一方向走線,以此降低不必要的層間串?dāng)_。若因 PCB 板結(jié)構(gòu)限制(例如部分背板)難以
    的頭像 發(fā)表于 05-20 16:28 ?686次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?1268次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    在KiCad的PCB編輯其中,有一實(shí)用的工具,可以用來清理布線與過孔

    在KiCad的PCB編輯其中,有一實(shí)用的工具,可以用來清理布線與過孔。不僅可以移除沒有使用的布線與過孔,還可以清理冗余的重疊導(dǎo)線。
    發(fā)表于 05-06 21:57

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時代后,這對于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB布線與布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?584次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險(xiǎn)?<b class='flag-5'>PCB</b>布局的抗干擾設(shè)計(jì)技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步是確定調(diào)節(jié)器的電流
    發(fā)表于 04-22 09:46

    必學(xué)!PCB設(shè)計(jì)布線技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    1、建議收藏,這31條PCB設(shè)計(jì)布線技巧相信大家在做PCB設(shè)計(jì)時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?476次閱讀
    必學(xué)!<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線</b>技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    iW1710驅(qū)動設(shè)計(jì)方案與PCB布線注意事項(xiàng)

    iW1710驅(qū)動設(shè)計(jì)方案與PCB布線注意事項(xiàng)
    發(fā)表于 02-17 14:19 ?0次下載

    可靠的6PCB設(shè)計(jì)指南

    我們開始新設(shè)計(jì)時,因?yàn)閷⒋蟛糠謺r間都花在了電路設(shè)計(jì)和元件的選擇上,在 PCB 布局布線階段往往會因?yàn)榻?jīng)驗(yàn)不足,考慮不夠周全。 如果沒有為 PCB 布局布線階段的設(shè)計(jì)提供充足的時間和精力
    的頭像 發(fā)表于 02-07 11:29 ?1631次閱讀
    可靠的6<b class='flag-5'>個</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動布局
    的頭像 發(fā)表于 01-07 09:21 ?1786次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧