chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

蘋果A12衍生版曝光: 7nm工藝、69億個晶體管3.5W的功耗

工程師鄧生 ? 來源:快科技 ? 作者:雪花 ? 2021-01-19 11:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對于蘋果來說,雖然A12已經(jīng)是相對過時的芯片了,但是其性能依然不容小覷,拿來稍叫改動可以繼續(xù)發(fā)光發(fā)熱。

據(jù)最新消息稱,傳聞已久的蘋果汽車可能會使用基于A12 Bionic的C1芯片,并會提供眼球追蹤等車內(nèi)AI功能,而這個芯片可以看作是A12的衍生版,只是在前者的基礎(chǔ)上稍叫改動。

蘋果汽車級芯片稱之為C1,而臺積電和三星會成為候選供貨商。據(jù)悉,臺積電開發(fā) 7nm的汽車工藝芯片已經(jīng)有一段時間了,而三星已經(jīng)在8nm上開發(fā)了Exynos Auto V9 SoC。

鑒于目前供應(yīng)商的局限性,報告中認為 C1 可能會采用類似于 7nm工藝的A12 Bionic 芯片,并會交由臺積電制造。

作為對比,特斯拉的全自動駕駛芯片擁有60億個晶體管,功耗為36W,與蘋果A12的69億個晶體管和3.5W的功耗相比,還存在一定差距。據(jù)此報告中推測,C1芯片會以現(xiàn)有的A12 Bionic為基礎(chǔ),再針對汽車應(yīng)用進行修改。

有專家表示,如果iCar將在2024年投入生產(chǎn),那么A12的輕度修改變體看起來是C1的一個很好的起點

責任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53539

    瀏覽量

    459176
  • 蘋果
    +關(guān)注

    關(guān)注

    61

    文章

    24586

    瀏覽量

    207450
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10257

    瀏覽量

    146295
  • 7nm工藝
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    8805
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    “汽車智能化” 和 “家電高端化”

    芯片晶體管密度更高,功耗卻更低,能讓家電反應(yīng)更快、更省電。? 成本下降惠及消費者:以前 7nm 芯片成本太高,只有萬元級高端家電才敢用。中芯國際良率提升后,批量生產(chǎn)能攤薄成本,未來幾千元的中端家電也能
    發(fā)表于 10-28 20:46

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    隨著集成電路科學與工程的持續(xù)發(fā)展,當前集成電路已涵蓋二極晶體管、非易失性存儲器件、功率器件、光子器件、電阻與電容器件、傳感器件共 7 個大族,衍生出 100 多種不同類型的器件,推
    的頭像 發(fā)表于 09-22 10:53 ?1133次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩PN結(jié)組成,第一晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當通入的
    發(fā)表于 09-15 15:31

    下一代高速芯片晶體管解制造問題解決了!

    (forksheet),之后過渡到 A7 及更高節(jié)點的 CFET(已在 VLSI 2025 大會上展示)。 (圖片來源:Imec) 下一主要架構(gòu)——CFET——采用 n 型和 p 型晶體管的垂直堆疊,本質(zhì)上
    發(fā)表于 06-20 10:40

    2SC5200音頻配對功率PNP型晶體管

    深圳市三佛科技有限公司供應(yīng)2SC5200音頻配對功率PNP型晶體管,原裝現(xiàn)貨 2SC5200是一款PNP型晶體管,2SA1943的補充型。 擊穿電壓:250V (集射極電壓 Vceo) min
    發(fā)表于 06-05 10:24

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導(dǎo)語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導(dǎo)體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造技術(shù)與前沿發(fā)展。
    的頭像 發(fā)表于 05-27 09:51 ?2323次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術(shù)架構(gòu)與主流<b class='flag-5'>工藝</b>路線

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩PN結(jié)組成,第一晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當通入的電
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24

    報價基本都在3.5w往上,請各位大佬幫小弟看看,是否符合市場價

    到位,并在終端顯示。然后我在某寶尋了3家店鋪,給我的報價基本都在3.5w往上,請各位大佬幫小弟看看,是否符合市場價,感謝大佬
    發(fā)表于 03-03 19:21

    BCP69系列PNP中等功率晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《BCP69系列PNP中等功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-19 15:37 ?0次下載
    BCP<b class='flag-5'>69</b>系列PNP中等功率<b class='flag-5'>晶體管</b>規(guī)格書

    BCP69-Q系列 PNP中等功率晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《BCP69-Q系列 PNP中等功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-19 15:34 ?0次下載
    BCP<b class='flag-5'>69</b>-Q系列 PNP中等功率<b class='flag-5'>晶體管</b>規(guī)格書

    BCP69;BC869;BC69PA PNP中等功率晶體管規(guī)格書

    電子發(fā)燒友網(wǎng)站提供《BCP69;BC869;BC69PA PNP中等功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 02-18 15:36 ?0次下載
    BCP<b class='flag-5'>69</b>;BC869;BC<b class='flag-5'>69</b>PA PNP中等功率<b class='flag-5'>晶體管</b>規(guī)格書

    鰭式場效應(yīng)晶體管制造工藝流程

    FinFET(鰭式場效應(yīng)晶體管)從平面晶體管到FinFET的演變是一種先進的晶體管架構(gòu),旨在提高集成電路的性能和效率。它通過將傳統(tǒng)的平面晶體管轉(zhuǎn)換為三維結(jié)構(gòu)來減少短溝道效應(yīng),從而允許更
    的頭像 發(fā)表于 02-17 14:15 ?2233次閱讀
    鰭式場效應(yīng)<b class='flag-5'>晶體管</b>制造<b class='flag-5'>工藝</b>流程

    7納米工藝面臨的各種挑戰(zhàn)與解決方案

    來說,納米通常指的是晶體管的最小尺寸,或者是構(gòu)成芯片中各個功能單元的最小結(jié)構(gòu)尺寸。因此,7納米工藝指的是在芯片上制造出其最小結(jié)構(gòu)為7納米的晶體管
    的頭像 發(fā)表于 12-17 11:32 ?2391次閱讀

    臺積電分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

    下),同時其晶體管密度是上一代3nm制程的1.15倍。這些顯著優(yōu)勢主要得益于臺積電的全柵極(Gate-All-Around, GAA)納米片晶體管、N2 NanoFlex設(shè)計技術(shù)協(xié)同優(yōu)化(DTCO)能力,以及IEDM會上詳述的其
    的頭像 發(fā)表于 12-16 09:57 ?1857次閱讀
    臺積電分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工藝</b>深入細節(jié):<b class='flag-5'>功耗</b>降低 35% 或性能提升15%!