chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

5nm晶圓價(jià)格高達(dá)11萬,蘋果為什么還搶先用5nm工藝呢?

工程師鄧生 ? 來源:快科技 ? 作者:憲瑞 ? 2021-01-28 09:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為臺(tái)積電的頭號(hào)客戶,蘋果每年都可以用上臺(tái)積電最先進(jìn)的工藝,iPhone 12的A14又是首發(fā)5nm工藝。

上馬新工藝不是簡單一句話的事,因?yàn)榕_(tái)積電的新工藝價(jià)格越來越貴,此前CSET分析過不同工藝的價(jià)格,其中7nm晶圓代工價(jià)格不過9346美元,5nm價(jià)格就陡然提升到了16988美元,算下來差不多11萬人民幣了。

價(jià)格提升這么多,蘋果為啥還會(huì)搶先用5nm工藝呢?對(duì)于這個(gè)問題,ARM的高管Winnie Shao在其個(gè)人微博上公布了一個(gè)模擬結(jié)果,基于不同節(jié)點(diǎn)的工藝密度,計(jì)算了A14在不同工藝下的價(jià)格。

簡單來說,如果是用28nm工藝,那么A14的核心面積將達(dá)到989mm2,每顆芯片的成本是56美元,20nm下則是47美元,16nm下是38美元,10nm工藝下則是30美元。

在7nm工藝下成本是25美元,5nm下成本也是25美元,相比之前不斷降低,從7nm到5nm工藝的話,成本沒降,但也沒升高。

如果考慮到5nm工藝的超高密度,使得蘋果可以集成更多的CPU、GPUAI單元,那么上5nm工藝依然是非常值得的。

當(dāng)然,上面的算法只是考慮到了晶圓制造上的成本,實(shí)際上完整的成本還有設(shè)計(jì)、封裝、測試等等,這些也會(huì)因?yàn)楣に囅冗M(jìn)而成本大漲,導(dǎo)致5nm工藝芯片的總成本依然要比7nm工藝高不少。

但是成本高也沒法,處理器要提高性能、增加功能,這些都需要更多的晶體管,只能繼續(xù)往下走。

責(zé)任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5345

    瀏覽量

    131700
  • 蘋果
    +關(guān)注

    關(guān)注

    61

    文章

    24586

    瀏覽量

    207451
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26572
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    國內(nèi)首顆5nm MR芯片問世: Chiplet架構(gòu)、9ms P2P延遲打破紀(jì)錄

    )正式發(fā)布三款自主研發(fā)的空間計(jì)算芯片——極智G-X100、極眸G-VX100與極顏G-EB100。 ? 其中,旗艦產(chǎn)品極智G-X100作為中國首顆5nm制程全功能空間計(jì)算MR芯片,填補(bǔ)了國產(chǎn)高端空間計(jì)算芯片的空白,更以多項(xiàng)性能指標(biāo)超越行業(yè)標(biāo)桿,例如彩色透視端到端延遲可低至9ms。 ?
    的頭像 發(fā)表于 12-01 00:53 ?5599次閱讀

    中國首顆全功能空間計(jì)算芯片發(fā)布 極智G-X100 5nm工藝

    ,極智G-X100采用5nm工藝,chiplet架構(gòu)。彩色透視端到端延遲僅為9毫秒,創(chuàng)下全球最低延遲紀(jì)錄。
    的頭像 發(fā)表于 11-29 10:59 ?1795次閱讀
    中國首顆全功能空間計(jì)算芯片發(fā)布 極智G-X100 <b class='flag-5'>5nm</b><b class='flag-5'>工藝</b>

    半導(dǎo)清洗機(jī)關(guān)鍵核心參數(shù)有哪些

    、6-8英寸等),并根據(jù)厚度(通常300μm–1200μm)優(yōu)化機(jī)械結(jié)構(gòu)設(shè)計(jì),確保清洗過程中的穩(wěn)定性和安全性。例如,針對(duì)超薄
    的頭像 發(fā)表于 10-30 10:35 ?165次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個(gè)工藝節(jié)點(diǎn)。 2、背供電技術(shù) 3、EUV光刻機(jī)與其他競爭技術(shù) 光刻技術(shù)是制造3nm5nm工藝節(jié)點(diǎn)的高端半導(dǎo)
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    工藝節(jié)點(diǎn)進(jìn)入5nm、3nm,這些連接用的金屬線的間距也在縮小,這就會(huì)導(dǎo)致金屬表面散射和界散射等效應(yīng),并使金屬的電阻率顯著增加。 為確保更低的直流電壓降,便提出了使用
    發(fā)表于 09-06 10:37

    今日看點(diǎn)丨蔚來自研全球首顆車規(guī)5nm芯片??;沃爾沃中國區(qū)啟動(dòng)裁員計(jì)劃

    1. 蔚來自研全球首顆車規(guī)5nm 芯片!將對(duì)全行業(yè)開放 ? 據(jù)了解,李斌在直播中介紹了蔚來自研神璣NX9031芯片,他表示:“這是全球首顆車規(guī)5nm的智駕芯片,這個(gè)應(yīng)該說是量產(chǎn)非常不容易的,要能支持
    發(fā)表于 07-08 10:50 ?1973次閱讀

    臺(tái)積電先進(jìn)制程漲價(jià),最高或達(dá)30%!

    據(jù)知情人士透露,臺(tái)積電2nm工藝價(jià)格將較此前上漲10%,去年300mm
    發(fā)表于 05-22 01:09 ?1159次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計(jì)算應(yīng)用的嚴(yán)格要求。
    的頭像 發(fā)表于 04-16 10:17 ?756次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功

    千億美元打水漂,傳三星取消1.4nm代工工藝

    電子發(fā)燒友網(wǎng)綜合報(bào)道?據(jù)多方消息來源推測,三星電子可能取消原計(jì)劃于?2027?年量產(chǎn)的?1.4nm(FS1.4)代工工藝。三星在?“Samsung?Foundry?Forum?20
    的頭像 發(fā)表于 03-23 11:17 ?1736次閱讀

    千億美元打水漂,傳三星取消1.4nm代工工藝?

    電子發(fā)燒友網(wǎng)綜合報(bào)道 據(jù)多方消息來源推測,三星電子可能取消原計(jì)劃于 2027 年量產(chǎn)的 1.4nm(FS1.4)代工工藝。三星在 “Samsung Foundry Forum 20
    的頭像 發(fā)表于 03-22 00:02 ?2370次閱讀

    消息稱臺(tái)積電3nm5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃從2025年1月起對(duì)3nm5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對(duì)3nm、
    的頭像 發(fā)表于 01-03 10:35 ?1023次閱讀

    臺(tái)積電2025年起調(diào)整工藝定價(jià)策略

    近日,據(jù)臺(tái)灣媒體報(bào)道,隨著AI領(lǐng)域?qū)ο冗M(jìn)制程與封裝產(chǎn)能的需求日益旺盛,臺(tái)積電計(jì)劃從2025年1月起,針對(duì)其3nm、5nm以及先進(jìn)的CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 具體而言,臺(tái)積電將對(duì)
    的頭像 發(fā)表于 12-31 14:40 ?1308次閱讀

    2025年半導(dǎo)體行業(yè)競爭白熱化:2nm制程工藝成焦點(diǎn)

    據(jù)外媒最新報(bào)道,半導(dǎo)體行業(yè)即將在2025年迎來一場激烈的競爭。隨著技術(shù)的不斷進(jìn)步,各大代工廠將紛紛開始批量生產(chǎn)采用2nm制程工藝的芯片,并努力降低3
    的頭像 發(fā)表于 12-26 14:24 ?2485次閱讀

    背面涂敷工藝對(duì)的影響

    一、概述 背面涂敷工藝是在背面涂覆一層特定的材料,以滿足封裝過程中的各種需求。這種工藝
    的頭像 發(fā)表于 12-19 09:54 ?620次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>背面涂敷<b class='flag-5'>工藝</b>對(duì)<b class='flag-5'>晶</b><b class='flag-5'>圓</b>的影響