chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

奇數(shù)分頻器的介紹和實(shí)現(xiàn)

FPGA之家 ? 來(lái)源:FPGA之家 ? 作者:FPGA之家 ? 2021-03-12 15:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

因?yàn)榕紨?shù)分頻器過(guò)于簡(jiǎn)單,所以我們從奇數(shù)分頻器開(kāi)始說(shuō)起8

01 奇數(shù)分頻器

假設(shè)我們要實(shí)現(xiàn)一個(gè)2N+1分頻的分頻器,就需要高電平占N+0.5個(gè)周期,低電平占N+0.5個(gè)周期,這樣進(jìn)行處理的最小時(shí)間段就變成了0.5個(gè)周期,就不能通過(guò)clk的計(jì)數(shù)直接實(shí)現(xiàn)了。

然而,時(shí)鐘信號(hào)的上升沿和下降沿之間正好相差0.5個(gè)周期,利用這個(gè)就可以實(shí)現(xiàn)奇數(shù)分頻啦

第一步:分別使用原時(shí)鐘上升沿和下降沿產(chǎn)生兩個(gè)計(jì)數(shù)器(基于上升沿計(jì)數(shù)的cnt1和基于下降沿計(jì)數(shù)的cnt2),計(jì)數(shù)器在計(jì)數(shù)到2N時(shí),計(jì)數(shù)器歸零重新從零開(kāi)始計(jì)數(shù),依次循環(huán)

第二步:cnt1計(jì)數(shù)到0和N時(shí),clk1翻轉(zhuǎn),從而得到占空比為N:2N+1的clk1;

第三步:cnt2計(jì)數(shù)到0和N時(shí),clk2翻轉(zhuǎn),從而得到占空比為N:2N+1的clk2;

第四步:clk1和clk2時(shí)鐘進(jìn)行或操作后,即可得到輸出時(shí)鐘clk_out;

下面為3分頻的實(shí)現(xiàn)

module DIVCLK(

input wire clk,

input wire rst_n,

output wire clk_out

);

reg clk1;

reg clk2;

reg [1:0] cnt1;

reg [1:0] cnt2;

always @(posedge clk or negedge rst_n) begin

if (!rst_n) begin

cnt1 <= 2'd0;

clk1 <= 1'b0;

end

else if (cnt1==2'd2) begin

cnt1 <= 2'd0;

end

else if ((cnt1==2'd0)||(cnt1==2'd1))begin

clk1 <= ~clk1;

cnt1=cnt1+2'd1;

end

else

cnt1=cnt1+2'd1;

end

always @(negedge clk or negedge rst_n) begin

if (!rst_n) begin

cnt2 <= 2'd0;

clk2 <= 1'b0;

end

else if (cnt2==2'd2) begin

cnt2 <= 2'd0;

end

else if ((cnt2==2'd0)||(cnt2==2'd1))begin

clk2 <= ~clk2;

cnt2=cnt2+2'd1;

end

else

cnt2=cnt2+2'd1;

end

assign clk_out=clk1|clk2;

endmodule

02 任意小數(shù)分頻

在實(shí)際設(shè)計(jì)中,可能會(huì)需要小數(shù)分頻的辦法的到時(shí)鐘,如在38.88M的SDH同步系統(tǒng)中,對(duì)應(yīng)STM-1的開(kāi)銷(xiāo)的提取,需要2.048M的時(shí)鐘,無(wú)法通過(guò)整數(shù)分頻得到,只能用小數(shù)分頻。

小數(shù)分頻原理如下:設(shè)輸入時(shí)鐘頻率f0,輸出頻率為fx,則

4258f9b0-82f5-11eb-8b86-12bb97331649.jpg

即m為整數(shù)部分,n為小數(shù)部分。為了實(shí)現(xiàn)K分頻,可以對(duì)f0進(jìn)行a次m分頻和b次m+1分頻,則有

4291de7e-82f5-11eb-8b86-12bb97331649.png

整理后得

42d4cda6-82f5-11eb-8b86-12bb97331649.jpg

由38.88M得到2.048M的時(shí)鐘,帶入上式可得到m=18,a=1,b=63,即對(duì)38.88M進(jìn)行1次18分頻和63次19分頻后間插就得到2.048MHz啦

4303fd10-82f5-11eb-8b86-12bb97331649.jpg

原文標(biāo)題:關(guān)于分頻器~

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 分頻器
    +關(guān)注

    關(guān)注

    43

    文章

    536

    瀏覽量

    52495

原文標(biāo)題:關(guān)于分頻器~

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ?CDCLVD1213 1:4低附加抖動(dòng)LVDS緩沖分頻器 技術(shù)文檔摘要

    CDCLVD1213時(shí)鐘緩沖將輸入時(shí)鐘分配給4對(duì)差分LVDS 時(shí)鐘輸出具有低附加抖動(dòng),用于時(shí)鐘分配。輸入可以是LVDS, LVPECL,或 CML。 該CDCLVD1213包含一個(gè)用于一個(gè)輸出 (QD) 的高性能分頻器,該分頻器
    的頭像 發(fā)表于 09-16 13:53 ?691次閱讀
    ?CDCLVD1213 1:4低附加抖動(dòng)LVDS緩沖<b class='flag-5'>器</b>帶<b class='flag-5'>分頻器</b> 技術(shù)文檔摘要

    ?CDCM6208 2:8時(shí)鐘發(fā)生與分數(shù)分頻器的抖動(dòng)清除總結(jié)

    CDCM6208還為其四個(gè)輸出采用了創(chuàng)新的小數(shù)分頻器架構(gòu),可以生成任何頻率,頻率精度優(yōu)于 1ppm。CDCM6208可以通過(guò) I 輕松配置^2^C 或 SPI 編程接口,在沒(méi)有串行接口的情況下,還提供引腳模式,可以使用控制引腳將器件設(shè)置為 32 種不同的預(yù)編程配置中的一種。
    的頭像 發(fā)表于 09-15 13:55 ?676次閱讀
    ?CDCM6208 2:8時(shí)鐘發(fā)生<b class='flag-5'>器</b>與分<b class='flag-5'>數(shù)分頻器</b>的抖動(dòng)清除<b class='flag-5'>器</b>總結(jié)

    LMX1204低噪聲高頻JESD緩沖/倍頻/分頻器技術(shù)解析

    Texas Instruments LMX1204EVM評(píng)估模塊 (EVM) 設(shè)計(jì)用于評(píng)估LMX1204的性能,LMX1204是一款四路輸出、超低附加抖動(dòng)射頻 (RF) 緩沖、分頻器和乘法器。該
    的頭像 發(fā)表于 09-10 14:04 ?764次閱讀
    LMX1204低噪聲高頻JESD緩沖<b class='flag-5'>器</b>/倍頻<b class='flag-5'>器</b>/<b class='flag-5'>分頻器</b>技術(shù)解析

    德州儀器LMX1214射頻緩沖分頻器技術(shù)解析

    Texas Instruments LMX1214射頻緩沖分頻器具有高輸出頻率、超低噪聲基底和極低偏斜時(shí)鐘分布。該設(shè)備有四個(gè)高頻輸出時(shí)鐘和一個(gè)低頻輔助時(shí)鐘輸出。Texas Instruments LMX1214支持高頻時(shí)鐘的緩沖和
    的頭像 發(fā)表于 09-06 09:37 ?769次閱讀
    德州儀器LMX1214射頻緩沖<b class='flag-5'>器</b>與<b class='flag-5'>分頻器</b>技術(shù)解析

    ADF4007高頻分頻器/PLL頻率合成器技術(shù)手冊(cè)

    ADF4007是一款高頻分頻器/PLL頻率合成器,可用于各種通信應(yīng)用。RF端工作頻率可達(dá)7.5 GHz,PFD端工作頻率可達(dá)120 MHz。它由低噪聲數(shù)字鑒頻鑒相(PFD)、精密電荷泵和分頻器
    的頭像 發(fā)表于 04-27 15:23 ?927次閱讀
    ADF4007高頻<b class='flag-5'>分頻器</b>/PLL頻率合成器技術(shù)手冊(cè)

    ADF4116/ADF4117/ADF4118單通道、整數(shù)N分頻550MHz PLL技術(shù)手冊(cè)

    ADF4116/ADF4117/ADF4118均為頻率合成器,可以用來(lái)在無(wú)線接收機(jī)和發(fā)射機(jī)的上變頻和下變頻部分實(shí)現(xiàn)本振。上述器件由低噪聲數(shù)字鑒頻鑒相(PFD)、精密電荷泵、可編程參考分頻器、可編程
    的頭像 發(fā)表于 04-27 15:01 ?935次閱讀
    ADF4116/ADF4117/ADF4118單通道、整數(shù)N<b class='flag-5'>分頻</b>550MHz PLL技術(shù)手冊(cè)

    ADF4110/ADF4111/ADF4112/ADF4113單通道、整數(shù)N分頻、550 MHz PLL,內(nèi)置可編程預(yù)分頻器和電荷泵技術(shù)手冊(cè)

    ADF4110系列頻率合成器在無(wú)線接收機(jī)和發(fā)射機(jī)的上變頻和下變頻部分中,可用來(lái)實(shí)現(xiàn)本振。上述器件由低噪聲數(shù)字鑒頻鑒相(PFD)、精密電荷泵、可編程基準(zhǔn)分頻器、可編程A和B計(jì)數(shù)以及雙
    的頭像 發(fā)表于 04-27 10:43 ?1091次閱讀
    ADF4110/ADF4111/ADF4112/ADF4113單通道、整數(shù)N<b class='flag-5'>分頻</b>、550 MHz PLL,內(nèi)置可編程預(yù)<b class='flag-5'>分頻器</b>和電荷泵技術(shù)手冊(cè)

    ADF4206/ADF4208雙通道、整數(shù)N分頻1.1GHz/2.0 GHz PLL技術(shù)手冊(cè)

    ADF4206/ADF4208均為雙通道頻率合成器,可以用來(lái)在無(wú)線接收機(jī)和發(fā)射機(jī)的上變頻和下變頻部分實(shí)現(xiàn)本振。上述器件由低噪聲數(shù)字鑒頻鑒相(PFD)、精密電荷泵、可編程參考分頻器、可編程A和B
    的頭像 發(fā)表于 04-27 10:06 ?783次閱讀
    ADF4206/ADF4208雙通道、整數(shù)N<b class='flag-5'>分頻</b>1.1GHz/2.0 GHz PLL技術(shù)手冊(cè)

    ADF4154小數(shù)N分頻頻率合成器技術(shù)手冊(cè)

    ADF4154是一款小數(shù)N分頻頻率合成器,用來(lái)在無(wú)線接收機(jī)和發(fā)射機(jī)的上變頻和下變頻部分實(shí)現(xiàn)本振。它由低噪聲數(shù)字鑒頻鑒相(PFD)、精密電荷泵和可編程基準(zhǔn)分頻器組成。該器件內(nèi)置一個(gè)Σ-
    的頭像 發(fā)表于 04-27 09:36 ?931次閱讀
    ADF4154小數(shù)N<b class='flag-5'>分頻</b>頻率合成器技術(shù)手冊(cè)

    ADF4153A小數(shù)N分頻頻率合成器技術(shù)手冊(cè)

    ADF4153A是一款小數(shù)N分頻頻率合成器,用來(lái)在無(wú)線接收機(jī)和發(fā)射機(jī)的上變頻和下變頻部分實(shí)現(xiàn)本振。它由低噪聲數(shù)字鑒頻鑒相(PFD)、精密電荷泵和可編程參考分頻器組成。該器件內(nèi)置一個(gè)Σ
    的頭像 發(fā)表于 04-25 14:58 ?891次閱讀
    ADF4153A小數(shù)N<b class='flag-5'>分頻</b>頻率合成器技術(shù)手冊(cè)

    HMC705LP4/HMC705LP4E 6.5GHz可編程分頻器SMT技術(shù)手冊(cè)

    HMC705LP4(E)是一款低噪聲GaAs HBT可編程分頻器,采用4x4 mm無(wú)引腳表貼封裝。 該分頻器可以通過(guò)編程設(shè)置為以N = 1到N = 17之間的任意數(shù)字進(jìn)行分頻(最高6.5 GHz
    的頭像 發(fā)表于 04-18 14:14 ?976次閱讀
    HMC705LP4/HMC705LP4E 6.5GHz可編程<b class='flag-5'>分頻器</b>SMT技術(shù)手冊(cè)

    ADF5001 4GHz 至18GHz 4分頻預(yù)分頻器技術(shù)手冊(cè)

    ADF5001預(yù)分頻器是一款低噪聲、低功耗、固定RF分頻器模塊 ,可用來(lái)將高達(dá)18GHz的頻率分頻至適合輸入到[ADF4156]或 [ADF4106]等PLL IC的較低頻率。ADF5001提供4
    的頭像 發(fā)表于 04-16 15:50 ?891次閱讀
    ADF5001 4GHz 至18GHz 4<b class='flag-5'>分頻</b>預(yù)<b class='flag-5'>分頻器</b>技術(shù)手冊(cè)

    ADF5002 4GHz至18GHz 8分頻預(yù)分頻器技術(shù)手冊(cè)

    ADF5002預(yù)分頻器是一款低噪聲、低功耗、固定RF分頻器模塊,可用來(lái)將高達(dá)18GHz的頻率分頻至適合輸入到 [ADF4156]或[ADF4106]等PLL IC的較低頻率。ADF5002提供8
    的頭像 發(fā)表于 04-16 15:46 ?984次閱讀
    ADF5002 4GHz至18GHz 8<b class='flag-5'>分頻</b>預(yù)<b class='flag-5'>分頻器</b>技術(shù)手冊(cè)

    ADF5000 4GHz 至18GHz 2分頻預(yù)分頻器技術(shù)手冊(cè)

    ADF5000預(yù)分頻器是一款低噪聲、低功耗、固定RF分頻器模塊,可用來(lái)將高達(dá)18 GHz的頻率分頻至適合輸入到[ADF4156]等PLL IC的較低頻率。ADF5000提供2分頻功能,
    的頭像 發(fā)表于 04-16 15:16 ?1066次閱讀
    ADF5000 4GHz 至18GHz 2<b class='flag-5'>分頻</b>預(yù)<b class='flag-5'>分頻器</b>技術(shù)手冊(cè)

    74HC4060-Q100;74HCT4060-Q100計(jì)數(shù)/分頻器和振蕩規(guī)格書(shū)

    電子發(fā)燒友網(wǎng)站提供《74HC4060-Q100;74HCT4060-Q100計(jì)數(shù)/分頻器和振蕩規(guī)格書(shū).pdf》資料免費(fèi)下載
    發(fā)表于 02-08 15:13 ?0次下載
    74HC4060-Q100;74HCT4060-Q100計(jì)數(shù)<b class='flag-5'>器</b>/<b class='flag-5'>分頻器</b>和振蕩<b class='flag-5'>器</b>規(guī)格書(shū)