chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

簡述關于FPGA的CPCI總線多功能通信卡的設計

電子工程師 ? 來源:電子技術(shù)應用 ? 作者:李 猛 崔迎煒 ? 2021-04-05 08:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

0引言

CPCI總線[1]是由PCI總線發(fā)展而來的一種緊湊型32/64 bit局部總線,最高帶寬可達512 MB/s。因其具有高開放性、高可靠性、可熱插拔等優(yōu)點,被廣泛應用于航空航天、信息通信、工業(yè)控制、數(shù)據(jù)采集等領域。相對于傳統(tǒng)的以單片機、MCU為核心的數(shù)據(jù)處理系統(tǒng),現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)以其高速、靈活、高集成度、高性能、抗干擾、現(xiàn)場可編程等優(yōu)點,在上述領域中得到了廣泛應用[2]。本設計將CPCI總線技術(shù)與FPGA技術(shù)巧妙結(jié)合,以Altera公司的高性能芯片EP3C40F324I7為核心處理器,根據(jù)應用需求,研制開發(fā)了一款實時性強、可靠性高的多功能通信卡。

1 多功能通信卡總體方案

FPGA核心處理器EP3C40F324I7通過CPCI總線與主機進行信息交互,主要實現(xiàn)各模塊信號采集、處理、傳輸?shù)裙δ?。主機通過CPCI總線發(fā)送命令、數(shù)據(jù),F(xiàn)PGA微處理器接到指令后,對相關信號進行處理,將處理結(jié)果通過CPCI總線反饋給主機,并通過標準的通信接口外接引出,從而進行分析、計算。該多功能通信卡總體方案如圖1所示。

pIYBAGBZRfKAGTzhAAHSWiDze5s315.png

2 硬件設計

2.1 FPGA芯片選型與設計

本設計中FPGA微處理器通過CPCI總線實現(xiàn)RS232串行通信、RS422串行通信、脈沖計數(shù)、數(shù)字輸出等多種功能,綜合考慮FPGA內(nèi)部存儲單元數(shù)量、I/O引腳數(shù)量等因素,選擇Altera公司的EP3C40F324用于功能模塊開發(fā)。EP3C40F324為FPGA封裝,內(nèi)部LE 39 600個,M9K 126個,RAM總量為1 161 216 bit,18×18的乘法器126個,鎖相環(huán)4個,全局時鐘網(wǎng)絡20個,可用I/O口195個,可用差分通道61個,可以滿足系統(tǒng)開發(fā)需求。

EP3C40F324需3種供電電壓,I/O供電電壓為+3.3 V,PLL的模擬供電電壓為+2.5 V,內(nèi)核及PLL的數(shù)字供電電壓均為+1.2 V。其中,+3.3 V由背板經(jīng)CPCI J1直接供給,+2.5 V通過電源芯片LT1963AES8由+3.3 V轉(zhuǎn)換而得,+1.2 V通過電源芯片TPS74401由+3.3 V轉(zhuǎn)換而得。設計中,充分考慮到芯片功耗問題,內(nèi)核及PLL的數(shù)字供電特采用TI公司的TPS74401電源芯片將+3.3 V轉(zhuǎn)換為+1.2 V,其輸出電流為3 A,保證了電源功率。

FPGA的輸入時鐘由背板經(jīng)CPCI J1提供,使CPCI總線頻率穩(wěn)定在33 MHz。FPGA的上電復位模式選擇AS Standard POR。采用增強型配置芯片EPCS16對FPGA進行了主動串行(AS)配置,同時利用微處理器本身進行了基于JTAG的配置。兩種配置方案,保證了FPGA程序燒錄的可靠性、穩(wěn)定性。FPGA芯片設計如圖2所示。

o4YBAGBZRkSALFfaAAFj6IaInLg425.png

2.2 總線接口設計

本設計中采用32 bit/33 MHz CPCI總線接口,其傳輸率可達133 MB/s,實現(xiàn)了設備之間的高速通信。通過CPCI連接器,CPCI總線信號與FPGA的I/O口互連。

FPGA微處理器通過地址和數(shù)據(jù)信號AD[31..00]、總線命令和字節(jié)使能信號C/BE[3..0]#與主機進行I/O地址的選擇,以及數(shù)據(jù)、命令的傳輸。FRAME#、TRDY#、IRDY#、STOP#、DEVSEL#、IDSEL等接口控制信號用于設備選擇、讀寫控制。FPGA微處理器如需占用總線,則需向主機發(fā)出總線占用請求信號REQ#,主機收到總線占用請求信號后,通過仲裁向FPGA微處理器發(fā)送總線占用允許信號GNT#。由于總線上沒有掛接其他設備,故總線的使用由FPGA微處理器獨占。INTA#用于向總線進行中斷請求,以實現(xiàn)中斷功能。通信過程中如有錯誤發(fā)生,則FPGA微處理器通過PERR#、SERR#與主機進行錯誤報告,以保證數(shù)據(jù)傳輸可靠、完整[3]。

2.3 脈沖信號處理電路設計

被測設備的脈沖信號通過CPCI J4連接器進入板卡。利用光電耦合器GH137對脈沖進行光電隔離,以減少板上其他信號的干擾,提高脈沖數(shù)字信號的抗干擾能力。經(jīng)過光耦隔離的脈沖數(shù)字信號,由TI公司的SN54AHC14W進行波形整形。SN54AHC14W是帶有施密特觸發(fā)的6路反相器。施密特觸發(fā)器是脈沖波形變換中經(jīng)常使用的一種電路,不僅能將邊沿變化緩慢的信號波形整形為邊沿陡峭的矩形波,而且可以將疊加在矩形脈沖高、低電平上的噪聲有效地清除。故經(jīng)過SN54AHC14W整形的脈沖數(shù)字信號波形更加理想,易于FPGA微處理器進行處理、計數(shù)。

高穩(wěn)定度溫度補償晶體振蕩器Osc-TCXO4產(chǎn)生的1 024 kHz時鐘脈沖,經(jīng)SN54AHC14W整形后送入FPGA,供脈沖計數(shù)使用。由于本板卡應用于軍工、國防領域,需要非常穩(wěn)定的晶振,故采用溫度補償晶體振蕩器。TCXO溫度補償通過改變振蕩回路中負載電容,使其隨溫度變化來補償由于環(huán)境溫度變化產(chǎn)生的頻率漂移,從而產(chǎn)生精度非常高的時鐘,提高脈沖計數(shù)精度。脈沖信號處理電路如圖3所示。

o4YBAGBZRiaAF9jXAADH1MbkwpM596.png

2.4 差分接口設計

本設計中有2路RS232串口,4路RS422串口,最高傳輸率分別為115.2 kb/s、921.6 kb/s。由于應用條件嚴苛,設計中選用了電磁隔離器件,大大提高了通信的可靠性。RS232收發(fā)器選用AD公司的ADM3251E,其數(shù)據(jù)傳輸率最高可達460 kb/s。RS422收發(fā)器選用AD公司的ADM2582E,其數(shù)據(jù)傳輸率最高可達16 Mb/s。二者均在器件內(nèi)部集成了DC-DC轉(zhuǎn)換器,有效地降低了干擾,且其傳輸速率也滿足使用需求。同時,由于主機串口傳輸率為9 600 b/s,故選擇22.118 4 MHz的晶振為串行通信提供穩(wěn)定時鐘。

被測設備將周期5 ms和10 ms的時鐘信號輸出給板卡,作為測試儀周期中斷信號。時鐘接口電路采用422差分協(xié)議,電平采用422電平。時鐘信號經(jīng)CPCI J5連接器進入板卡,接收器采用NS公司的4路差分接收器DS26LS32,以滿足422電平標準。調(diào)理之后的422電平信號經(jīng)光電耦合器GH137加以隔離,以減少其他信號的干擾。

由于DS26LS32、GH137內(nèi)部未集成DC-DC轉(zhuǎn)換功能,故需要有單獨的DC-DC電源模塊將板上電源進行隔離,以給二者供電。此處選用了TI公司的DCR01系列芯片完成隔離電源供電的功能。測試儀周期中斷信號電路設計如圖4所示。

o4YBAGBZRmOAEFLHAACkao4mw3c841.png

測試儀向被測設備發(fā)送RS422差分信號作為被測設備同步信號。同步信號接口電路采用422差分協(xié)議,電平采用422電平。同步脈沖從FPGA微處理器送出后,經(jīng)光電耦合器GH137隔離,進入MAXIM公司的MAX3491收發(fā)器。MAX3491的數(shù)據(jù)傳輸速率可達10 Mb/s,滿足傳輸要求。信號經(jīng)CPCI J5連接器外送至被測設備,以校準時差,實現(xiàn)被測設備同步功能。

同時,為減少其他信號的干擾,將對時脈沖采取隔離措施,由TI公司的DCR01系列電源芯片單獨供電。由于MAX3491與GH137的供電電壓不同,故通過二極管串聯(lián)電壓鉗位的方式獲得合適的供電電壓為GH137供電,有效解決了隔離供電問題。被測設備同步信號電路設計如圖5所示。

pIYBAGBZRqCASiQ7AAC6H2_3jy4725.png

2.5 數(shù)字輸出電路設計

測試儀的I/O功能由數(shù)字輸出量來實現(xiàn)。FPGA通過設置寄存器方式向外輸出高低電平,以實現(xiàn)復位、控制等功能。高低電平從FPGA發(fā)出,經(jīng)光電耦合器GH137隔離,提高信號抗干擾性能。經(jīng)隔離的信號進入FAIRCHILD公司的FDS9945作為電平控制信號。

FDS9945內(nèi)部為N溝道MOSFET,電平控制信號連接于場效應管的柵極G(Gate),場效應管的源極S(Source)接隔離地,漏極D(Drain)的輸出可作為復位、控制信號。漏極D的輸出電平經(jīng)CPCI J5連接器外送至被控制的對象。利用MOS管的開關特性,通過改變柵極G的電平來控制場效應管源極S、漏極D的通斷,從而實現(xiàn)復位、控制等功能[4]。數(shù)字輸出電路設計如圖6所示。

o4YBAGBZRq2AeM5vAACesuyif5k348.png

3 FPGA程序設計

pIYBAGBZRsWAKqW1AACn0n75lQc966.png

本采集卡FPGA邏輯設計采用Verilog代碼[5]實現(xiàn),主要實現(xiàn)數(shù)據(jù)采集、存儲、讀寫等命令控制,其主流程圖如圖7所示。FPGA主要實現(xiàn)CPCI接口到RS232、RS422等接口轉(zhuǎn)換,以及422電平輸入輸出、數(shù)字輸出、脈沖計數(shù)等功能。PCI BAR0映射為8 KB IO空間,BAR1映射為1 MB Memory空間。PCI采用中斷復用,通過使能中斷寄存器而觸發(fā)不同協(xié)議的中斷,如RS232、RS422通信等,從而分別調(diào)用相應的中斷服務程序完成通信任務。

4 結(jié)果分析

o4YBAGBZRvKAKkJnAAQBwYdPmzA806.png

圖8為串口內(nèi)部數(shù)據(jù)收發(fā)仿真,圖9為總線上數(shù)據(jù)收發(fā)仿真,圖10為數(shù)字輸出仿真。由實驗結(jié)果可知,該I/O卡在進行數(shù)據(jù)通信時,無論是串口內(nèi)部的環(huán)回通信,還是PCI總線上的通信,讀寫信息一致,沒有產(chǎn)生通信錯誤。同時,6路數(shù)字輸出量也有由默認低電平到輸出高電平的跳變,完成了相應的數(shù)字控制功能??梢?,該I/O通信卡成功實現(xiàn)了數(shù)據(jù)的實時采集、處理、上傳等功能,目前已投入實際應用之中,具有較高的使用價值。

參考文獻

[1] PICMG. Compact PCI specification 2.0 R3.0[S]. 1999.

[2] 羅苑棠.CPLD/FPGA常用模塊與綜合系統(tǒng)設計實例精講[M].北京:電子工業(yè)出版社,2007.

[3] 李貴山,陳金鵬.PCI局部總線及其應用[M].西安:西安電子科技大學出版社,2003.

[4] 閻石.數(shù)字電子技術(shù)基礎(第四版)[M].北京:高等教育出版社,2004.

[5] 夏宇聞.Verilog數(shù)字系統(tǒng)設計教程[M].北京:北京航空航天大學出版社,2009.

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1655

    文章

    22286

    瀏覽量

    630296
  • CPCI總線
    +關注

    關注

    0

    文章

    28

    瀏覽量

    14001
  • 通信
    +關注

    關注

    18

    文章

    6316

    瀏覽量

    139567
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    3U CPCI視頻板:專業(yè)視音頻處理利器

    ? CPCI6320視頻板核心特性 總線與兼容性 3U CPCI總線結(jié)構(gòu),符合5V/3.3V CPCI規(guī)范,支持Windows即插即用(PN
    的頭像 發(fā)表于 11-10 09:59 ?286次閱讀
    3U <b class='flag-5'>CPCI</b>視頻板:專業(yè)視音頻處理利器

    fpga嵌入e203內(nèi)核搭建soc如何實現(xiàn)通信功能?

    fpga嵌入e203內(nèi)核實現(xiàn)以太網(wǎng),開發(fā)板有PHY芯片LAN8720A,怎么搭建soc,如何使用總線,實現(xiàn)通信功能
    發(fā)表于 11-10 06:54

    基于瑞芯微 RK3588 的 ARM 與 FPGA 交互通信實戰(zhàn)指南

    本文圍繞創(chuàng)龍科技研發(fā)的 TL3588-EVM 評估板,詳解瑞芯微 RK3588 與 FPGA 基于 PCIe 總線通信案例,包括 DMA 與非 DMA 兩種方式。涵蓋案例功能、測試流
    的頭像 發(fā)表于 11-04 16:09 ?263次閱讀
    基于瑞芯微 RK3588 的 ARM 與 <b class='flag-5'>FPGA</b> 交互<b class='flag-5'>通信</b>實戰(zhàn)指南

    GPS北斗雙模-CPCI授時

    gps總線
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月14日 19:08:46

    B碼-CPCI總線授時

    gps總線
    西安同步電子科技有限公司
    發(fā)布于 :2025年10月14日 19:08:21

    九航星達CPCI6310型復合視頻采集板使用手冊

    CPCI6310:3U CPCI總線,顯示分辨率720*576(PAL)/720*480(NTSC)·24位。
    發(fā)表于 08-07 17:15 ?0次下載

    北京九航星達CPCI6320型復合視頻播放板使用手冊

    CPCI6320:3U CPCI 總線,復合視頻,S端子視頻輸出,立體聲輸出,S/PDIF 數(shù)字音頻輸出。
    發(fā)表于 08-04 14:52 ?1次下載

    中科億海微SoM模組——嵌入式工業(yè)現(xiàn)場總線通信控制板

    嵌入式工業(yè)現(xiàn)場總線是一種高速、低成本的內(nèi)部總線技術(shù)。它主要用于PLCIO模塊、機器人手臂等應用場景,能夠提供高效的數(shù)據(jù)傳輸和靈活的配置選項。圖嵌入式工業(yè)現(xiàn)場總線通信控制板正面(左)、反
    的頭像 發(fā)表于 06-24 14:22 ?565次閱讀
    中科億海微SoM模組——嵌入式工業(yè)現(xiàn)場<b class='flag-5'>總線</b><b class='flag-5'>通信</b>控制板

    是否有關于如何通過 I2C 總線上的 uProcessor 或 FPGA 與芯片通信的文檔?

    上的 uProcessor 或 FPGA 與芯片通信的文檔? 3. 關于我們 CAN 使用哪種芯片/系列的任何建議? 我們所關心的只是警局的回讀。
    發(fā)表于 05-29 06:13

    CPCI 接口反射內(nèi)存介紹

    反射內(nèi)存
    的頭像 發(fā)表于 04-21 16:11 ?679次閱讀
    <b class='flag-5'>CPCI</b> 接口反射內(nèi)存<b class='flag-5'>卡</b>介紹

    完全國產(chǎn)化的多功能數(shù)據(jù)采集_PXI900C

    PXI900C 是阿爾泰科技公司自主研發(fā)的一款完全國產(chǎn)化的多功能數(shù)據(jù)采集。該板卡提供 16 路差分模擬 量輸入通道,采用 16bit 分辨率的 ADC 轉(zhuǎn)換芯片,可實現(xiàn)對 16 通道的同步轉(zhuǎn)換
    的頭像 發(fā)表于 03-10 15:34 ?899次閱讀
    完全國產(chǎn)化的<b class='flag-5'>多功能</b>數(shù)據(jù)采集<b class='flag-5'>卡</b>_PXI900C

    總線通信協(xié)議解析及應用

    在現(xiàn)代計算機系統(tǒng)中,總線通信協(xié)議扮演著至關重要的角色。它們定義了數(shù)據(jù)如何在處理器、內(nèi)存、輸入/輸出設備等組件之間傳輸。 總線通信協(xié)議的基本概念 總線
    的頭像 發(fā)表于 12-31 10:07 ?1924次閱讀

    總線通信的傳輸速度與穩(wěn)定性

    在現(xiàn)代計算機系統(tǒng)中,總線(Bus)扮演著至關重要的角色,它是連接中央處理器(CPU)、內(nèi)存、輸入/輸出設備等組件的橋梁。總線的傳輸速度和穩(wěn)定性直接影響到整個系統(tǒng)的性能和可靠性。 總線通信
    的頭像 發(fā)表于 12-31 09:45 ?1325次閱讀

    SOPC、SoC 、FPGA的異同優(yōu)缺點介紹及常見應用場景

    一、關于SoC 概念:SoC(System On Chip)為片上系統(tǒng)或系統(tǒng)級芯片,就是在單一芯片上集成很多存儲單元、功能模塊等,且都由一個中央控制單元通過總線來控制它們的工作。 優(yōu)勢:低功耗
    的頭像 發(fā)表于 12-17 11:15 ?2463次閱讀
    SOPC、SoC 、<b class='flag-5'>FPGA</b>的異同優(yōu)缺點介紹及常見應用場景