chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如果FPGA配置失敗的應對措施解析

Hx ? 來源:ZYNQ ? 作者:ZYNQ ? 2021-04-21 15:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:

都知道FPGA的啟動方式有很多種,比如JTAG、SPI,BPI,SeletMAP,Serial等等吧,又分為主從即Master和Slave(時鐘由FPGA的管腳發(fā)出,專用的CCLK信號為主,否則為從,有的配置有輔助時鐘EMCCLK,它由外部的晶振提供,從FPGA的EMCCLK輸入,經(jīng)過專用的邏輯,再從CCLK管腳輸出給想用的器件,),那么問題來了,配置失敗怎么辦呢??????????????看DONE管腳呀,你已經(jīng)失敗了 ,一般情況下DONE管腳是低電平,另尋途徑了 只有。。。。。。

只有一個辦法,廠家已經(jīng)給你想好了 看狀態(tài)寄存器(相應手冊的),它可以很快的輔助你找到配置失敗的原因,不管你是哪個系列的或者使用的是ISE也好,Vivado也罷,Xilinx FPGA的狀態(tài)字,在它的所有系列器件當中,關(guān)于狀態(tài)位的定義基本保持一直,但是也有一些細微的差別,建議看相應系列的數(shù)據(jù)手冊,比如我所要調(diào)試的時V-7,我查看Ug470

100061512-121408-2.png

100061512-121410-3.png

100061512-121411-4.png

每一位的解釋已經(jīng)很清楚了 ,那么我們怎么讀出這些狀態(tài)字呢,首先我們拿出一塊FPGA,連接好下載線和板子,板子上電,打開JTAG,Hardware Manager 窗口顯示如下:

100061512-121412-5.png

將鼠標選中1(我們的器件),擦看2處,點擊3處,查看4處,我們來展開配置狀態(tài)的寄存器,同時對照上面的對每一位的解釋大概說一下把,

100061512-121413-6.png

只有BIT02 PLL_LOCK, BIT03 DCI_MATCH, BIT11 INIT_B_INTERNAL, BIT12 INIT_B_PIN(即初始化狀態(tài)和時鐘及DCI部分)的值必須是1;

BIT08-10 MODE PINS(配置模式),BIT21 SECURITY_STATUS, BIT25-26 BUS_WIDTH,BIT28 PUDC_B根據(jù)FPGA和板子具體的設(shè)定,可以為1或者0,其他都必須是0。

這樣大概就能夠判斷你的板子的狀態(tài)了,如果出現(xiàn)其他的值,那么可以能你的配置電路出現(xiàn)了問題,還有其他的出現(xiàn)的比較典型的值,下次再給大家討論吧。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22204

    瀏覽量

    626741
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    844

    瀏覽量

    70053
  • 狀態(tài)寄存器
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    7364
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    mqtt dns解析失敗是為什么?

    解析域名的ip地址就能正常連上,而直接解析域名就不行,為什么呢
    發(fā)表于 09-16 06:38

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計原理圖時需要注意的一些事項,比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?6147次閱讀
    一文詳解xilinx 7系列<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>技巧

    如果配置位中啟用了看門狗(WDT)功能,是否會影響ISP升級過程呢?

    。 新唐 ISP 引導加載程序不包含看門狗功能。如果配置位開啟了看門狗(WDT)功能,ISP升級時間超過26.3秒,則會出現(xiàn)看門狗復位,ISP升級失敗。 因此,如果用戶在使用新唐科
    發(fā)表于 08-18 08:26

    變壓器過負荷如何處理,五個應對措施讓你輕松應對

    變壓器是電力系統(tǒng)中非常重要的設(shè)備之一,用于電壓變換,但在實際使用時,變壓器會遇到負荷的情況,若不及時處理,會導致變壓器過熱,縮短其使用壽命,甚至引起變壓器損壞,那么當變壓器過負荷時,我們應該采取哪些應對措施呢?本文將詳細介紹變壓器過負荷時應采取的各種
    的頭像 發(fā)表于 08-15 15:10 ?628次閱讀
    變壓器過負荷如何處理,五個<b class='flag-5'>應對</b><b class='flag-5'>措施</b>讓你輕松<b class='flag-5'>應對</b>

    寬溫啟動失敗?聚徽揭秘防爆顯示屏-40℃低溫啟動的加熱膜配置技術(shù)

    防爆顯示屏的低溫啟動難題,解析加熱膜配置的核心技術(shù),為工業(yè)場景提供可靠解決方案。 一、低溫啟動失敗的核心挑戰(zhàn) 1. 液晶材料性能衰減 在-40℃環(huán)境下,液晶材料粘度增加,響應時間延長,導致顯示延遲或色彩失真。例如,某防爆
    的頭像 發(fā)表于 06-18 16:17 ?440次閱讀

    【經(jīng)驗分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應流水線(pipeline)編程可能需要點時間。上篇點燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?653次閱讀
    【經(jīng)驗分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼<b class='flag-5'>解析</b>

    芯片流片失敗都有哪些原因

    最近和某行業(yè)大佬聊天的時候聊到芯片流片失敗這件事,我覺得這是一個蠻有意思的話題,遂在網(wǎng)上搜集了一些芯片流片失敗的原因,放在這里和大家一起分享。1.Design的版本拿錯,這個問題比較要命,如果ROM
    的頭像 發(fā)表于 03-28 10:03 ?1021次閱讀
    芯片流片<b class='flag-5'>失敗</b>都有哪些原因

    AFE5805的配置應該注意些什么問題呢?

    、100mV正弦信號,用同樣的FPGA程序無法正確解析LVDS輸出數(shù)據(jù),可能是什么原因呢?AFE5805的配置應該注意些什么問題呢?
    發(fā)表于 01-14 07:35

    集成電路電磁兼容性及應對措施相關(guān)分析(二)—集成電路ESD問題應對措施

    至關(guān)重要。預防措施能夠?qū)?ESD 抗擾度提高到約 15kV,這表明通過合理的設(shè)計和防護,可以有效降低 ESD 對電子模塊的影響 二、ESD問題應對措施 ESD 測試只能在成品部件上進行,這是因為只有在整個部件完成開發(fā)和生產(chǎn)后,才
    的頭像 發(fā)表于 12-18 09:44 ?782次閱讀
    集成電路電磁兼容性及<b class='flag-5'>應對</b><b class='flag-5'>措施</b>相關(guān)分析(二)—集成電路ESD問題<b class='flag-5'>應對</b><b class='flag-5'>措施</b>

    自動化創(chuàng)建UI并解析數(shù)據(jù)

    *附件:32960_auto.rar備注:Main.vi是ui自動化2.1.vi,配置文件為32960.B.ini。 目前可以實現(xiàn)根據(jù)配置文件自動化創(chuàng)建控件并布局,且可以自動解析接收到的數(shù)據(jù)內(nèi)容寫入
    發(fā)表于 12-10 08:41

    自動化創(chuàng)建UI并解析數(shù)據(jù)

    并布局,且可以自動解析接收到的數(shù)據(jù)內(nèi)容寫入到創(chuàng)建的控件。 待優(yōu)化點: 1.協(xié)議內(nèi)容較多時候配置文件編寫較為繁瑣; 2.創(chuàng)建UI時會存在失敗的情況,導致“輸入框.vi”無法關(guān)閉; 3.控件創(chuàng)建可能會漏缺
    發(fā)表于 11-29 11:26

    如果使用FPGA產(chǎn)生采樣時鐘給ADC3664的話,下圖中的原理圖需要進行怎樣的修改呢?

    你好,在ADC3664EVM中,采樣時鐘可以通過J9 balun input進行輸入,也可以通過FPGA產(chǎn)生信號時鐘,請問如果使用FPGA產(chǎn)生采樣時鐘給ADC3664的話,下圖中的原理圖需要進行
    發(fā)表于 11-20 07:29

    使用FPGA與DAC53202進行通訊,通過SPI配置DAC但是讀取失敗了,為什么?

    我使用FPGA與DAC53202進行通訊,按如下步驟通過SPI配置DAC,但是讀取失敗 (無論回讀common-config還是DAC-x-DATA,SDO始終為高電平
    發(fā)表于 11-18 08:07

    固化FPGA配置芯片的方式

    FPGA可以反復的重新配置,這就意味著設(shè)計者可以不斷的反復的下載設(shè)計的邏輯做驗證。如果出現(xiàn)錯誤或者需要升級,只需要修改設(shè)計,重新下載設(shè)計邏輯電路即可。FPGA雖然有重新
    的頭像 發(fā)表于 10-24 18:13 ?1621次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>芯片的方式

    一種簡單高效配置FPGA的方法

    本文描述了一種簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發(fā)表于 10-24 14:57 ?2041次閱讀
    一種簡單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法