chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

采用現(xiàn)場可編程門陣列實現(xiàn)多生理參數(shù)測量系統(tǒng)的設計

電子設計 ? 來源:電子技術應用 ? 作者:王麗花,唐曉英, ? 2021-04-14 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:王麗花,唐曉英,劉偉峰 來源:電子技術應用

隨著醫(yī)療儀器設備向智能化、微型化、系列化、數(shù)字化和多功能方向的發(fā)展,醫(yī)療設備中邏輯控制器件也由采用中、小規(guī)模的集成芯片發(fā)展到應用現(xiàn)場可編程門陣列FPGA(Field Programmable Gate Array)

使用FPGA器件可以大大縮短醫(yī)療設備的研制周期,減少開發(fā)成本,同時還可以很方便地對設計進行在線修改,因此FPGA在醫(yī)療設備中有很廣泛的應用。

本文主要搭建一個多生理參數(shù)測量系統(tǒng)的數(shù)據(jù)處理平臺,在FPGA中嵌入一個32位Nios II軟核處理器,用于控制數(shù)據(jù)的傳輸、存儲及顯示主要完成了此數(shù)據(jù)處理平臺硬件系統(tǒng)的定制及編寫相應程序,以控制數(shù)據(jù)的采集、存儲及顯示。

采用Nios II處理器為核心進行設計,可以將全部的接口電路集成在同一片F(xiàn)PGA上,結構簡單同時,利用Nios II軟核可在線配置的優(yōu)點,通過軟件編程改變FPGA的內(nèi)部結構即可迅速、方便地實現(xiàn)系統(tǒng)性能的擴展、升級,大大縮短了系統(tǒng)的開發(fā)周期,提高了性價比。

多生理參數(shù)測量系統(tǒng)的總體設計

一個完整的生理參數(shù)檢測系統(tǒng)結構可分為三部分:前端檢測電路、接口部分、數(shù)據(jù)處理平臺,分別完成生理信號的采集、傳輸和信號的處理功能,系統(tǒng)層次結構如圖1所示。

前端檢測電路主要完成信號的采集和量化通過連接不同的傳感器,可以對不同的生理信號進行采集,包括心電信號、脈搏信號、體溫等常見生理信號采集到的生理信號經(jīng)過一些放大、濾波、模數(shù)轉(zhuǎn)換處理后,通過串口發(fā)送至數(shù)據(jù)處理模塊進行處理,得到所需要的各種生理參數(shù),最后進行顯示或者無線傳輸本文主要完成基于FPGA技術的數(shù)據(jù)處理平臺的搭建。

基于FPGA技術的數(shù)據(jù)處理平臺的設計

本設計搭建的是一個以Nios II軟核處理器為核心的數(shù)據(jù)處理平臺,首先控制串口接收數(shù)據(jù),并存儲在相應的存儲空間,經(jīng)過相關的數(shù)據(jù)處理,通過控制顯示外設顯示相應的波形和參數(shù)NiosⅡ是基于哈佛結構的RISC通用嵌入式處理器軟核,能與用戶邏輯相結合,編程至Altera的FPGA中處理器具有32位指令集、32位數(shù)據(jù)通道和可配置的指令以及數(shù)據(jù)緩沖。

硬件平臺的構建

在本設計中,NiosⅡ軟核處理器作為控制核心,通過連接串口、存儲器件、顯示外設構成基本的數(shù)據(jù)處理平臺因此搭建了如圖2所示的硬件平臺。

硬件平臺主要在Terasic公司的Altera DE2開發(fā)板上實現(xiàn),系統(tǒng)的主要組件有NiosⅡ的內(nèi)核、片內(nèi)存儲器、定時器、VGA控制器、LCD控制器等,都集成在一塊Altera的Cyclone II FPGA芯片上,使用SoPC Builder來配置生成片上系統(tǒng)SoPC Builder自動產(chǎn)生每個模塊的HDL文件,同時自動產(chǎn)生一些必要的仲裁邏輯來協(xié)調(diào)系統(tǒng)中各部件的工作。

NiosⅡ軟核系統(tǒng)的定制

根據(jù)圖2所構建的硬件平臺,利用SoPC Builder定制32位NiosⅡ CPU以及參數(shù)化的Avalon接口總線,然后再通過適當增添平臺中所需的元件核,以適應NiosⅡ系統(tǒng)功能的需求,生成如圖3所示的基本定制。

數(shù)據(jù)顯示模塊的設計

在Nios II系統(tǒng)中,VGA是一個外設IP核設計中最重要的部分是VGA時序的產(chǎn)生,它是正常輸出顯示的關鍵,包含在VGA控制器中VGA控制器是用SoPC Builder中的interface to user logic生成的,首先用硬件描述語言定義一個時序輸出和RGB信號輸出模塊,點時鐘25.175MHz由開發(fā)板提供的時鐘經(jīng)鎖相環(huán)分頻產(chǎn)生鎖相環(huán)是通過MegWizard工具加入系統(tǒng)的該模塊實現(xiàn)了VGA輸出所需的點時鐘、復合同步控制信號、復合消隱控制信號、行同步和場同步信號;同時也完成了從寄存器內(nèi)讀取輸出顯示命令及顏色值其中點時鐘、復合同步控制信號、復合消隱控制信號和RGB數(shù)字信號輸入給ADV7123,行同步、場同步和由ADV7123轉(zhuǎn)換輸出的RGB模擬信號輸入給VGA顯示器另外,還要用硬件描述語言實現(xiàn)對寄存器的讀寫,以使VGA控制器端口符合Avalon接口規(guī)范。

用HDL語言編寫了VGA模塊的時序控制及RGB信號的輸出程序,其時序仿真結果如圖5所示。

數(shù)據(jù)存儲模塊的設計

本設計所用的開發(fā)板上提供了豐富的存儲資源,包括8MB的SDRAM、512KB的SRAM、4MB的Flash,另外還有SD卡接口,通用的GPIO接口也可以方便地連接片外擴展的存儲芯片。

本文主要設計了以Nios II軟核處理器為核心的數(shù)據(jù)處理平臺在以后的設計中,可以進一步研究數(shù)據(jù)處理的算法,包括信號的數(shù)字濾波、參數(shù)的數(shù)值計算等。

基于極其靈活的Nios II處理器的數(shù)據(jù)處理平臺可以根據(jù)不同醫(yī)院、社區(qū)和家庭的需要通過選擇不同的前端數(shù)據(jù)采集模塊和相應的數(shù)據(jù)處理算法進行快速的配置和升級同時可以通過網(wǎng)絡連接實現(xiàn)遠程醫(yī)療和信息共享在現(xiàn)代醫(yī)療儀器的設計中采用現(xiàn)場可編程門陣列實現(xiàn),將顯著縮短開發(fā)周期,減少設計風險,降低成本,提高產(chǎn)品的可靠性、靈活性,并實現(xiàn)模塊化、微型化。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    20066

    瀏覽量

    242610
  • FPGA
    +關注

    關注

    1650

    文章

    22204

    瀏覽量

    626695
  • 測量系統(tǒng)

    關注

    2

    文章

    561

    瀏覽量

    42851
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    現(xiàn)場可編程門陣列

    新人請問:FPGA即現(xiàn)場可編程門陣列,其中的“現(xiàn)場”是什么意思?指的是什么?
    發(fā)表于 03-13 09:10

    現(xiàn)場可編程門陣列有哪些應用?

    現(xiàn)場可編程門陣列(FPGA)是一種可編程邏輯器件,由成千上萬個完全相同的可編程邏輯單元組成,周圍是輸入/輸出單元構成的外設。制造完成后,F(xiàn)P
    發(fā)表于 08-06 08:27

    XC7K325T-2FFG900I現(xiàn)場可編程門陣列

    ,HPL工藝,1.0V核心電壓工藝技術和0.9V內(nèi)核電壓選項可實現(xiàn)更低的功耗。XC7K160T-2FFG676I現(xiàn)場可編程門陣列XCKU035-1FFVA1156C
    發(fā)表于 04-13 14:27

    XC6SLX16-2FTG256C現(xiàn)場可編程門陣列

    XC6SLX16-2FTG256C現(xiàn)場可編程門陣列XC6SLX16-2CPG196I現(xiàn)場可編程門陣列
    發(fā)表于 04-13 14:30

    XA6SLX25-3CSG324Q現(xiàn)場可編程門陣列

    XA6SLX25-3CSG324Q現(xiàn)場可編程門陣列XC3S400-4FG456C現(xiàn)場可編程門陣列
    發(fā)表于 04-26 15:00

    XC5VLX85-1FF676C現(xiàn)場可編程門陣列

    和FXT平臺包括高級高速串行連接和鏈接/事務層功能。XC5VLX50T-3FF665C現(xiàn)場可編程門陣列XC5VLX50T-3FFG665C現(xiàn)場可編程
    發(fā)表于 04-26 15:41

    XC6SLX75T-2CSG484I現(xiàn)場可編程門陣列

    電壓和結溫指標均代表最壞情況。參數(shù)包含在流行的設計和典型應用中。XC6SLX75T-2CSG484I現(xiàn)場可編程門陣列XC6SLX75T-2FGG484I
    發(fā)表于 04-26 15:46

    XC7A200T-2FFV1156I現(xiàn)場可編程門陣列

    FPGA。所有電源電壓和結溫規(guī)格是最壞情況的代表。參數(shù)包含在流行設計中常見且典型應用程序。XC4VSX25-10FFG668C現(xiàn)場可編程門陣列XC7A200T-2FFV1156I
    發(fā)表于 04-26 16:00

    FPGA-現(xiàn)場可編程門陣列

    1.FPGA-現(xiàn)場可編程門陣列  每一塊FPGA芯片都是由有限多個帶有可編程連接的預定義源組成來實現(xiàn)一種可重構數(shù)字電路?! D1.FPGA不
    發(fā)表于 07-30 07:23

    現(xiàn)場可編程門陣列的結構與設計

    現(xiàn)場可編程門陣列的結構與設計   摘要:現(xiàn)場可編程門陣列
    發(fā)表于 07-07 10:59 ?1768次閱讀
    <b class='flag-5'>現(xiàn)場</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的結構與設計

    現(xiàn)場可編程門陣列的供電原理及應用

    現(xiàn)場可編程門陣列的供電原理及應用 FPGA概述現(xiàn)場可編程門陣列(FPGA)是一種
    發(fā)表于 03-17 10:44 ?1762次閱讀
    <b class='flag-5'>現(xiàn)場</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的供電原理及應用

    基于現(xiàn)場可編程門陣列的圖像調(diào)焦系統(tǒng)

    基于現(xiàn)場可編程門陣列的圖像調(diào)焦系統(tǒng),感興趣的小伙伴們可以瞧一瞧。
    發(fā)表于 09-22 12:04 ?5次下載

    現(xiàn)場可編程邏輯門陣列器件 FPGA原理及應用設計

    現(xiàn)場可編程邏輯門陣列器件 FPGA原理及應用設計
    發(fā)表于 09-19 11:26 ?17次下載
    <b class='flag-5'>現(xiàn)場</b><b class='flag-5'>可編程</b>邏輯<b class='flag-5'>門陣列</b>器件 FPGA原理及應用設計

    什么是FPGA?FPGA現(xiàn)場可編程門陣列的綜合指南

    現(xiàn)場可編程門陣列 (FPGA) 是可以在制造后進行編程和重新編程實現(xiàn)數(shù)字邏輯功能的半導體器件。
    發(fā)表于 09-14 16:30 ?1845次閱讀
    什么是FPGA?FPGA<b class='flag-5'>現(xiàn)場</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的綜合指南

    FPGA現(xiàn)場可編程門陣列的綜合指南

    現(xiàn)場可編程門陣列 (FPGA) 是可以在制造后進行編程和重新編程實現(xiàn)數(shù)字邏輯功能的半導體器件。
    的頭像 發(fā)表于 12-07 17:15 ?1219次閱讀
    FPGA<b class='flag-5'>現(xiàn)場</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的綜合指南