chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于Xilinx中DDS IP的運(yùn)用與講解

Hx ? 來(lái)源:CSDN技術(shù)社區(qū) ? 作者:朽月 ? 2021-04-27 16:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

項(xiàng)目簡(jiǎn)述

本次項(xiàng)目我們主要是為了講解DDS,所以我們使用了混頻這個(gè)小項(xiàng)目來(lái)講解。DDS自己手寫是比較簡(jiǎn)單且靈活,但是Xilinx給我們提供了相應(yīng)的IP核,那么這次我們將直接講解使用IP來(lái)產(chǎn)生不同頻率的正弦波。這篇博客我們也首次引入了Xilinx中block design的設(shè)計(jì)方法,由于AXI4總線的出現(xiàn),我們使用block design的設(shè)計(jì)概念特別簡(jiǎn)單。本次的項(xiàng)目主要是:利用兩個(gè)DDS產(chǎn)生兩個(gè)不同頻率的正弦波,然后進(jìn)行***相乘***混頻,利用Modelsim進(jìn)行仿真驗(yàn)證我們實(shí)驗(yàn)的正確性。本次實(shí)驗(yàn)所用到的軟硬件環(huán)境為:

1、VIVADO 2019.1軟件環(huán)境

2、Modelsim仿真環(huán)境

DDS IP的定制及講解

100062876-125606-1.png

1、我們選擇波形與相位同時(shí)存在的情況。

2、選擇DDS IP輸入的系統(tǒng)時(shí)鐘頻率,這里我們選擇100MHz。

3、DDS通道的數(shù)目,我們這里選擇一個(gè)。

4、整個(gè)IP配置的模式,我們這里選擇標(biāo)準(zhǔn)模式即可。

5、參數(shù)選擇的模式,我們這里選擇系統(tǒng)參數(shù),這個(gè)選擇主要影響IP的定制界面所涉及到的參數(shù)。

6、頻率的動(dòng)態(tài)范圍,主要和DDS內(nèi)部RAM的數(shù)據(jù)位寬有關(guān),計(jì)算方法是20log2n,其中n為RAM的位寬。

7、選擇DDS的最小的頻率分辨率。

100062876-125607-2.png

1、相位增量我們選擇固定

2、相位偏執(zhí)我們也選擇成固定,這兩個(gè)參數(shù)可以動(dòng)態(tài)控制輸出的頻率。

3、我們這里產(chǎn)生正弦波

4、因?yàn)槲覀冎豢紤]正弦波的頻率,座椅這里不再輸出相位信息

100062876-125608-3.png

1、輸入我們需要DDS輸出的頻率,這里我們輸入5MHz。

其余選項(xiàng),我們選擇默認(rèn)即可。這樣,我們便定制了一個(gè)完整的DDS IP核,接下來(lái)的博客我們會(huì)自己手寫相應(yīng)的DDS的功能,感興趣的同學(xué)可以保持關(guān)注。

Block Design涉及

我們這邊博客首次引入了block design的設(shè)計(jì)方法,但是這個(gè)設(shè)計(jì)方法特別重要,希望同學(xué)們可以好好學(xué)習(xí)。進(jìn)行block design的連線圖如下:

100062876-125609-4.png

然后驗(yàn)證設(shè)計(jì)的有效性,產(chǎn)生輸出工程,生成相應(yīng)的top文件,供我們接下來(lái)的設(shè)計(jì)使用。

測(cè)試文件代碼

這里我們?yōu)榱蓑?yàn)證我們實(shí)驗(yàn)的正確性,給出相應(yīng)的測(cè)試模塊。

`timescale 1ns / 1ps // // Company: // Engineer: // // Create Date: 2020/04/03 22:39:17 // Design Name: // Module Name: tb // Project Name: // Target Devices: // Tool Versions: // Description: // // Dependencies: // // Revision: // Revision 0.01 - File Created // Additional Comments: // // module tb; wire [15:0] P ; reg aclk ; initial begin aclk = 1‘b0; end always #5 aclk = ~aclk; system_wrapper system_wrapper_inst( .P (P ), .aclk (aclk ) ); endmodule

仿真結(jié)果

我們進(jìn)行Modelsim仿真測(cè)試的結(jié)果如下:

100062876-125610-5.png

從上面的仿真波形可以驗(yàn)證我們實(shí)驗(yàn)的準(zhǔn)確性。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2185

    瀏覽量

    125368
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1805

    瀏覽量

    152601
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    672

    瀏覽量

    154441
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    服務(wù)與數(shù)據(jù)的雙螺旋:從SOME/IPDDS看汽車電子架構(gòu)的進(jìn)化之路

    底層通信技術(shù)的演進(jìn)始終是由應(yīng)用需求的不斷變化所驅(qū)動(dòng)的。正如“進(jìn)化論”所強(qiáng)調(diào)的,“適者生存”才是核心:并不存在放之四海而皆準(zhǔn)的“最優(yōu)”技術(shù),只有在特定場(chǎng)景下最合適的解決方案。對(duì)于SOME/IPDDS,很多人習(xí)慣于直接問“孰優(yōu)孰劣”,但如果脫離具體的應(yīng)用場(chǎng)景去討論優(yōu)劣,往往
    的頭像 發(fā)表于 05-23 10:56 ?1125次閱讀
    服務(wù)與數(shù)據(jù)的雙螺旋:從SOME/<b class='flag-5'>IP</b>到<b class='flag-5'>DDS</b>看汽車電子架構(gòu)的進(jìn)化之路

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個(gè) LogiCORE IP 核,用于在 FPGA 實(shí)現(xiàn)高效的移位
    的頭像 發(fā)表于 05-14 09:36 ?347次閱讀

    詳解Xilinx的10G PCS PMA IP

    如果要在Xilinx的FPGA上使用萬(wàn)兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實(shí)現(xiàn)構(gòu)建MAC和IP層,這種方式難度會(huì)比較大,底層需要完成PHY層的設(shè)計(jì),最終我想通過這種方式實(shí)現(xiàn)萬(wàn)兆以太網(wǎng)的搭建。
    的頭像 發(fā)表于 04-18 15:16 ?880次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA <b class='flag-5'>IP</b>

    Vivado FIR IP核實(shí)現(xiàn)

    Xilinx的FIR IP核屬于收費(fèi)IP,但是不需要像 Quartus那樣通過修改license文件來(lái)破解。如果是個(gè)人學(xué)習(xí),現(xiàn)在網(wǎng)絡(luò)上流傳的license破解文件在破解Vivado的同時(shí)也破解
    的頭像 發(fā)表于 03-01 14:44 ?1692次閱讀
    Vivado FIR <b class='flag-5'>IP</b>核實(shí)現(xiàn)

    使用DDS生成三個(gè)信號(hào)并在Vivado實(shí)現(xiàn)低通濾波器

    本文使用 DDS 生成三個(gè)信號(hào),并在 Vivado 實(shí)現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號(hào)。
    的頭像 發(fā)表于 03-01 14:31 ?1738次閱讀
    使用<b class='flag-5'>DDS</b>生成三個(gè)信號(hào)并在Vivado<b class='flag-5'>中</b>實(shí)現(xiàn)低通濾波器

    DDS傳遞簇與大型數(shù)組的教程

    數(shù)據(jù)分發(fā)服務(wù)(Data Distribution Service,DDS)源于美軍的數(shù)據(jù)鏈,作為網(wǎng)絡(luò)數(shù)據(jù)通訊的核心技術(shù),能可靠實(shí)時(shí)地交換分配群體數(shù)據(jù),其傳輸能力比通常的戰(zhàn)術(shù)數(shù)據(jù)鏈高幾個(gè)數(shù)量級(jí)。DDS必須確保在極少的時(shí)間和不限制網(wǎng)絡(luò)
    的頭像 發(fā)表于 02-28 17:40 ?536次閱讀
    <b class='flag-5'>DDS</b>傳遞簇與大型數(shù)組的教程

    如何理解芯片設(shè)計(jì)IP

    本文主要介紹如何理解芯片設(shè)計(jì)IP 在芯片設(shè)計(jì),IP(知識(shí)產(chǎn)權(quán)核心,Intellectual Property Core)是指在芯片設(shè)計(jì)
    的頭像 發(fā)表于 02-08 10:43 ?1037次閱讀

    DDS通信中間件——DCPS規(guī)范(下)

    DDS通信中間件——DCPS規(guī)范(下)本期還是DCPS規(guī)范,填上期沒有聊完的QoS的坑。本系列文章將包括以下內(nèi)容陸續(xù)更新:1.DDS規(guī)范概述2.DCPS規(guī)范解讀3.DDS-XTypes與IDL解讀
    的頭像 發(fā)表于 11-27 11:47 ?1348次閱讀
    <b class='flag-5'>DDS</b>通信中間件——DCPS規(guī)范(下)

    VivadoDDRX控制器(mig)ip核配置關(guān)于命令序號(hào)選擇和地址映射說(shuō)明

    本篇主要討論VivadoDDRX控制器(mig)ip核配置關(guān)于命令序號(hào)選擇和地址映射說(shuō)明(一) 利用Xilinx 7系列FPGA開發(fā)時(shí),
    的頭像 發(fā)表于 11-27 09:30 ?3700次閱讀
    Vivado<b class='flag-5'>中</b>DDRX控制器(mig)<b class='flag-5'>ip</b>核配置<b class='flag-5'>中</b><b class='flag-5'>關(guān)于</b>命令序號(hào)選擇和地址映射說(shuō)明

    Xilinx DDS IP核的使用和參數(shù)配置

    用RAM實(shí)現(xiàn)一個(gè)DDS,從原理上來(lái)說(shuō)很簡(jiǎn)單,在實(shí)際使用的時(shí)候,可能沒有直接使用官方提供的IP核來(lái)的方便。這個(gè)博客就記錄一下,最近使用到的這個(gè)DDS IP。
    的頭像 發(fā)表于 10-25 16:54 ?3948次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>DDS</b> <b class='flag-5'>IP</b>核的使用和參數(shù)配置

    如何申請(qǐng)xilinx IP核的license

    在使用FPGA的時(shí)候,有些IP核是需要申請(qǐng)后才能使用的,本文介紹如何申請(qǐng)xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1409次閱讀
    如何申請(qǐng)<b class='flag-5'>xilinx</b> <b class='flag-5'>IP</b>核的license

    DDS通信中間件——DCPS規(guī)范(上)

    DDS通信中間件——DCPS規(guī)范(上)本篇文章繼續(xù)和大家分享一下對(duì)DDS這套規(guī)范的理解。預(yù)期本系列文章將包括以下內(nèi)容陸續(xù)更新:1.DDS規(guī)范概述2.DCPS規(guī)范解讀3.DDS-XTyp
    的頭像 發(fā)表于 09-26 08:08 ?1648次閱讀
    <b class='flag-5'>DDS</b>通信中間件——DCPS規(guī)范(上)

    使用代理IP的過程,可以進(jìn)行以下操作

    IP
    jf_62215197
    發(fā)布于 :2024年09月12日 07:49:15

    關(guān)于IP地址的那些事兒

    網(wǎng)絡(luò)現(xiàn)如今已經(jīng)成為我們生活不可或缺的一部分。很多人就開始會(huì)開始好奇,“我的IP是什么?”“我一直使用同一個(gè)IP嗎?”“我能擁有屬于自己的IP嗎?”今天我們就來(lái)討論這些問題。 ? 我的
    的頭像 發(fā)表于 09-06 16:04 ?631次閱讀

    TCP IP協(xié)議屬性設(shè)置IP配置

    在現(xiàn)代網(wǎng)絡(luò),TCP/IP協(xié)議是基礎(chǔ)架構(gòu)的重要組成部分。掌握TCP/IP協(xié)議屬性設(shè)置IP配置對(duì)于確保網(wǎng)絡(luò)的穩(wěn)定性、性能和安全至關(guān)重要。本
    的頭像 發(fā)表于 07-23 10:10 ?1034次閱讀