chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于Xilinx中DDS IP的運用與講解

Hx ? 來源:CSDN技術(shù)社區(qū) ? 作者:朽月 ? 2021-04-27 16:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

項目簡述

本次項目我們主要是為了講解DDS,所以我們使用了混頻這個小項目來講解。DDS自己手寫是比較簡單且靈活,但是Xilinx給我們提供了相應的IP核,那么這次我們將直接講解使用IP來產(chǎn)生不同頻率的正弦波。這篇博客我們也首次引入了Xilinx中block design的設(shè)計方法,由于AXI4總線的出現(xiàn),我們使用block design的設(shè)計概念特別簡單。本次的項目主要是:利用兩個DDS產(chǎn)生兩個不同頻率的正弦波,然后進行***相乘***混頻,利用Modelsim進行仿真驗證我們實驗的正確性。本次實驗所用到的軟硬件環(huán)境為:

1、VIVADO 2019.1軟件環(huán)境

2、Modelsim仿真環(huán)境

DDS IP的定制及講解

100062876-125606-1.png

1、我們選擇波形與相位同時存在的情況。

2、選擇DDS IP輸入的系統(tǒng)時鐘頻率,這里我們選擇100MHz。

3、DDS通道的數(shù)目,我們這里選擇一個。

4、整個IP配置的模式,我們這里選擇標準模式即可。

5、參數(shù)選擇的模式,我們這里選擇系統(tǒng)參數(shù),這個選擇主要影響IP的定制界面所涉及到的參數(shù)。

6、頻率的動態(tài)范圍,主要和DDS內(nèi)部RAM的數(shù)據(jù)位寬有關(guān),計算方法是20log2n,其中n為RAM的位寬。

7、選擇DDS的最小的頻率分辨率。

100062876-125607-2.png

1、相位增量我們選擇固定

2、相位偏執(zhí)我們也選擇成固定,這兩個參數(shù)可以動態(tài)控制輸出的頻率。

3、我們這里產(chǎn)生正弦波

4、因為我們只考慮正弦波的頻率,座椅這里不再輸出相位信息

100062876-125608-3.png

1、輸入我們需要DDS輸出的頻率,這里我們輸入5MHz。

其余選項,我們選擇默認即可。這樣,我們便定制了一個完整的DDS IP核,接下來的博客我們會自己手寫相應的DDS的功能,感興趣的同學可以保持關(guān)注。

Block Design涉及

我們這邊博客首次引入了block design的設(shè)計方法,但是這個設(shè)計方法特別重要,希望同學們可以好好學習。進行block design的連線圖如下:

100062876-125609-4.png

然后驗證設(shè)計的有效性,產(chǎn)生輸出工程,生成相應的top文件,供我們接下來的設(shè)計使用。

測試文件代碼

這里我們?yōu)榱蓑炞C我們實驗的正確性,給出相應的測試模塊。

`timescale 1ns / 1ps // // Company: // Engineer: // // Create Date: 2020/04/03 22:39:17 // Design Name: // Module Name: tb // Project Name: // Target Devices: // Tool Versions: // Description: // // Dependencies: // // Revision: // Revision 0.01 - File Created // Additional Comments: // // module tb; wire [15:0] P ; reg aclk ; initial begin aclk = 1‘b0; end always #5 aclk = ~aclk; system_wrapper system_wrapper_inst( .P (P ), .aclk (aclk ) ); endmodule

仿真結(jié)果

我們進行Modelsim仿真測試的結(jié)果如下:

100062876-125610-5.png

從上面的仿真波形可以驗證我們實驗的準確性。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2190

    瀏覽量

    128784
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1837

    瀏覽量

    154319
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    679

    瀏覽量

    155640
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    STM32H743 移植 Micro-XRCE-DDS 時,在調(diào)用 gethostbyname() 時出現(xiàn)異常怎么解決?

    packagesMicro-XRCE-DDS-Client-latestsrccprofiletransportipudpudp_transport_external.c uxr_init_udp_platform() 函數(shù)調(diào)用 host = (struct hostent
    發(fā)表于 09-22 06:54

    DDS-TSN 到底是如何實現(xiàn)的?

    概述1.1TSN與DDS的獨立優(yōu)勢與局限隨著智能網(wǎng)聯(lián)汽車和車載網(wǎng)絡架構(gòu)的不斷迭代,車載網(wǎng)絡對實時性、確定性和高效數(shù)據(jù)分發(fā)的需求日益嚴苛。TSN和DDS的結(jié)合為車載以太網(wǎng)提供了確定性實時通信(TSN
    的頭像 發(fā)表于 08-13 10:07 ?5214次閱讀
    <b class='flag-5'>DDS</b>-TSN 到底是如何實現(xiàn)的?

    服務與數(shù)據(jù)的雙螺旋:從SOME/IPDDS看汽車電子架構(gòu)的進化之路

    底層通信技術(shù)的演進始終是由應用需求的不斷變化所驅(qū)動的。正如“進化論”所強調(diào)的,“適者生存”才是核心:并不存在放之四海而皆準的“最優(yōu)”技術(shù),只有在特定場景下最合適的解決方案。對于SOME/IPDDS,很多人習慣于直接問“孰優(yōu)孰劣”,但如果脫離具體的應用場景去討論優(yōu)劣,往往
    的頭像 發(fā)表于 05-23 10:56 ?1464次閱讀
    服務與數(shù)據(jù)的雙螺旋:從SOME/<b class='flag-5'>IP</b>到<b class='flag-5'>DDS</b>看汽車電子架構(gòu)的進化之路

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 實現(xiàn)高效的移位
    的頭像 發(fā)表于 05-14 09:36 ?671次閱讀

    詳解Xilinx的10G PCS PMA IP

    如果要在Xilinx的FPGA上使用萬兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實現(xiàn)構(gòu)建MAC和IP層,這種方式難度會比較大,底層需要完成PHY層的設(shè)計,最終我想通過這種方式實現(xiàn)萬兆以太網(wǎng)的搭建。
    的頭像 發(fā)表于 04-18 15:16 ?1284次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA <b class='flag-5'>IP</b>

    Vivado FIR IP核實現(xiàn)

    Xilinx的FIR IP核屬于收費IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個人學習,現(xiàn)在網(wǎng)絡上流傳的license破解文件在破解Vivado的同時也破解
    的頭像 發(fā)表于 03-01 14:44 ?2283次閱讀
    Vivado FIR <b class='flag-5'>IP</b>核實現(xiàn)

    使用DDS生成三個信號并在Vivado實現(xiàn)低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 實現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號。
    的頭像 發(fā)表于 03-01 14:31 ?2225次閱讀
    使用<b class='flag-5'>DDS</b>生成三個信號并在Vivado<b class='flag-5'>中</b>實現(xiàn)低通濾波器

    DDS傳遞簇與大型數(shù)組的教程

    數(shù)據(jù)分發(fā)服務(Data Distribution Service,DDS)源于美軍的數(shù)據(jù)鏈,作為網(wǎng)絡數(shù)據(jù)通訊的核心技術(shù),能可靠實時地交換分配群體數(shù)據(jù),其傳輸能力比通常的戰(zhàn)術(shù)數(shù)據(jù)鏈高幾個數(shù)量級。DDS必須確保在極少的時間和不限制網(wǎng)絡
    的頭像 發(fā)表于 02-28 17:40 ?807次閱讀
    <b class='flag-5'>DDS</b>傳遞簇與大型數(shù)組的教程

    如何理解芯片設(shè)計IP

    本文主要介紹如何理解芯片設(shè)計IP 在芯片設(shè)計,IP(知識產(chǎn)權(quán)核心,Intellectual Property Core)是指在芯片設(shè)計
    的頭像 發(fā)表于 02-08 10:43 ?1705次閱讀

    DDS通信中間件——DCPS規(guī)范(下)

    DDS通信中間件——DCPS規(guī)范(下)本期還是DCPS規(guī)范,填上期沒有聊完的QoS的坑。本系列文章將包括以下內(nèi)容陸續(xù)更新:1.DDS規(guī)范概述2.DCPS規(guī)范解讀3.DDS-XTypes與IDL解讀
    的頭像 發(fā)表于 11-27 11:47 ?1729次閱讀
    <b class='flag-5'>DDS</b>通信中間件——DCPS規(guī)范(下)

    VivadoDDRX控制器(mig)ip核配置關(guān)于命令序號選擇和地址映射說明

    本篇主要討論VivadoDDRX控制器(mig)ip核配置關(guān)于命令序號選擇和地址映射說明(一) 利用Xilinx 7系列FPGA開發(fā)時,
    的頭像 發(fā)表于 11-27 09:30 ?4624次閱讀
    Vivado<b class='flag-5'>中</b>DDRX控制器(mig)<b class='flag-5'>ip</b>核配置<b class='flag-5'>中</b><b class='flag-5'>關(guān)于</b>命令序號選擇和地址映射說明

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+02.PCIE接口測試(zmj)

    通信速率可高達 5G bit 帶寬。本例程通過利用 XILINX 的 XDMA IP 來實現(xiàn) PCIE 的發(fā)送和接收速度測試。 1.1參考電路 米爾-Xilinx XC7A100T
    發(fā)表于 11-12 16:05

    VivadoFFT IP核的使用教程

    本文介紹了VidadoFFT IP核的使用,具體內(nèi)容為:調(diào)用IP核>>配置界面介紹>>IP核端口介紹>>MATLAB生成測試數(shù)據(jù)>>測試verilogHDL>>TestBench仿真
    的頭像 發(fā)表于 11-06 09:51 ?4792次閱讀
    Vivado<b class='flag-5'>中</b>FFT <b class='flag-5'>IP</b>核的使用教程

    Xilinx DDS IP核的使用和參數(shù)配置

    用RAM實現(xiàn)一個DDS,從原理上來說很簡單,在實際使用的時候,可能沒有直接使用官方提供的IP核來的方便。這個博客就記錄一下,最近使用到的這個DDS IP。
    的頭像 發(fā)表于 10-25 16:54 ?5088次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>DDS</b> <b class='flag-5'>IP</b>核的使用和參數(shù)配置

    如何申請xilinx IP核的license

    在使用FPGA的時候,有些IP核是需要申請后才能使用的,本文介紹如何申請xilinx IP核的license。
    的頭像 發(fā)表于 10-25 16:48 ?1872次閱讀
    如何申請<b class='flag-5'>xilinx</b> <b class='flag-5'>IP</b>核的license