chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于Xilinx中DDS IP的運(yùn)用與講解

Hx ? 來源:CSDN技術(shù)社區(qū) ? 作者:朽月 ? 2021-04-27 16:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

項(xiàng)目簡述

本次項(xiàng)目我們主要是為了講解DDS,所以我們使用了混頻這個(gè)小項(xiàng)目來講解。DDS自己手寫是比較簡單且靈活,但是Xilinx給我們提供了相應(yīng)的IP核,那么這次我們將直接講解使用IP來產(chǎn)生不同頻率的正弦波。這篇博客我們也首次引入了Xilinx中block design的設(shè)計(jì)方法,由于AXI4總線的出現(xiàn),我們使用block design的設(shè)計(jì)概念特別簡單。本次的項(xiàng)目主要是:利用兩個(gè)DDS產(chǎn)生兩個(gè)不同頻率的正弦波,然后進(jìn)行***相乘***混頻,利用Modelsim進(jìn)行仿真驗(yàn)證我們實(shí)驗(yàn)的正確性。本次實(shí)驗(yàn)所用到的軟硬件環(huán)境為:

1、VIVADO 2019.1軟件環(huán)境

2、Modelsim仿真環(huán)境

DDS IP的定制及講解

100062876-125606-1.png

1、我們選擇波形與相位同時(shí)存在的情況。

2、選擇DDS IP輸入的系統(tǒng)時(shí)鐘頻率,這里我們選擇100MHz。

3、DDS通道的數(shù)目,我們這里選擇一個(gè)。

4、整個(gè)IP配置的模式,我們這里選擇標(biāo)準(zhǔn)模式即可。

5、參數(shù)選擇的模式,我們這里選擇系統(tǒng)參數(shù),這個(gè)選擇主要影響IP的定制界面所涉及到的參數(shù)。

6、頻率的動(dòng)態(tài)范圍,主要和DDS內(nèi)部RAM的數(shù)據(jù)位寬有關(guān),計(jì)算方法是20log2n,其中n為RAM的位寬。

7、選擇DDS的最小的頻率分辨率。

100062876-125607-2.png

1、相位增量我們選擇固定

2、相位偏執(zhí)我們也選擇成固定,這兩個(gè)參數(shù)可以動(dòng)態(tài)控制輸出的頻率。

3、我們這里產(chǎn)生正弦波

4、因?yàn)槲覀冎豢紤]正弦波的頻率,座椅這里不再輸出相位信息

100062876-125608-3.png

1、輸入我們需要DDS輸出的頻率,這里我們輸入5MHz。

其余選項(xiàng),我們選擇默認(rèn)即可。這樣,我們便定制了一個(gè)完整的DDS IP核,接下來的博客我們會(huì)自己手寫相應(yīng)的DDS的功能,感興趣的同學(xué)可以保持關(guān)注。

Block Design涉及

我們這邊博客首次引入了block design的設(shè)計(jì)方法,但是這個(gè)設(shè)計(jì)方法特別重要,希望同學(xué)們可以好好學(xué)習(xí)。進(jìn)行block design的連線圖如下:

100062876-125609-4.png

然后驗(yàn)證設(shè)計(jì)的有效性,產(chǎn)生輸出工程,生成相應(yīng)的top文件,供我們接下來的設(shè)計(jì)使用。

測(cè)試文件代碼

這里我們?yōu)榱蓑?yàn)證我們實(shí)驗(yàn)的正確性,給出相應(yīng)的測(cè)試模塊。

`timescale 1ns / 1ps // // Company: // Engineer: // // Create Date: 2020/04/03 22:39:17 // Design Name: // Module Name: tb // Project Name: // Target Devices: // Tool Versions: // Description: // // Dependencies: // // Revision: // Revision 0.01 - File Created // Additional Comments: // // module tb; wire [15:0] P ; reg aclk ; initial begin aclk = 1‘b0; end always #5 aclk = ~aclk; system_wrapper system_wrapper_inst( .P (P ), .aclk (aclk ) ); endmodule

仿真結(jié)果

我們進(jìn)行Modelsim仿真測(cè)試的結(jié)果如下:

100062876-125610-5.png

從上面的仿真波形可以驗(yàn)證我們實(shí)驗(yàn)的準(zhǔn)確性。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2192

    瀏覽量

    129826
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1849

    瀏覽量

    154859
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    682

    瀏覽量

    156054
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于E203的DMA ip的使用

    1.BD設(shè)計(jì) 2.AXI DMA寄存器 編寫SDK代碼,需要根據(jù)xilinx的官方例程和dma ip使用手冊(cè)進(jìn)行寄存器的配置。 重要寄存器: MM2S S2MM
    發(fā)表于 10-22 06:00

    STM32H743 移植 Micro-XRCE-DDS 時(shí),在調(diào)用 gethostbyname() 時(shí)出現(xiàn)異常怎么解決?

    packagesMicro-XRCE-DDS-Client-latestsrccprofiletransportipudpudp_transport_external.c uxr_init_udp_platform() 函數(shù)調(diào)用 host = (struct hostent
    發(fā)表于 09-22 06:54

    DDS-TSN 到底是如何實(shí)現(xiàn)的?

    概述1.1TSN與DDS的獨(dú)立優(yōu)勢(shì)與局限隨著智能網(wǎng)聯(lián)汽車和車載網(wǎng)絡(luò)架構(gòu)的不斷迭代,車載網(wǎng)絡(luò)對(duì)實(shí)時(shí)性、確定性和高效數(shù)據(jù)分發(fā)的需求日益嚴(yán)苛。TSN和DDS的結(jié)合為車載以太網(wǎng)提供了確定性實(shí)時(shí)通信(TSN
    的頭像 發(fā)表于 08-13 10:07 ?5425次閱讀
    <b class='flag-5'>DDS</b>-TSN 到底是如何實(shí)現(xiàn)的?

    服務(wù)與數(shù)據(jù)的雙螺旋:從SOME/IPDDS看汽車電子架構(gòu)的進(jìn)化之路

    底層通信技術(shù)的演進(jìn)始終是由應(yīng)用需求的不斷變化所驅(qū)動(dòng)的。正如“進(jìn)化論”所強(qiáng)調(diào)的,“適者生存”才是核心:并不存在放之四海而皆準(zhǔn)的“最優(yōu)”技術(shù),只有在特定場(chǎng)景下最合適的解決方案。對(duì)于SOME/IPDDS,很多人習(xí)慣于直接問“孰優(yōu)孰劣”,但如果脫離具體的應(yīng)用場(chǎng)景去討論優(yōu)劣,往往
    的頭像 發(fā)表于 05-23 10:56 ?1626次閱讀
    服務(wù)與數(shù)據(jù)的雙螺旋:從SOME/<b class='flag-5'>IP</b>到<b class='flag-5'>DDS</b>看汽車電子架構(gòu)的進(jìn)化之路

    Xilinx Shift RAM IP概述和主要功能

    Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個(gè) LogiCORE IP 核,用于在 FPGA 實(shí)現(xiàn)高效的移位
    的頭像 發(fā)表于 05-14 09:36 ?805次閱讀

    詳解Xilinx的10G PCS PMA IP

    如果要在Xilinx的FPGA上使用萬兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過HDL實(shí)現(xiàn)構(gòu)建MAC和IP層,這種方式難度會(huì)比較大,底層需要完成PHY層的設(shè)計(jì),最終我想通過這種方式實(shí)現(xiàn)萬兆以太網(wǎng)的搭建。
    的頭像 發(fā)表于 04-18 15:16 ?1564次閱讀
    詳解<b class='flag-5'>Xilinx</b>的10G PCS PMA <b class='flag-5'>IP</b>

    DAC使用DDS輸出,波形失真

    使用FPGA控制AD9142A,DAC采用DDS輸出正弦波,所有頻率,從1Hz到1MHz,都有這種現(xiàn)象,在示波器上采集有分段現(xiàn)象,每四段就有一個(gè)階躍,像臺(tái)階一樣,且總是和大體方向相反,在正弦波的值
    發(fā)表于 03-06 15:36

    Vivado FIR IP核實(shí)現(xiàn)

    Xilinx的FIR IP核屬于收費(fèi)IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個(gè)人學(xué)習(xí),現(xiàn)在網(wǎng)絡(luò)上流傳的license破解文件在破解Vivado的同時(shí)也破解
    的頭像 發(fā)表于 03-01 14:44 ?2543次閱讀
    Vivado FIR <b class='flag-5'>IP</b>核實(shí)現(xiàn)

    使用DDS生成三個(gè)信號(hào)并在Vivado實(shí)現(xiàn)低通濾波器

    本文使用 DDS 生成三個(gè)信號(hào),并在 Vivado 實(shí)現(xiàn)低通濾波器。低通濾波器將濾除相關(guān)信號(hào)。
    的頭像 發(fā)表于 03-01 14:31 ?2419次閱讀
    使用<b class='flag-5'>DDS</b>生成三個(gè)信號(hào)并在Vivado<b class='flag-5'>中</b>實(shí)現(xiàn)低通濾波器

    DDS傳遞簇與大型數(shù)組的教程

    數(shù)據(jù)分發(fā)服務(wù)(Data Distribution Service,DDS)源于美軍的數(shù)據(jù)鏈,作為網(wǎng)絡(luò)數(shù)據(jù)通訊的核心技術(shù),能可靠實(shí)時(shí)地交換分配群體數(shù)據(jù),其傳輸能力比通常的戰(zhàn)術(shù)數(shù)據(jù)鏈高幾個(gè)數(shù)量級(jí)。DDS必須確保在極少的時(shí)間和不限制網(wǎng)絡(luò)
    的頭像 發(fā)表于 02-28 17:40 ?915次閱讀
    <b class='flag-5'>DDS</b>傳遞簇與大型數(shù)組的教程

    如何理解芯片設(shè)計(jì)IP

    本文主要介紹如何理解芯片設(shè)計(jì)IP 在芯片設(shè)計(jì),IP(知識(shí)產(chǎn)權(quán)核心,Intellectual Property Core)是指在芯片設(shè)計(jì)
    的頭像 發(fā)表于 02-08 10:43 ?2038次閱讀

    解鎖4K,Xilinx MPSoC ARM + FPGA高清視頻采集與顯示方案!

    執(zhí)行信號(hào)的解串操作(串轉(zhuǎn)并),并解碼出視頻流數(shù)據(jù),隨后通過VDMA IP緩存至DDR,利用Xilinx官方的IP對(duì)視頻流數(shù)據(jù)進(jìn)行重新編碼
    的頭像 發(fā)表于 01-24 10:27 ?892次閱讀
    解鎖4K,<b class='flag-5'>Xilinx</b> MPSoC ARM + FPGA高清視頻采集與顯示方案!

    用FPGA加上DAC902做DDS時(shí)候,出現(xiàn)DAC902的時(shí)鐘串?dāng)_進(jìn)我輸出的波形的問題怎么解決?

    我用FPGA加上DAC902做DDS時(shí)候,,經(jīng)常出現(xiàn)DAC902的時(shí)鐘串?dāng)_進(jìn)我輸出的波形的問題。我DAC902的時(shí)鐘給的100M,我對(duì)DDS的輸出波形進(jìn)行FFT后,一直都可以看到100M的諧波分量,導(dǎo)致我輸出波形抖動(dòng)。。。求
    發(fā)表于 01-22 06:39

    SRIO介紹及xilinx的vivado 2017.4生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學(xué)習(xí)情況,以及一些對(duì)xilinx的vivado 2017.4生成srio例程代碼的解釋。 2. 參考文件 《pg007_srio_gen2》 3. SRIO協(xié)議
    的頭像 發(fā)表于 12-10 16:24 ?4401次閱讀
    SRIO介紹及<b class='flag-5'>xilinx</b>的vivado 2017.4<b class='flag-5'>中</b>生成srio例程代碼解釋