chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于打拍優(yōu)化時(shí)序你真的全面了解嗎?

FPGA之家 ? 來(lái)源:CSDN技術(shù)社區(qū) ? 作者:數(shù)字芯片實(shí)驗(yàn)室 ? 2021-04-27 14:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果你參加過(guò)IC校招面試,自然會(huì)被問(wèn)到“setup/hold的概念,以及setup/hold違例怎么辦?”

這時(shí)候,你肯定會(huì)立馬在腦海中從打拍或者插buffer兩個(gè)答案中選一個(gè)。但是在實(shí)際項(xiàng)目中,往往沒(méi)有這么簡(jiǎn)單。舉一個(gè)實(shí)際的場(chǎng)景:

2d1e480e-a67f-11eb-aece-12bb97331649.png

AXI master和AXI slave這一簇信號(hào)出現(xiàn)setup時(shí)序違例怎么辦?

1、從AXI master 到AXI slave 出現(xiàn)setup違例;

2、從AXI slave 到AXI master出現(xiàn)setup違例;

3、兩者都出現(xiàn)setup時(shí)序違例。

所以AXI master和AXI slave之間的打拍會(huì)存在4中模式:

Forward Registered :對(duì)valid和payload路打拍

Backward Registered :對(duì)ready路打拍

Fully Registered :同時(shí)對(duì)valid/payload路和ready路打拍

Pass Through Mode:Bypass,均不打拍

這個(gè)問(wèn)題沒(méi)那么容易或者說(shuō)不能夠直接打拍,是因?yàn)檫@一簇信號(hào)遵循valid-ready協(xié)議,需要打拍的信號(hào)間存在時(shí)序的耦合

所以問(wèn)題就簡(jiǎn)化成如何在遵循valid -ready協(xié)議的master和slave 之間完成“打拍”,或者說(shuō)在打拍的同時(shí)處理valid-ready協(xié)議。

Forward Registered

2d2f1292-a67f-11eb-aece-12bb97331649.png

always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) valid_dst 《= 1’d0; else if (valid_src == 1‘d1) valid_dst 《= #`DLY 1’d1; else if (ready_dst == 1‘d1) valid_dst 《= #`DLY 1’d0;end always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) payload_dst 《= ’d0; else if (valid_src == 1‘d1 && ready_src == 1’d1) payload_dst 《= #`DLY payload_src;end ready_src = (~valid_dst) | ready_dst

2e3ed10e-a67f-11eb-aece-12bb97331649.png

現(xiàn)在來(lái)分析下上述Forward Registered 打拍代碼的幾個(gè)輸出端口

valid_dst:在master發(fā)請(qǐng)求(拉高valid_src)時(shí)拉高valid_dst,直到當(dāng)前master沒(méi)有valid請(qǐng)求并且slave可以接收請(qǐng)求(拉高ready_dst)時(shí)拉低valid_dst,表示一次傳輸完成。

payload_dst:在master發(fā)請(qǐng)求(拉高valid_src),并且前面沒(méi)有請(qǐng)求、請(qǐng)求已經(jīng)被接收或者正在被接收時(shí)將payload_src打拍賦給payload_dst。

其實(shí)master本身也會(huì)遵循valid-ready協(xié)議,payload_src和valid_src做同樣處理就行,即也可以在(valid_src == 1‘d1 && ready_src == 1’d0)時(shí)進(jìn)行賦值,因?yàn)榇藭r(shí)payload_src輸入應(yīng)該約束保持原始數(shù)據(jù)。

ready_src:register slice或者slave可以接收數(shù)據(jù)時(shí)拉高ready_src.

Backward Registered

2e49a4b2-a67f-11eb-aece-12bb97331649.png

always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) valid_tmp0 《= 1’d0; else if (valid_src == 1‘d1 && ready_dst == 1’d0 &&valid_tmp0 == 1‘d0) valid_tmp0 《= #`DLY 1’d1; else if (ready_dst == 1‘d1) valid_tmp0 《= #`DLY 1’d0;end always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) payload_tmp0 《= ’d0; else if (valid_src == 1‘d1 && ready_dst == 1’d0 &&valid_tmp0 == 1‘d0) payload_tmp0 《= #`DLY payload_src;end assign payload_dst = (valid_tmp0 == 1’d1) ?payload_tmp0 : payload_src; always @(posedge clk or negedge rst_n)begin if (rst_n == 1‘d0) ready_src 《= 1’d0; else ready_src 《= #`DLY ready_dst;end

Backward Registered 打拍相比較Forward Registered 會(huì)復(fù)雜點(diǎn),因?yàn)榇嬖趕lave沒(méi)有ready時(shí)master發(fā)來(lái)請(qǐng)求,需要暫存payload的場(chǎng)景。

2e73e8d0-a67f-11eb-aece-12bb97331649.png

現(xiàn)在來(lái)分析下上述Backward Registered打拍代碼的幾個(gè)輸出端口:

ready_src:對(duì)ready通路直接進(jìn)行打拍。

valid_dst:當(dāng)slave沒(méi)有ready,master發(fā)來(lái)請(qǐng)求時(shí)拉高標(biāo)志位valid_tmp0,表示下一次slave準(zhǔn)備好之后應(yīng)該從register slice內(nèi)暫存的payload拿數(shù)據(jù)

payload_dst:當(dāng)slave沒(méi)有ready,master發(fā)來(lái)請(qǐng)求時(shí)暫存payload到payload_tmp。最終的payload_dst根據(jù)標(biāo)志位valid_tmp0從payload_tmp和payload_src之間選擇

Fully Registered

類似于,簡(jiǎn)單理解就是個(gè)乒乓BUFFER,使用非空信號(hào)做valid_dst;payload的非滿信號(hào)做ready_src

Pass Through Mode

直接相連

通過(guò)上述分析,可以使用register slice mode參數(shù)化的庫(kù),在后端要求AXI BUS打拍時(shí)直接調(diào)用,而無(wú)需重復(fù)造輪子。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6421

    瀏覽量

    185894
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    409

    瀏覽量

    38911
  • Setup
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    12437
  • MASTER
    +關(guān)注

    關(guān)注

    0

    文章

    111

    瀏覽量

    12216

原文標(biāo)題:打拍優(yōu)化時(shí)序不像聽(tīng)起來(lái)那么簡(jiǎn)單

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    真的了解磁致伸縮液位計(jì)嗎?

    液位計(jì)
    jzyb
    發(fā)布于 :2026年01月22日 11:49:29

    電容液位計(jì)的維護(hù)方法真的了解嗎?

    液位計(jì)
    華泰天科
    發(fā)布于 :2025年12月23日 17:15:17

    數(shù)字IC/FPGA設(shè)計(jì)中的時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過(guò)程中,對(duì)PPA的優(yōu)化是無(wú)處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作時(shí)鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3343次閱讀
    數(shù)字IC/FPGA設(shè)計(jì)中的<b class='flag-5'>時(shí)序</b><b class='flag-5'>優(yōu)化</b>方法

    SLM2004SCA-13GTR 200V高壓半橋驅(qū)動(dòng)芯片的可靠性與時(shí)序優(yōu)化設(shè)計(jì)

    移位、時(shí)序控制和保護(hù)電路高度集成。這種單芯片解決方案顯著減少了外圍元件數(shù)量,在降低BOM成本和PCB面積需求的同時(shí),大幅提升了系統(tǒng)的整體可靠性。優(yōu)化時(shí)序性能 芯片680ns/180ns的非對(duì)稱開(kāi)關(guān)
    發(fā)表于 11-27 08:23

    網(wǎng)絡(luò)接口:數(shù)字世界的“門(mén)鈴”,了解多少?

    ,還能為選擇適合的網(wǎng)絡(luò)解決方案奠定基礎(chǔ)。在萬(wàn)物互聯(lián)的時(shí)代,這些基礎(chǔ)知識(shí)顯得愈發(fā)重要。 希望這篇簡(jiǎn)單的介紹能幫助大家對(duì)網(wǎng)絡(luò)接口有基本的了解。我始終相信,了解技術(shù)細(xì)節(jié)能讓客戶做出更明智的選擇。如果有更多
    發(fā)表于 11-26 18:53

    vivado時(shí)序分析相關(guān)經(jīng)驗(yàn)

    存在不滿足時(shí)序要求的邏輯級(jí)數(shù)。邏輯級(jí)數(shù)過(guò)多一般可以通過(guò)插入寄存器打拍子,分割冗長(zhǎng)的組合邏輯。 線延時(shí)較長(zhǎng)時(shí),一般是因?yàn)樯瘸鲚^大。 ”report_high_fanout_nets
    發(fā)表于 10-30 06:58

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)22:PCIe的TLP讀優(yōu)化處理

    TLP的tag最大為3。圖1TLP讀處理優(yōu)化時(shí)序樣例圖在對(duì)應(yīng)圖1中第1、2行時(shí)序的低性能處理模式下,同一時(shí)間只能處理一個(gè)讀事務(wù),并且不帶有outstanding能力,此時(shí)從接收到讀請(qǐng)求到成功響應(yīng)所經(jīng)
    發(fā)表于 08-19 08:48

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)16:TLP優(yōu)化

    TLP的tag最大為3。圖1TLP讀處理優(yōu)化時(shí)序樣例圖 在對(duì)應(yīng)圖1中第1、2行時(shí)序的低性能處理模式下,同一時(shí)間只能處理一個(gè)讀事務(wù),并且不帶有outstanding能力,此時(shí)從接收到讀請(qǐng)求到成功響應(yīng)所經(jīng)
    發(fā)表于 08-05 18:09

    科普|關(guān)于GPS和GNSS,了解多少?

    定位(Positioning)為萬(wàn)物互聯(lián)提供了最基礎(chǔ)信息;當(dāng)今以GPS、GLONASS、Galileo和Beidou為代表的全球定位系統(tǒng)為人們帶來(lái)了極大便利;而對(duì)于它們是不是真正的了解,回答完以下
    的頭像 發(fā)表于 06-28 07:06 ?3029次閱讀
    科普|<b class='flag-5'>關(guān)于</b>GPS和GNSS,<b class='flag-5'>你</b><b class='flag-5'>了解</b>多少?

    關(guān)于SFP連接器必須了解的那些知識(shí)

    關(guān)于SFP連接器必須了解的那些知識(shí) 一、SFP光籠子的作用及材料組成 1.光籠子的概念與作用 ① 光籠子是什么? SFP Cage(Small Form-factor Pluggable Cage
    的頭像 發(fā)表于 06-17 09:42 ?1139次閱讀
    <b class='flag-5'>關(guān)于</b>SFP連接器<b class='flag-5'>你</b>必須<b class='flag-5'>了解</b>的那些知識(shí)

    鴻蒙5開(kāi)發(fā)寶藏案例分享---性能優(yōu)化案例解析

    發(fā)現(xiàn)問(wèn)題 : // 頁(yè)面初始化時(shí)同步執(zhí)行耗時(shí)操作 aboutToAppear() { initData(); // 耗時(shí)2s的同步操作 } 優(yōu)化方案 : // 拆分為異步任務(wù)
    發(fā)表于 06-12 16:36

    EMI電源濾波器:真的了解它嗎?

    在我們生活的電子化時(shí)代,各種電子設(shè)備層出不窮,從日常的手機(jī)、電腦,到工業(yè)領(lǐng)域的自動(dòng)化設(shè)備,都離不開(kāi)穩(wěn)定的電源供應(yīng)。但知道嗎,電源中隱藏著一個(gè)“隱形守護(hù)者”——EMI電源濾波器,它究竟是什么,又有
    的頭像 發(fā)表于 05-28 18:50 ?599次閱讀

    充電接口真的了解嗎?

    USB(Universal Serial Bus,通用串行總線)自1994年誕生以來(lái),已成為我們?nèi)粘I钪胁豢苫蛉钡慕涌跇?biāo)準(zhǔn)。從鍵盤(pán)、鼠標(biāo)到手機(jī)、充電寶,USB接口無(wú)處不在。但知道USB接口也有
    的頭像 發(fā)表于 05-18 17:39 ?4874次閱讀

    FPGA時(shí)序約束之設(shè)置時(shí)鐘組

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析時(shí)鐘組中時(shí)
    的頭像 發(fā)表于 04-23 09:50 ?1423次閱讀
    FPGA<b class='flag-5'>時(shí)序</b>約束之設(shè)置時(shí)鐘組

    電動(dòng)工具EMC測(cè)試整改:邁向電磁兼容性的全面優(yōu)化

    深圳南柯電子|電動(dòng)工具EMC測(cè)試整改:邁向電磁兼容性的全面優(yōu)化
    的頭像 發(fā)表于 03-24 11:17 ?1085次閱讀
    電動(dòng)工具EMC測(cè)試整改:邁向電磁兼容性的<b class='flag-5'>全面</b><b class='flag-5'>優(yōu)化</b>