chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

怎么才能寫(xiě)出高覆蓋率的Verilog代碼?

電子工程師 ? 來(lái)源:硅農(nóng) ? 作者:硅農(nóng) ? 2021-06-01 10:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片前端工程中,測(cè)試驗(yàn)證的核心理念:以提高覆蓋率為核心。設(shè)計(jì)工程師需要關(guān)心的主要有行覆蓋率(Block),條件覆蓋率(Expression),翻轉(zhuǎn)覆蓋率(Toggle),狀態(tài)機(jī)覆蓋率。本文從ASIC設(shè)計(jì)的角度上來(lái)討論,如何寫(xiě)出高覆蓋率的Verilog代碼。assign慎用按位運(yùn)算邏輯,& | ^ ^~和三目運(yùn)算符,慎用。使用這樣的描述方式本身功能并沒(méi)有什么問(wèn)題,而且寫(xiě)起來(lái)很爽,但是在很多情況下覆蓋率是真的不好收。

assign mult_a[3:0] = ({4{mult0_vld}} & mult_a0) | ({4{mult1_vld}} & mult_a1) | ({4{mult2_vld}} & mult_a2)

用或門(mén)和與門(mén)實(shí)現(xiàn)的一個(gè)選擇器的功能,前提是vld不能同時(shí)有效,相對(duì)于下面第二種寫(xiě)法可能會(huì)節(jié)省一點(diǎn)門(mén)。但是問(wèn)題我們?cè)谑占疎xpression時(shí)需要分析每一個(gè)條件是否跑到0/1,上面一共有六個(gè)信號(hào),所以0、1隨機(jī)組合的情況就有2的6次方種,mult_a0作為數(shù)據(jù)端,如果沒(méi)有出現(xiàn)過(guò)全0的情況,通過(guò)定向case可以覆蓋到,但如果是參數(shù)作為選擇器的輸入端,那么參數(shù)本身就是有永遠(yuǎn)不為0的情況,定向case也無(wú)法通過(guò)。

所以這個(gè)時(shí)候就只能把它waive(放棄)/exclude(排除)掉,并解釋原因。如果只有幾條這樣的寫(xiě)法還好,如果有成百上千條,那么就需要重復(fù)上面的操作上千次。單純的體力活,沒(méi)有任何技術(shù)含量。但是直接換一種寫(xiě)法。

always @(*)begin if(mult0_vld) mult_a[3:0] = mult_a0; else if(mult1_vld) mult_a[3:0] = mult_a1; else // if(mult2_vld) mult_a[3:0] = mult_a2;end

這樣寫(xiě)覆蓋率只會(huì)檢查行覆蓋率,基本上哪一行沒(méi)跑到一目了然,也并不需要多余的體力勞動(dòng)。代碼可讀性也很高。第二種可能會(huì)消耗更多的邏輯,但是對(duì)于整體的系統(tǒng)而言,也是不值一提的。換句話(huà)說(shuō),扣這一毛兩毛的,要抓大頭。if-else括號(hào)中的條件不要太多

always @(*)begin if(data_vld && mode_sel && enable_flag && (data_num[3:0] 》 4‘d7) && (ram_addr[4:0] 》 4’d15) && 。。。)end else 。。。

當(dāng)然最開(kāi)始的時(shí)候肯定不是這樣的設(shè)計(jì),造成如此冗長(zhǎng)的邏輯,大概率是后期調(diào)試打的補(bǔ)丁,可以把一些條件拿出來(lái)專(zhuān)門(mén)做一個(gè)信號(hào),會(huì)讓條件覆蓋率分析容易很多,不然這么長(zhǎng)的選擇,真不是給人看的。cur_state不可能同時(shí)出現(xiàn)在兩個(gè)狀態(tài)上在控制上用狀態(tài)機(jī)中,假如有這樣的邏輯。

assign enable = ((cur_state != STATE_A) && (next_state == STATE_A)) || ((cur_state != STATE_B) && (next_state == STATE_B))

這樣的寫(xiě)法目的是在狀態(tài)跳轉(zhuǎn)時(shí)產(chǎn)生一個(gè)脈沖信號(hào),不過(guò)在條件覆蓋率中會(huì)檢查這兩個(gè)選擇條件,cur_state != STATE_A為0與cur_state != STATE_B為0同時(shí)滿(mǎn)足的情況。仔細(xì)想一下,cur_state != STATE_A為0就代表cur_state現(xiàn)在就是STATE_A狀態(tài),cur_state != STATE_B為0就是代表cur_state現(xiàn)在就是STATE_B狀態(tài),那么,cur_state怎么可能同時(shí)為兩個(gè)狀態(tài)呢。這樣的情況要么就拆開(kāi)寫(xiě)要么就別寫(xiě)。case語(yǔ)句的default分支考慮周全

always @(*)begin case(in[1:0]) 2‘d0 : data[1:0] = 2’d0; 2‘d1 : data[1:0] = 2’d1; 2‘d2 : data[1:0] = 2’d2; default : data[1:0] = 2‘d3; endcase end

case語(yǔ)句不寫(xiě)default分支會(huì)產(chǎn)生鎖存器,如果case中的所有情況都達(dá)到,就可以不用寫(xiě)default分支,但在ASIC設(shè)計(jì)中可能工具會(huì)報(bào)lint,所以這樣的寫(xiě)法是最完美的。這樣的寫(xiě)法對(duì)于in這個(gè)變量如果有規(guī)定取值范圍,哪一個(gè)值沒(méi)取到也一目了然。教科書(shū)式的反面教材

always @(*)begin if(start) cnt 《= ’d0; else if(((para == 3) && (cnt != 3)) || ((para == 4) && (cnt != 7)) || ((para == 5) && (cnt != 15)) || ((para == 6) && (cnt != 31))) cnt 《= cnt + 1‘d1;。。.end

這樣的寫(xiě)法我愿稱(chēng)之為教科書(shū)式的反面教材。首先,計(jì)數(shù)器的常規(guī)套路是給一個(gè)使能進(jìn)行計(jì)數(shù),記到一個(gè)值然后給清零,上面這樣的寫(xiě)法是直接給一個(gè)使能信號(hào)清零,然后用未記到想要的最大值來(lái)做使能。第二點(diǎn)是,這樣的寫(xiě)法和上面cur_state同時(shí)出現(xiàn)在兩個(gè)狀態(tài)上,是一樣的。else if里面的條件進(jìn)行條件覆蓋率檢查,會(huì)出現(xiàn)cnt != 3 cnt != 7 cnt != 15 cnt != 31 兩兩之間或者及以上同時(shí)為0的隨機(jī)組合,那么cnt一個(gè)時(shí)刻只能是一個(gè)值,必不可能滿(mǎn)足同時(shí)等于多個(gè)值的情況。參數(shù)的取值范圍一個(gè)參數(shù)的取值范圍是0,1,2三個(gè)值,你做了一個(gè)這樣的vld

assign data_vld = (param == 0) || (param == 1) || (param == 2);

條件覆蓋率檢查會(huì)出現(xiàn),上面三個(gè)條件都為0的情況,但是這個(gè)參數(shù)配置只有這三個(gè)值,不可能去其他值,也是一個(gè)典型的情況。換一種寫(xiě)法。最后很多的代碼寫(xiě)法,工具有smart exclude也會(huì)自動(dòng)waive一些分支,不過(guò)工具也沒(méi)那么smart,還是需要自己在編碼的時(shí)候注意,盡量避免很多體力活。評(píng)論區(qū)支持互動(dòng)回復(fù)蓋樓了,關(guān)于這個(gè)問(wèn)題你還有什么想法,歡迎評(píng)論區(qū)留言交流。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53491

    瀏覽量

    458365
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1269

    瀏覽量

    124000
  • 鎖存器
    +關(guān)注

    關(guān)注

    8

    文章

    952

    瀏覽量

    43785
  • 選擇器
    +關(guān)注

    關(guān)注

    0

    文章

    110

    瀏覽量

    15049

原文標(biāo)題:如何寫(xiě)出高覆蓋率的Verilog代碼?

文章出處:【微信號(hào):HXSLH1010101010,微信公眾號(hào):FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【產(chǎn)品介紹】Questa One Sim軟件

    優(yōu)勢(shì)與平臺(tái)支持優(yōu)勢(shì)行業(yè)領(lǐng)先的高性能多語(yǔ)言仿真器用于可測(cè)性設(shè)計(jì)(DFT)向量驗(yàn)證的最快仿真器高性能、高容量的集成調(diào)試環(huán)境覆蓋率加速功能,助力更快實(shí)現(xiàn)覆蓋率收斂智能編譯(SmartCompile)和多核
    的頭像 發(fā)表于 11-17 10:39 ?158次閱讀
    【產(chǎn)品介紹】Questa One Sim軟件

    光譜成像用于草地可燃物含水估測(cè)的研究進(jìn)展

    、空間覆蓋有限等問(wèn)題。光譜成像技術(shù)(Hyperspectral Imaging, HSI)通過(guò)捕捉地物在可見(jiàn)光至短波紅外波段(400–1700 nm)的連續(xù)光譜信息,結(jié)合光譜特征與含水的物理關(guān)聯(lián),為草地可燃物含水
    的頭像 發(fā)表于 10-20 11:44 ?109次閱讀

    AI賦能標(biāo)準(zhǔn)化流程:智能汽車(chē)軟件CI/CT最佳實(shí)踐新范式

    環(huán)節(jié)依然嚴(yán)重依賴(lài)人工用例,導(dǎo)致效率與覆蓋率難以滿(mǎn)足高頻迭代的需求。人工智能(AI)的引入,為這一困境提供了全新的最佳實(shí)踐范式:AI能夠基于需求自動(dòng)生成覆蓋率的測(cè)
    的頭像 發(fā)表于 10-15 10:01 ?691次閱讀
    AI賦能標(biāo)準(zhǔn)化流程:智能汽車(chē)軟件CI/CT最佳實(shí)踐新范式

    嵌入式軟件測(cè)試與專(zhuān)業(yè)測(cè)試工具的必要性深度解析

    系統(tǒng)化解決方案,其必要性體現(xiàn)在多個(gè)維度:滿(mǎn)足行業(yè)合規(guī)要求汽車(chē)電子ISO 26262、航空DO-178C等標(biāo)準(zhǔn)強(qiáng)制要求代碼覆蓋率指標(biāo)達(dá)到C1(分支覆蓋)≥100%、MC/DC(修正條件判定覆蓋
    發(fā)表于 09-28 17:42

    HarmonyOSAI編程單元測(cè)試用例

    根據(jù)選中的ArkTS方法名稱(chēng),CodeGenie支持自動(dòng)生成對(duì)應(yīng)單元測(cè)試用例,提升測(cè)試覆蓋率。 在ArkTS文檔中,光標(biāo)放置于方法名稱(chēng)上或框選完整的待測(cè)試方法代碼塊,右鍵選擇CodeGenie
    發(fā)表于 08-27 14:33

    AI的未來(lái),屬于那些既能寫(xiě)代碼,又能焊電路的“雙棲人才”

    AI的未來(lái),屬于那些既能寫(xiě)代碼,又能焊電路的“雙棲人才”——來(lái)自WAIC 2025的一線(xiàn)觀察2025年7月,上海世博中心,**第七屆世界人工智能大會(huì)(WAIC 2025)**上,我們看到一個(gè)格外清晰
    發(fā)表于 07-30 16:15

    太陽(yáng)光模擬器關(guān)鍵參數(shù) | 光譜匹配度、光譜覆蓋率及光譜偏離

    太陽(yáng)光模擬器作為模擬太陽(yáng)輻射環(huán)境的核心設(shè)備,其性能直接關(guān)系到諸多領(lǐng)域?qū)嶒?yàn)數(shù)據(jù)的可靠性。光譜匹配度(SMD)、光譜覆蓋率(SPC)和光譜偏離(SPD)作為評(píng)估其性能的關(guān)鍵指標(biāo),從不同維度決定了模擬
    的頭像 發(fā)表于 07-24 11:26 ?810次閱讀
    太陽(yáng)光模擬器關(guān)鍵參數(shù) | 光譜匹配度、光譜<b class='flag-5'>覆蓋率</b>及光譜偏離<b class='flag-5'>率</b>

    太陽(yáng)光模擬器性能的影響參數(shù):光譜匹配度、光譜覆蓋率及光譜偏離

    (SPC)用于評(píng)估太陽(yáng)光模擬器對(duì) AM1.5G 標(biāo)準(zhǔn)光譜的覆蓋程度,重點(diǎn)關(guān)注模擬器是否能完整復(fù)現(xiàn)標(biāo)準(zhǔn)光譜的各個(gè)波段,不同材料對(duì)光譜覆蓋的需求存在顯著差異。 光譜覆蓋率對(duì)太陽(yáng)光模擬器性能的影響
    發(fā)表于 07-21 15:35

    HarmonyOS AI輔助編程工具(CodeGenie)代碼測(cè)試

    本功能從DevEco Studio 5.1.0 Release版本開(kāi)始支持。 根據(jù)選中的ArkTS方法名稱(chēng),CodeGenie支持自動(dòng)生成對(duì)應(yīng)單元測(cè)試用例,提升測(cè)試覆蓋率。 在ArkTS文檔中,光標(biāo)
    發(fā)表于 07-14 17:33

    智行者蝸小白SC80地庫(kù)版開(kāi)啟地下空間清潔新紀(jì)元

    在流動(dòng)的車(chē)位與交錯(cuò)的車(chē)道間,傳統(tǒng)清潔總在追逐"覆蓋率"與"安全性"的平衡。如今,智行者用算法給出了新答案。
    的頭像 發(fā)表于 04-09 15:47 ?743次閱讀

    STM32CubeMX生成代碼就會(huì)覆蓋CMakeLists.txt文件,怎么解決?

    請(qǐng)教一下用STM32CubeMX生成代碼后,我自己加了一個(gè)頭文件和源文件,這些自己加的文件不是要配置到CMakeLists.txt編譯么,但下載在用STM32CubeMX生成成代碼,就會(huì)覆蓋CMakeLists.txt文件,這種
    發(fā)表于 03-12 08:03

    ADS1298采用怎樣的平均方法才能夠?qū)?b class='flag-5'>高采樣的數(shù)據(jù)平均成低采樣后,相應(yīng)的把噪聲降下來(lái)?

    是非常小的。這也符合datasheet上8.1 Noise Measurements的描述; 我們現(xiàn)在的問(wèn)題是:采用怎樣的平均方法才能夠?qū)?b class='flag-5'>高采樣的數(shù)據(jù)平均成低采樣后,相應(yīng)的把噪聲降
    發(fā)表于 01-07 06:53

    Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計(jì)的關(guān)系 Verilog作為一種硬件描述語(yǔ)言(HDL),在ASIC設(shè)計(jì)中扮演著至關(guān)重要的角色。ASIC(Application Specific Integrated
    的頭像 發(fā)表于 12-17 09:52 ?1423次閱讀

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開(kāi)發(fā)指南

    Verilog設(shè)計(jì)的仿真需求。 編寫(xiě)測(cè)試文件 : 編寫(xiě)Verilog測(cè)試文件,對(duì)設(shè)計(jì)的各個(gè)模塊進(jìn)行測(cè)試。測(cè)試文件應(yīng)覆蓋各種情況,包括正
    的頭像 發(fā)表于 12-17 09:50 ?1547次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語(yǔ)法和風(fēng)格 VerilogVerilog 的語(yǔ)法更接近于 C 語(yǔ)言,對(duì)于有 C 語(yǔ)言背景的工程師來(lái)說(shuō),學(xué)習(xí)曲線(xiàn)較平緩。它支持結(jié)構(gòu)化編程,代碼
    的頭像 發(fā)表于 12-17 09:44 ?2664次閱讀