chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文讀懂時序分析與約束

電子工程師 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2021-06-15 11:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.時序分析與約束

1.1 約束是FPGA設(shè)計不可或缺的,約束文件分為:

用戶設(shè)計文件(.UCF),由用戶輸入

網(wǎng)表約束文件(.NCF),綜合生成

物理約束文件(.PCF),實(shí)現(xiàn)生成

約束類型分為:

周期約束、偏移約束、靜態(tài)路徑約束;

1.2 高的工作頻率意味著更加強(qiáng)大的處理能力,但帶來了:時序沖突的概率變大以及電路的穩(wěn)定性降低,為此必須進(jìn)行時序、面積和負(fù)載等多方面的約束。

對于一般的低速設(shè)計(處理時鐘不超過50MHz),基本上不需時序方面的處理。

1.3 時序分析貫穿整個FPGA設(shè)計,任何階段時序分析不滿足,都需重新修改代碼或者調(diào)整時序約束。

2. 動態(tài)時序分析與靜態(tài)時序分析

動態(tài)時序分析需要仿真條件, 需要輸入向量,著重于邏輯功能;

靜態(tài)時序分析不需要外部激勵,著重于時序性能分析;

靜態(tài)時序分析在分析過程中計算時序路徑上數(shù)據(jù)信號的到達(dá)時間和要求時間的差值,以

判斷是否違反設(shè)計規(guī)則的錯誤,即Slack (時裕量)= T_required_time(約束時長) – T_arrival_time (實(shí)際時延),Slack為正則滿足時序。

3.時鐘的時序特性:偏移(skew)、抖動(jitter)、占空比失真(duty cycle distortion)

時鐘偏移:指同一信號到達(dá)兩個不同寄存器之間的時間差值(原因:兩條時鐘路徑長度不同) ,在設(shè)計中主要時鐘應(yīng)走全局時鐘網(wǎng)絡(luò);

37a2058c-ccee-11eb-9e57-12bb97331649.png

時鐘抖動、占空比失真

4.時序裕量

約束文件要求的時鐘周期與實(shí)際布局布線后時鐘周期的差值

5.添加約束原則

先附加全局約束,再補(bǔ)充局部約束。目的是在可能的地方盡量放松約束,提高布線成功概率,減少布局布線時間。典型的全局約束包括周期約束和偏移約束。

在添加全局時序約束時,先根據(jù)時鐘頻率不同劃分不同的時鐘域,添加各自的周期約束;然后對輸入輸出信號添加偏移約束,對片內(nèi)邏輯添加附加約束

6.硬件設(shè)計電路的最高工作頻率

取決于芯片內(nèi)部元件固有的建立時間和保持時間,以及同步元件之間的邏輯和布線延遲。即由芯片和代碼共同決定。

7.周期約束

常用的策略是:附加的時鐘周期約束的時長為期望值90%.

語法一:Net “信號名” period = 周期長度 high/low 脈沖持續(xù)時間

其中high/low指周期內(nèi)第一個脈沖是高電平還是低電平,脈沖持續(xù)時間即該 脈沖的持續(xù)時間。

舉例 Net “clk_100MHz” period = 10 ns High 5ns

指定了信號clk_100MHz的周期為10ns,搞電平持續(xù)為5ns,該約束將被添加到clk_100MHz所驅(qū)動的元件上。

8.偏移約束

規(guī)定了外部時鐘和數(shù)據(jù)輸入輸出管腳之間的相對時序關(guān)系,只能用于端口信號,不能用于內(nèi)部信號,語法結(jié)構(gòu):

OFFSET = [IN|OUT] “offset_time” [units] {BEFORE|AFTER} “clk_name” [TIMEGRP “group_name”]

[IN|OUT]:說明約束的是輸入還是輸出

offset_time:數(shù)據(jù)與有效時鐘沿之間的時間差

[units]:時間差單位,缺省為ns

{BEFORE|AFTER}:表明該時間差實(shí)在時鐘沿之前還是之后

“clk_name”:有效時鐘名字

[TIMEGRP “group_name”]:用戶添加的分組信號,缺省時為時鐘“clk_name”所能驅(qū)動的所有觸發(fā)器

偏移約束通知布局布線器輸入數(shù)據(jù)的到達(dá)時刻,從而可準(zhǔn)確調(diào)整布局布線的過程,使約束信號建立時間滿足要求

舉例:NET “DATA_IN” OFFSET = IN 10 BEFORE “CLK_50MHz”。

責(zé)任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    401

    瀏覽量

    38498

原文標(biāo)題:FPGA學(xué)習(xí)筆記-時序分析與約束

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    讀懂:CWDM和DWDM的核心差異

    光纖通信里的“兩兄弟”CWDM和DWDM,名字只差個字母,差別可大了去!今天講透核心差異,小易幫你快速分清~
    的頭像 發(fā)表于 09-17 18:19 ?591次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>:CWDM和DWDM的核心差異

    技術(shù)資訊 I Allegro 設(shè)計中的走線約束設(shè)計

    本文要點(diǎn)在進(jìn)行時序等長布線操作的時候,在布線操作的時候不管你是走蛇形線還是走折線,約束管理器會自動幫你計算長度、標(biāo)偏差,通過精確控制走線長度,來實(shí)現(xiàn)信號的時序匹配。約束設(shè)計就是
    的頭像 發(fā)表于 09-05 15:19 ?522次閱讀
    技術(shù)資訊 I Allegro 設(shè)計中的走線<b class='flag-5'>約束</b>設(shè)計

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發(fā)商

    精彩看點(diǎn) 此次收購將幫助系統(tǒng)級芯片 (SoC) 設(shè)計人員通過經(jīng)市場檢驗(yàn)的時序約束管理能力來加速設(shè)計,并提高功能約束和結(jié)構(gòu)約束的正確性 ? 西門子宣布 收購 Excellicon 公司
    的頭像 發(fā)表于 05-20 19:04 ?1076次閱讀
    西門子再收購EDA公司  西門子宣布收購Excellicon公司  <b class='flag-5'>時序</b><b class='flag-5'>約束</b>工具開發(fā)商

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認(rèn)會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或f
    的頭像 發(fā)表于 04-23 09:50 ?816次閱讀
    FPGA<b class='flag-5'>時序</b><b class='flag-5'>約束</b>之設(shè)置時鐘組

    詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時序約束。時序
    的頭像 發(fā)表于 03-24 09:44 ?4118次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>詳解Vivado<b class='flag-5'>時序</b><b class='flag-5'>約束</b>

    集成電路設(shè)計中靜態(tài)時序分析介紹

    Analysis,STA)是集成電路設(shè)計中的項關(guān)鍵技術(shù),它通過分析電路中的時序關(guān)系來驗(yàn)證電路是否滿足設(shè)計的時序要求。與動態(tài)仿真不同,STA不需要模擬電路的實(shí)際運(yùn)行過程,而是通過
    的頭像 發(fā)表于 02-19 09:46 ?1024次閱讀

    讀懂:LED 驅(qū)動電路二極管挑選要點(diǎn)

    讀懂:LED 驅(qū)動電路二極管挑選要點(diǎn)
    的頭像 發(fā)表于 02-06 14:47 ?887次閱讀

    讀懂什么是「雷電4」

    Thunderbolt讀懂什么是「雷電4」目前大部分PC接口配備了USB接口、音頻接口、HDMI接口等,這些接口的功能基本覆蓋了用戶的日常使用需求。為了提供更高速、更便捷的數(shù)據(jù)傳輸和設(shè)備連接體
    的頭像 發(fā)表于 02-05 17:52 ?4968次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>什么是「雷電4」

    帶你讀懂EBSD

    電子背散射衍射(ElectronBackscatterDiffraction,簡稱EBSD)技術(shù)是種基于掃描電子顯微鏡(SEM)的顯微分析技術(shù),它能夠提供材料微觀結(jié)構(gòu)的詳細(xì)信息,包括晶體取向
    的頭像 發(fā)表于 01-14 12:00 ?2472次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b>帶你<b class='flag-5'>讀懂</b>EBSD

    時序約束主時鐘與生成時鐘

    、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發(fā)器GT的輸出引腳進(jìn)入FPGA內(nèi)部。對于賽靈思7系列的器件,主時鐘必須手動定義到GT
    的頭像 發(fā)表于 11-29 11:03 ?1977次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>約束</b><b class='flag-5'>一</b>主時鐘與生成時鐘

    讀懂單燈控制器工作原理

    讀懂單燈控制器工作原理
    的頭像 發(fā)表于 11-11 13:13 ?1757次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>單燈控制器工作原理

    讀懂MSA(測量系統(tǒng)分析)

    讀懂MSA(測量系統(tǒng)分析)
    的頭像 發(fā)表于 11-01 11:08 ?1891次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>讀懂</b>MSA(測量系統(tǒng)<b class='flag-5'>分析</b>)

    常用時序約束使用說明-v1

    Console菜單項是灰色的。第步要先加載見表數(shù)據(jù)。Floorplan-->View Floorplan。這時再次打開Tools--> Show/Hide Tcl Command
    的頭像 發(fā)表于 11-01 11:06 ?787次閱讀

    TPS65950實(shí)時時鐘時序補(bǔ)償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實(shí)時時鐘時序補(bǔ)償分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實(shí)時時鐘<b class='flag-5'>時序</b>補(bǔ)償<b class='flag-5'>分析</b>

    使用IBIS模型進(jìn)行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進(jìn)行時序分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:00 ?1次下載
    使用IBIS模型進(jìn)行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>