chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高端FPGA新標桿顯著提升開發(fā)效率

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2021-06-16 11:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

近年來,伴隨國內(nèi)芯片市場迅猛發(fā)展,芯片的驗證、仿真、測試需求也隨之增大,且復(fù)雜度大大提升。在此情況下,國內(nèi)市場大規(guī)模芯片驗證平臺短缺以及性能不足的問題日漸凸顯。 2019年8月,賽靈思推出最大容量 FPGA —— Virtex UltraScale+ VU19P。其擁有 350 億個晶體管,具備有史以來單顆芯片最高邏輯密度和最大I/O 數(shù)量,可以支持未來最先進 ASIC 和 SoC 技術(shù)的仿真與原型設(shè)計。與此同時,還廣泛支持測試測量、計算以及網(wǎng)絡(luò)等相關(guān)應(yīng)用。

高端 FPGA 新標桿顯著提升開發(fā)效率

作為全球第一代使用 FPGA 芯片的企業(yè)之一,新致華桑電子始終致力于將最先進的 FPGA 技術(shù)應(yīng)用于其 PHINEDesign FPGA 原型開發(fā)平臺。該平臺的前三代均基于賽靈思 FPGA 平臺而開發(fā)。

在賽靈思 VU19P 推出之初,新致華桑便加入產(chǎn)品早期試用計劃,并將其應(yīng)用到第四代原型驗證平臺的研發(fā)設(shè)計中。2020年底,新致華?;谫愳`思 VU19P 的第四代 PHINEDesign 平臺——NE-VU19P-LSI應(yīng)運而生。

新致華桑 NE-VU19P-LSI 將一些 ASIC 原型或大規(guī)模 SoC 開發(fā)的驗證效率提升高達了 30%。對于需要大規(guī)模驗證的客戶,新平臺可以節(jié)省近50%的資源分區(qū)工作量,從而大大縮短驗證周期,加快客戶的產(chǎn)品上市時間。

新一代 NE-VU19P-LSI 平臺具備諸多領(lǐng)先特性

?總計超1800個 I/O,通過 FMC 標準連接器接出,可兼容賽靈思等各大廠商標準子卡,為用戶提供了豐富擴展接口選擇;同時新致華桑也為客戶配備了適用于原型驗證的各種FMC子卡。?48路高速 GTY 收發(fā)器,最高可達25Gbps??赏ㄟ^ FMC 或者 SLIMSAS 擴展。保證了高速 SERDES 的性能,同時接口形態(tài)更便于多系統(tǒng)的級聯(lián)擴展,而不會造成管腳的冗余。?電壓可調(diào)的 FMC I/O,可適配多種外部接口調(diào)試。?可擴展多路 DDR4/DDR3 等存儲卡,速率可達 FPGA 標稱2400Mbps。?豐富的全局時鐘與復(fù)位資源,可支撐各種頻率的應(yīng)用場景。能夠滿足多時鐘域的驗證需求,又能夠滿足多顆互聯(lián)時的時鐘同源要求。?靈活的上位機管理軟件,提供界面化直觀便捷操作。?同時提供命令行執(zhí)行方式。

自2014年以來,賽靈思便與新致華桑展開緊密合作,以全球最頂尖的 FPGA 持續(xù)助力新致華桑為國內(nèi)用戶帶來最先進的 FPGA 驗證平臺。在未來,雙方將繼續(xù)協(xié)作,為當今爆發(fā)式增長的 5G、醫(yī)療、消費電子等領(lǐng)域的相關(guān) IC 設(shè)計提供強大支持。

原文標題:保障高效 IC 設(shè)計的秘訣

文章出處:【微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22503

    瀏覽量

    639266
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54429

    瀏覽量

    469360
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6477

    瀏覽量

    186365

原文標題:保障高效 IC 設(shè)計的秘訣

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    迅為電子RK3568+RK3588開發(fā)板資料煥新升級!多維度優(yōu)化助力開發(fā)效率提升

    迅為電子RK3568+RK3588開發(fā)板資料煥新升級!多維度優(yōu)化助力開發(fā)效率提升
    的頭像 發(fā)表于 03-26 15:06 ?484次閱讀
    迅為電子RK3568+RK3588<b class='flag-5'>開發(fā)</b>板資料煥新升級!多維度優(yōu)化助力<b class='flag-5'>開發(fā)</b>者<b class='flag-5'>效率</b><b class='flag-5'>提升</b>

    高端變頻器的節(jié)能原理有哪些

    變頻器作為現(xiàn)代工業(yè)自動化領(lǐng)域的核心設(shè)備,其節(jié)能原理一直是技術(shù)創(chuàng)新的焦點。高端變頻器通過先進的電力電子技術(shù)和智能控制算法,實現(xiàn)了顯著的能源效率提升,成為工業(yè)節(jié)能降耗的關(guān)鍵工具。本文將深入
    的頭像 發(fā)表于 03-12 16:54 ?374次閱讀
    <b class='flag-5'>高端</b>變頻器的節(jié)能原理有哪些

    通過vivado HLS設(shè)計一個FIR低通濾波器

    Vivado HLS是一款強大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語言(HDL),顯著提升FPGA開發(fā)效率。
    的頭像 發(fā)表于 01-20 16:19 ?537次閱讀
    通過vivado HLS設(shè)計一個FIR低通濾波器

    信維低損耗MLCC電容,提升電路效率優(yōu)選

    信維低損耗MLCC電容在提升電路效率方面表現(xiàn)優(yōu)異,其核心優(yōu)勢體現(xiàn)在 低損耗特性、高頻響應(yīng)能力、小型化設(shè)計、高可靠性 以及 廣泛的應(yīng)用適配性 ,具體分析如下: 一、低損耗特性直接提升電路效率
    的頭像 發(fā)表于 11-24 16:30 ?1042次閱讀

    AGV立庫——重塑物流效率標桿

    在當今物流行業(yè)快速發(fā)展的背景下,AGV(自動導(dǎo)引車)立庫作為智能倉儲系統(tǒng)的核心組件,正以其高效、精準、靈活的特性,成為企業(yè)提升物流效率、降低成本的關(guān)鍵利器。
    的頭像 發(fā)表于 11-20 17:07 ?678次閱讀
    AGV立庫——重塑物流<b class='flag-5'>效率</b>新<b class='flag-5'>標桿</b>

    函數(shù)發(fā)生器和直流電源結(jié)合如何顯著提升測試效率

    函數(shù)發(fā)生器和直流電源是電子測試領(lǐng)域中不可或缺的兩大工具。但您是否曾想過,將這兩者結(jié)合使用能帶來怎樣的出色效果?今天,我們將深入探討這一強大組合如何顯著提升測試效率,并為工程師帶來前所未有的測試體驗。
    的頭像 發(fā)表于 11-13 09:30 ?3376次閱讀
    函數(shù)發(fā)生器和直流電源結(jié)合如何<b class='flag-5'>顯著</b><b class='flag-5'>提升</b>測試<b class='flag-5'>效率</b>

    Altera發(fā)布 Quartus? Prime 專業(yè)版和 FPGA AI 套件 25.3 版:編譯更快,智能更強

    和 更快速的編譯 。 相較于 25.1 版,25.3 版可進一步提供 行業(yè)領(lǐng)先的編譯時間 、 顯著提升的設(shè)計效率 和 更少的時序收斂迭代 ,并 加速產(chǎn)品上市 。 編譯速度提升多達 6
    的頭像 發(fā)表于 11-13 09:24 ?7.6w次閱讀
    Altera發(fā)布 Quartus? Prime 專業(yè)版和 <b class='flag-5'>FPGA</b> AI 套件 25.3 版:編譯更快,智能更強

    斑馬技術(shù)助力PouchNATION提升大型活動管理效率

    斑馬技術(shù)公司宣布 PouchNATION 通過采用斑馬技術(shù)的高性能掃描解決方案,顯著提升其大型活動的管理效率。
    的頭像 發(fā)表于 11-04 16:15 ?906次閱讀

    合粵車規(guī)鋁電解電容使車載照明系統(tǒng)效率提升至92%

    照明系統(tǒng)效率提升至92%,為行業(yè)樹立了新的技術(shù)標桿。 ? 這一突破性技術(shù)的核心在于合粵車規(guī)級MLCC(多層陶瓷電容器)。傳統(tǒng)車載照明系統(tǒng)中,由于電容器的等效串聯(lián)電阻(ESR)較高,能量損耗較大,系統(tǒng)
    的頭像 發(fā)表于 10-31 16:44 ?953次閱讀
    合粵車規(guī)鋁電解電容使車載照明系統(tǒng)<b class='flag-5'>效率</b><b class='flag-5'>提升</b>至92%

    FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等。
    的頭像 發(fā)表于 10-15 10:39 ?4531次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM架構(gòu)<b class='flag-5'>開發(fā)</b>與應(yīng)用

    使用Altera SoC FPGA提升AI信道估計效率

    在現(xiàn)代 5G 網(wǎng)絡(luò)中,快速且準確的信道狀態(tài)信息 (CSI)?更新是保障連接質(zhì)量、優(yōu)化 MIMO 配置并提供一致用戶體驗的核心基礎(chǔ)。然而,隨著網(wǎng)絡(luò)密度的持續(xù)提升和流量規(guī)模的迅速激增,這些更新帶來的信令
    的頭像 發(fā)表于 08-26 16:27 ?3777次閱讀

    漢諾XYZ+θ直線電機:高端檢測領(lǐng)域的精密運動標桿

    ? ? ? ?漢諾XYZ+θ直線電機:高端檢測領(lǐng)域的精密運動標桿 在晶圓半導(dǎo)體、液晶面板等高端檢測領(lǐng)域,微米級甚至納米級的運動控制精度直接決定設(shè)備性能。漢諾精密憑借 25 年技術(shù)積淀研發(fā)的 XYZ+
    的頭像 發(fā)表于 08-04 17:16 ?1061次閱讀
    漢諾XYZ+θ直線電機:<b class='flag-5'>高端</b>檢測領(lǐng)域的精密運動<b class='flag-5'>標桿</b>

    同步整流MOSFET的設(shè)計要點與效率提升技巧

    在現(xiàn)代高效率電源系統(tǒng)中,同步整流技術(shù)已成為主流選擇,尤其是在DC-DC變換器、USB快充適配器、服務(wù)器電源和車載電源等場景中。同步整流相比傳統(tǒng)的肖特基二極管整流,能夠顯著降低導(dǎo)通損耗,提高轉(zhuǎn)換效率
    的頭像 發(fā)表于 07-03 09:42 ?1292次閱讀
    同步整流MOSFET的設(shè)計要點與<b class='flag-5'>效率</b><b class='flag-5'>提升</b>技巧

    中微愛芯觸摸芯片EMI提升指南

    為助力客戶提升對觸摸相關(guān)方案的開發(fā)效率,優(yōu)化用戶的體驗感。中微愛芯基于豐富的項目經(jīng)驗,針對觸摸芯片EMI無法通過的情況提供了幾種常用的解決方法,顯著
    的頭像 發(fā)表于 06-24 10:38 ?6860次閱讀
    中微愛芯觸摸芯片EMI<b class='flag-5'>提升</b>指南

    高性能緊湊型 RFSoC FPGA 開發(fā)平臺 AXW22,重塑射頻開發(fā)體驗

    UltraScale+ RFSoC?Gen3 系列 ZU47DR 芯片 ,將射頻直采轉(zhuǎn)換器、高性能 FPGA 邏輯與多核 ARM 處理器融合,簡化了系統(tǒng)架構(gòu)、降低了功耗和延遲,減少了設(shè)計和調(diào)試的工作量,顯著提升
    的頭像 發(fā)表于 06-24 10:24 ?1145次閱讀
    高性能緊湊型 RFSoC <b class='flag-5'>FPGA</b> <b class='flag-5'>開發(fā)</b>平臺 AXW22,重塑射頻<b class='flag-5'>開發(fā)</b>體驗