chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于Virtex-2p FPGA實現(xiàn)無線信道模擬器的應用方案

電子設計 ? 來源:現(xiàn)代電子技術 ? 作者:胡圣領 ? 2021-06-26 16:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

隨著人們對無線通信需求和質量的要求越來越高,無線通信設備的研發(fā)也變得越來越復雜,系統(tǒng)測試在整個設備研發(fā)過程中所占的比重也越來越大。為了更加方便地對所設計的系統(tǒng)進行調試和測試,無線信道模擬器是進行無線通信系統(tǒng)硬件測試不可或缺的儀器之一。目前,關于無線信道的模型研究比較多,而基于理論模型的硬件實現(xiàn)并不是很廣泛,同時成品十分昂貴,所以利用FPGA實現(xiàn)無線信道模擬器變得很有意義,節(jié)約了成本,而且也便于實現(xiàn)。FPGA是在PLD的基礎上發(fā)展起來的高性能可編程邏輯器件,使用FPGA進行數(shù)字邏輯設計,開發(fā)過程的投資較少,研制和開發(fā)的時間較短,并且因為引腳的可分配性電路一般比較簡單,修改和優(yōu)化比較方便,并且在實際中易于使用。同時由于FPGA并行運算的特點,在大規(guī)模的數(shù)字運算中很有優(yōu)勢,延時很小。

1 頻率選擇性衰落信道模型

多徑傳播信道的信道脈沖響應模式是模擬一個離散的廣義平穩(wěn)非相關散射模型(WSSUS)。這樣的頻率選擇性衰落信道應該滿足兩個假設條件:

(1)在時間t(可能是幾個碼元長度)內(nèi),衰落的統(tǒng)計特性是平穩(wěn)的;

(2)電波到達角和傳播時延是統(tǒng)計獨立變量。

時變頻率選擇性衰落信道的確定仿真模型如圖1所示。

Jakes在參考文獻中介紹了一種單徑衰落信道的仿真,且在此基礎上提出了一種對頻率選擇性衰落信道的仿真方法。在原來第l徑中的多普勒相移bnl的基礎上,加上一個附加相移rnl,成為新的多普勒相移bnl+rnl,且保持其他參數(shù)不變。為了保證各個可分辨多徑之間相互獨立,所以必須選擇合適的bnl和rnl,其中比較簡單的一種方法是:

2 信道模擬器的FPGA設計

FPGA采用Xilinx公司的Virtex-2p,其中芯片工作時鐘為100MHz。本文設置N0=8,fm=200 Hz,

為了計算方便,將所得的值擴大32倍,也就是左移5位之后四舍五入成整數(shù)值,存入寄存器調用。所以信道模擬器的實現(xiàn)過程主要為各個正弦波的FPGA實現(xiàn),與對應的系數(shù)相乘疊加成單徑衰落,輸入信號經(jīng)過l個路徑時延之后疊加成為輸出信號。

2.1 正弦波的FPGA實現(xiàn)

FPGA產(chǎn)生正弦波一般可以采用直接產(chǎn)生和Xilinx或者Altera利用自帶DDS的IP核例化實現(xiàn)。FPGA直接產(chǎn)生是將三角函數(shù)值存入ROM中循環(huán)調用來產(chǎn)生正弦波,這樣占用的邏輯資源比較少,缺點就是過程很麻煩而且不夠靈活,模型需要8種頻率的正弦波和余弦波,而且fm也可能根據(jù)需要而變化,每一次變化就需要在ROM中重新賦初值,十分麻煩。因此本文選擇調用Xilinx自帶DDS的IP核,通過邏輯資源換取效率。DDS的模塊圖如圖2所示。

其中fclk為開發(fā)工作時鐘,DATA為輸入的頻率控制字,B為DATA的位寬,fout為所得的頻率。

2.2 時延模塊的FPGA實現(xiàn)

輸入通過時延后與各路徑的衰落系數(shù)相乘,然后各個路徑疊加成輸出信號。本文中時延采用計數(shù)分頻來實現(xiàn),如延遲1μs,工作時鐘為100MHz,所以計算100個時鐘周期后,將輸入的值存入寄存器1,再計算100個時鐘周期后將輸入值存入寄存器2,依次類推,本為路徑l設置為5,所以最終有5個寄存器存放輸入值。

2.3 測試模塊的FPGA實現(xiàn)

最后需要將算得的數(shù)據(jù)上傳到Matlab進行統(tǒng)計分析,所以還需要FPGA串口驅動,以及Matlab打開驅動讀取FPGA算完的數(shù)據(jù)。根據(jù)異步串行通信的數(shù)據(jù)傳送格式,每一幀數(shù)據(jù)由起始位、數(shù)據(jù)位、奇偶校驗位和停止位組成,本文只選取了數(shù)據(jù)位,一共8位。通過串/并轉換接收數(shù)據(jù),算完后存入RAM,然后調用數(shù)據(jù),通過并/串轉換傳輸數(shù)據(jù)。

正弦波的輸出有10位,其中l(wèi)位是符號位,另外9位是小數(shù)位,而系數(shù)左移5位后化成整數(shù),在所得的整數(shù)中也有5位小數(shù)位,所以最終數(shù)據(jù)一共有19位,其中5位整數(shù)位,14位小數(shù)位。因為串口是8位一幀數(shù)據(jù),為了運算簡便,選取了5位整數(shù)位,11位小數(shù)位,舍去最后3位小數(shù),每個數(shù)分兩次傳輸。因為最后的數(shù)據(jù)分為實部和虛部,所以每個復數(shù)需要4幀數(shù)據(jù)傳輸。Matlab接收數(shù)據(jù)重新組合,還原成FPGA的計算結果。

3 模擬器的性能測試與分析

開發(fā)板的工作時鐘為100 MHz,DDS IP核延遲2個時鐘周期有輸出值,乘法器延遲1個時鐘周期有輸出值,所以系統(tǒng)總共有3個時鐘周期的延遲。串口傳輸數(shù)據(jù)比較慢,而且數(shù)據(jù)量太大容易出錯,所以將工作時鐘分別進行100倍分頻上傳衰落信道第一徑的25 000個數(shù)據(jù)進行觀察,工作時鐘變成1 MHz,將所得的幅度譜轉化成功率形式后如圖3所示,fclk=1 MHz的Matlab仿真如圖4所示。

圖3和圖4中橫軸單位均為s,縱軸單位均為dB。通過比較圖3和圖4發(fā)現(xiàn)實際產(chǎn)生的結果與仿真結果大致相同,也因為系數(shù)的取整和最后上傳數(shù)據(jù)的截斷有少許誤差,基本滿足要求。

4 結語

本文采用Jakes改進模型,基于FPGA模擬了無線信道的傳輸特性,最終經(jīng)過驗證基本滿足要求。為了簡化實現(xiàn)過程,將系數(shù)取整以及傳輸數(shù)據(jù)進行截斷,產(chǎn)生一些誤差,在這方面可以采用浮點數(shù)表示系數(shù)得到更精確的值。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1659

    文章

    22365

    瀏覽量

    633005
  • 寄存器
    +關注

    關注

    31

    文章

    5601

    瀏覽量

    129574
  • 模擬器
    +關注

    關注

    2

    文章

    1004

    瀏覽量

    45483
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于FPGA的飛行模擬器通信接口設計

    文章根據(jù)飛行模擬器的結構特點,分析了現(xiàn)場總線技術和FPGA技術的發(fā)展,根據(jù)飛行模擬器的實際需要和總線自身特點,選用了CAN總線來作為主機和現(xiàn)場設備的通信方式,并使用FPGA作為CAN總
    發(fā)表于 05-15 11:12 ?3160次閱讀

    寬帶短波信道模擬器設計

    ( DDC) 技術。所以數(shù)字下變頻技術在寬帶短波信道模擬器的數(shù)字化和軟件化過程中起到了重要的作用。FPGA 具有較高的處理速度和很強的穩(wěn)定性,而且設計靈活、易于修改和維護,同時可以根據(jù)不同的系統(tǒng)要求,采用不同的結構來完成相應的功
    發(fā)表于 07-22 06:27

    怎么實現(xiàn)基于FPGA無線信道模擬器的設計?

    怎么實現(xiàn)基于FPGA無線信道模擬器的設計?
    發(fā)表于 05-25 06:09

    IMT-2000基帶實時信道模擬器設計

    】描述了基于ITU-R M.1225的包括室內(nèi)、室外到室內(nèi)/步行和車載等測試環(huán)境的IMT-2000信道模擬器設計及仿真實現(xiàn)。重點分析了實現(xiàn)信道
    發(fā)表于 03-11 22:11 ?35次下載

    一種雷達回波信號模擬器的設計與實現(xiàn)

    本文提出了一種基于CPCI母板和PMC背板的通用雷達回波模擬器的設計與實現(xiàn),重點介紹了基于單片FPGA設計PMC背板,實現(xiàn)雷達回波信號模擬器
    發(fā)表于 05-08 17:17 ?37次下載

    ArmSim全系統(tǒng)模擬器的設計與實現(xiàn)

    模擬器作為嵌入式系統(tǒng)研究的基礎研發(fā)工具,可輔助系統(tǒng)體系結構調優(yōu)、軟硬件協(xié)同設計。本文實現(xiàn)了具有良好配置性及可擴展性的ArmSim 模擬器,該模擬器是針對ARM 處理
    發(fā)表于 08-10 10:12 ?34次下載

    采用FPGA的振動模擬器設計

    介紹了一種基于FPGA、ADC和高速DAC的振動模擬器的設計方法,并給出了該模擬器的硬件原理框圖和FPGA設計的核心模塊。本系統(tǒng)具有較強的可移植性,對有特殊要求的信號發(fā)生
    發(fā)表于 08-06 16:03 ?10次下載

    短波信道模擬器中數(shù)字下變頻的設計

    寬帶短波信道模擬器是一種運用仿真技術對真實的短波信道進行模擬的儀器。首先指出數(shù)字下變頻在寬帶短波信道模擬
    發(fā)表于 09-15 18:30 ?2900次閱讀
    短波<b class='flag-5'>信道</b><b class='flag-5'>模擬器</b>中數(shù)字下變頻的設計

    無線信道仿真和均衡器的FPGA設計與實現(xiàn)

    無線信道仿真和均衡器的FPGA設計與實現(xiàn)
    發(fā)表于 10-09 18:11 ?40次下載
    <b class='flag-5'>無線</b><b class='flag-5'>信道</b>仿真和均衡器的<b class='flag-5'>FPGA</b>設計與<b class='flag-5'>實現(xiàn)</b>

    基于FPGA無線信道模擬器的設計

    為了縮短研發(fā)周期,需要在實驗室模擬無線信道的各種傳播特性,無線信道模擬器設計必不可少。采用基于
    發(fā)表于 07-02 13:50 ?4412次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>無線</b><b class='flag-5'>信道</b><b class='flag-5'>模擬器</b>的設計

    雷達目標信號模擬器的設計與實現(xiàn)

    為滿足雷達數(shù)據(jù)處理系統(tǒng)目標跟蹤算法的測試需求,介紹了一種基于USB和FPGA技術的雷達目標信號模擬器設計方案。文中重點討論了模擬器的結構和目標數(shù)據(jù)形成、傳輸、存儲、信號波形
    發(fā)表于 09-02 14:41 ?76次下載
    雷達目標信號<b class='flag-5'>模擬器</b>的設計與<b class='flag-5'>實現(xiàn)</b>

    基于FPGA的多協(xié)議隔離總線信號模擬器設計

    基于FPGA的多協(xié)議隔離總線信號模擬器設計
    發(fā)表于 01-07 19:08 ?0次下載

    一種基于FPGA嵌入式系統(tǒng)的雷達信號模擬器實現(xiàn)

    提出了一種基于FPGA的雷達回波實時模擬器實現(xiàn)方法。該模擬器采用cPCI 標準總線,以FPGA 為核心計算單元,配有高速數(shù)模、模數(shù)轉換模塊
    發(fā)表于 11-18 13:00 ?3426次閱讀
    一種基于<b class='flag-5'>FPGA</b>嵌入式系統(tǒng)的雷達信號<b class='flag-5'>模擬器</b>的<b class='flag-5'>實現(xiàn)</b>

    如何實現(xiàn)短波信道模擬器實現(xiàn)計算機仿真的資料說明

    的原理,根據(jù)軍標所給短波信道參數(shù),提出了具體的短波信道模擬器實現(xiàn)方案,并給出了計算機仿真結果,較好地模擬
    發(fā)表于 11-05 16:27 ?13次下載
    如何<b class='flag-5'>實現(xiàn)</b>短波<b class='flag-5'>信道</b><b class='flag-5'>模擬器</b>和<b class='flag-5'>實現(xiàn)</b>計算機仿真的資料說明

    廣播信道模擬解決方案:打造無線通信真實測試環(huán)境

    ChnSml-BD廣播信道模擬器,專為設備及系統(tǒng)測試需求精心打造,致力于為中波、短波及超短波廣播系統(tǒng)提供一個真實且便捷的廣播信道模擬環(huán)境。這款跨頻段的廣播
    的頭像 發(fā)表于 02-19 13:11 ?2069次閱讀
    廣播<b class='flag-5'>信道</b><b class='flag-5'>模擬</b>解決<b class='flag-5'>方案</b>:打造<b class='flag-5'>無線</b>通信真實測試環(huán)境