chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一種面向2nm-CMOS和新興存儲(chǔ)器的先進(jìn)工藝和器件技術(shù)

旺材芯片 ? 來(lái)源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2021-07-04 17:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在 2021 年 6 月的 VLSI 技術(shù)和電路研討會(huì)上,舉辦了一個(gè)關(guān)于“面向 2nm-CMOS 和新興存儲(chǔ)器的先進(jìn)工藝和器件技術(shù)”的短期課程。在本文中,我將回顧前兩個(gè)介紹前沿邏輯器件的演講。這兩個(gè)演示文稿是互補(bǔ)的,并提供了對(duì)邏輯技術(shù)可能發(fā)展的出色概述。

臺(tái)積電:未來(lái)十年的 CMOS 器件技術(shù)

平面 MOSFET 的柵極長(zhǎng)度 (Gate length:Lg) 縮放限制在大約 25nm,因?yàn)閱伪砻鏂艠O(single surface gate)對(duì)亞表面泄漏( sub surface leakage)的控制很差。 添加更多的柵極(例如在 FinFET 中),將使其中的溝道被限制在三個(gè)柵極之間,從而能夠?qū)?Lg 縮放到溝道厚度的大約 2.5 倍。FinFET 已經(jīng)從英特爾最初采用的高度傾斜鰭壁(highly sloped fin walls )的 22 納米發(fā)展到今天更加垂直的壁(vertical walls)和臺(tái)積電為其 5 納米工藝實(shí)施的高遷移率溝道 FinFET。

更高的鰭會(huì)增加有效溝道寬度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鰭(Fin)高度,F(xiàn)th 是鰭(Fin)厚度。增加 Weff 會(huì)增加重載電路(heavily loaded circuits)的驅(qū)動(dòng)電流,但過(guò)高的鰭會(huì)浪費(fèi)有源功率(active power)。直而薄的鰭片有利于短溝道效應(yīng)(short channel effects),但 Fw 受到遷移率降低和閾值電壓可變性(threshold voltage variability)增加的限制。在他們的 5nm 技術(shù)中實(shí)施高遷移率溝道(作者指出,用于 pFET 鰭片的 SiGe)使 TSMC 的驅(qū)動(dòng)電流提高了約 18%。

隨著器件按比例縮小,寄生電阻電容又將成為一個(gè)新問(wèn)題。CPP(Contacted Poly Pitch)決定標(biāo)準(zhǔn)cell寬度(見(jiàn)圖 1),它是由 Lg、接觸寬度 (Contact Width :Wc) 和墊片厚度 ( Spacer Thickness:Tsp) 組成,CPP = Lg + Wc + 2Tsp。減少 Wc 會(huì)增加寄生電阻,除非進(jìn)行工藝改進(jìn)以改善接觸,而減少 tsp 會(huì)增加寄生電容,除非使用較慢的介電常數(shù)間隔物。

Fin depopulation 減少了單元尺寸,增加了邏輯密度并提供了更高的速度和更低的功率,但它確實(shí)降低了驅(qū)動(dòng)電流。

從 FinFET 過(guò)渡到堆疊的水平納米片 (stacked Horizontal Nanosheets:HNS),通過(guò)改變片寬(sheet width:見(jiàn)圖 3)和通過(guò)堆疊更多片來(lái)增加 Weff 的能力來(lái)提高靈活性。

添加sheets與 Weff 相加,Wee = N*2(W+H),其中 N 為sheets的數(shù)量,W 為sheets的寬度,H 為sheets的高度(厚度)。最終,sheets的數(shù)量受到底部sheets性能的限制。sheets之間的間距隨著寄生電阻和電容的減小而降低,但必須足夠大以使柵極金屬(gate metals)和電介質(zhì)(dielectric)進(jìn)入間隙(gap)。在 HNS 堆棧下方有一個(gè)底部寄生臺(tái)面器件( bottom parasitic mesa device),可以通過(guò)注入或介電層進(jìn)行控制。

在 FinFET 中,nFET 電子遷移率高于 pFET 空穴遷移率。在 HNS 中,遷移率更加不平衡,電子遷移率更高,空穴遷移率更低??梢酝ㄟ^(guò)用 SiGe 包覆溝道(cladding the channel )或使用應(yīng)變松弛緩沖器( Strain Relaxed Buffer)來(lái)提高空穴遷移率,但這兩種技術(shù)都會(huì)增加工藝復(fù)雜性。

Imec 引入了一個(gè)稱(chēng)為 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之間放置了一個(gè)介電層,從而減少了 np 間距,從而形成了更緊湊的標(biāo)準(zhǔn)單元。

除了具有 FS 的 HNS,還有CFET(Complementary FET ),后者堆疊 nFET 和 pFET,從而無(wú)需水平 np 間距。

CFET 選項(xiàng)包括單片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圓上。此外還有順序集成(equential integration),其中的 nFET 和 pFET 制造在單獨(dú)的晶圓上,然后結(jié)合在一起,這兩種選擇都有多個(gè)挑戰(zhàn)仍在研究中。

除了 CFET,演講者還談到了將晶體管集成到后端 (Back End Of Line:BEOL) 互連中的 3D 集成。這些選項(xiàng)需要具有多晶硅溝道(polysilicon channels )或氧化物半導(dǎo)體的低溫晶體管,這會(huì)帶來(lái)各種性能和集成挑戰(zhàn)。 在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的選項(xiàng),例如高遷移率材料、隧道 FET (Tunnel FETs:TFET)、負(fù)電容 FET (Negative Capacitance FETs:NCFET)、低溫 CMOS (Cryogenic CMOS)和低維材料(dimensional materials)。

低維材料采用納米管或二維材料的形式,這些材料提供比 HNS 更短的 Lg 和更低的功率,但仍處于早期研究階段。低維材料也適用于 HNS/CFET 方法,可選擇堆疊許多層。

IMEC:HNS/FS/CFET 選項(xiàng)

隨著 FinFET 達(dá)到極限,鰭變得越來(lái)越高、越來(lái)越薄、越來(lái)越近。鰭片數(shù)量減少正在降低驅(qū)動(dòng)電流并增加可變性。

當(dāng)今最先進(jìn)的技術(shù)是每個(gè)設(shè)備有 2 個(gè)鰭片的 6 軌單元(track cell)。轉(zhuǎn)向單鰭和更窄的 np 間距將需要新的器件架構(gòu)來(lái)提高性能。

為了繼續(xù) CMOS 縮放,我們需要從 FinFET sot HNS 過(guò)渡到具有 FS 和 CFET 的 HNS。

從 FinFET 過(guò)渡到 HNS 提供了幾個(gè)優(yōu)勢(shì),大的 Weff,改進(jìn)的短溝道效應(yīng),這意味著更短的 Lg 和更好的設(shè)計(jì)靈活性,因?yàn)槟軌蚋淖兤瑢挕?/p>

演講者繼續(xù)詳細(xì)介紹 HNS 處理以及一些挑戰(zhàn)和可能的解決方案。除了四個(gè)主要模塊外,HNS 工藝與 FinFET 工藝非常相似。

盡管 HNS 流程類(lèi)似于 FinFET 流程,但不同的關(guān)鍵模塊很困難。釋放蝕刻和實(shí)現(xiàn)多個(gè)閾值電壓特別困難。關(guān)于 HNS 所需的流程模塊更改的細(xì)節(jié),有很多很好的信息,這超出了像這樣的評(píng)論文章的范圍。沒(méi)有明確討論的一件事是,為了將 HNS 工藝擴(kuò)展到 5 軌單元,需要埋入式電源軌 (Buried Power Rails:BPR),這是另一個(gè)仍在開(kāi)發(fā)中的困難工藝模塊。

正如在之前的演示中所見(jiàn),F(xiàn)S 可以實(shí)現(xiàn) HNS 的進(jìn)一步擴(kuò)展。

FS 工藝需要插入介電壁以減小 np 間距。

除了 FS,CFET 通過(guò)堆疊器件提供零水平 np 間距。

CFET 對(duì)于 SRAM 縮放特別有趣。SRAM 縮放已經(jīng)放緩并且跟不上邏輯縮放。CFET 提供了將 SRAM 縮放恢復(fù)到歷史趨勢(shì)的潛力。

如前所述,有兩種 CFET 制造方法,單片和順序。

來(lái)源:內(nèi)容由半導(dǎo)體行業(yè)觀察(ID:icbank)編譯自「semiwiki」

責(zé)任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6205

    瀏覽量

    242122
  • 電阻
    +關(guān)注

    關(guān)注

    88

    文章

    5767

    瀏覽量

    179065
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6470

    瀏覽量

    158583
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7724

    瀏覽量

    171266

原文標(biāo)題:關(guān)注 | 臺(tái)積電談2nm的實(shí)現(xiàn)方式

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FIFO存儲(chǔ)器的種類(lèi)、IP配置及應(yīng)用

    FIRST IN FIRST OUT (先入先出)。顧名思義,F(xiàn)IFO是個(gè)數(shù)據(jù)具有先進(jìn)先出的存儲(chǔ)器
    的頭像 發(fā)表于 01-13 15:15 ?156次閱讀
    FIFO<b class='flag-5'>存儲(chǔ)器</b>的種類(lèi)、IP配置及應(yīng)用

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個(gè)工藝節(jié)點(diǎn)。 2、晶背供電技術(shù) 3、EUV光刻機(jī)與其他競(jìng)爭(zhēng)技術(shù) 光刻技術(shù)是制造3
    發(fā)表于 09-15 14:50

    簡(jiǎn)單認(rèn)識(shí)高帶寬存儲(chǔ)器

    HBM(High Bandwidth Memory)即高帶寬存儲(chǔ)器,是一種基于 3D 堆疊技術(shù)的高性能 DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)。其核心設(shè)計(jì)是通過(guò)硅通孔(TSV)和微凸塊(Mic
    的頭像 發(fā)表于 07-18 14:30 ?3294次閱讀

    VirtualLab:CMOS傳感仿真

    分析儀在CMOS示例中用于可視化整個(gè)組件中場(chǎng)傳播的橫截面。 微透鏡陣列CMOS傳感分析 利用嚴(yán)格的FMM/RCWA,我們模擬了個(gè)像素尺寸等于或小于
    發(fā)表于 06-16 08:49

    VirtualLab:CMOS傳感仿真

    分析儀在CMOS示例中用于可視化整個(gè)組件中場(chǎng)傳播的橫截面。 微透鏡陣列CMOS傳感分析 利用嚴(yán)格的FMM/RCWA,我們模擬了個(gè)像素尺寸等于或小于
    發(fā)表于 04-07 11:30

    SK海力士?jī)H選擇存儲(chǔ)器(SOM)的研發(fā)歷程

    人工智能與高性能計(jì)算(HPC)正以空前的速度發(fā)展,將動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(DRAM)和NAND閃存等傳統(tǒng)存儲(chǔ)技術(shù)發(fā)揮到極致。為了滿(mǎn)足人工智能時(shí)代日益增長(zhǎng)的需求,業(yè)界正在探索超越傳統(tǒng)存儲(chǔ)
    的頭像 發(fā)表于 04-03 09:40 ?1795次閱讀

    【CW32模塊使用】AT24C02-EEPROM存儲(chǔ)器

    EEPROM (Electrically Erasable Programmable read only memory)是指帶電可擦可編程只讀存儲(chǔ)器。是一種掉電后數(shù)據(jù)不丟失的存儲(chǔ)芯片。EEPROM
    的頭像 發(fā)表于 03-29 17:26 ?1611次閱讀
    【CW32模塊使用】AT24C02-EEPROM<b class='flag-5'>存儲(chǔ)器</b>

    CMOS,Bipolar,F(xiàn)ET這三工藝的優(yōu)缺點(diǎn)是什么?

    在我用photodiode工具選型I/V放大電路的時(shí)候,系統(tǒng)給我推薦了AD8655用于I/V,此芯片為CMOS工藝 但是查閱資料很多都是用FET工藝的芯片,所以請(qǐng)教下用于光電信號(hào)放大轉(zhuǎn)換(主要考慮信噪比和帶寬)
    發(fā)表于 03-25 06:23

    Bi-CMOS工藝解析

    Bi-CMOS工藝將雙極型器件(Bipolar)與CMOS工藝結(jié)合,旨在融合兩者的優(yōu)勢(shì)。CMOS
    的頭像 發(fā)表于 03-21 14:21 ?2697次閱讀
    Bi-<b class='flag-5'>CMOS</b><b class='flag-5'>工藝</b>解析

    存儲(chǔ)器工藝概覽:常見(jiàn)類(lèi)型介紹

    未來(lái)發(fā)展趨勢(shì)。 DRAM 介紹 動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(Dynamic Random Access Memory,縮寫(xiě)為 DRAM)是一種易失性存儲(chǔ)設(shè)備。這意味著,旦停止供電,它所
    的頭像 發(fā)表于 02-14 10:24 ?1573次閱讀
    <b class='flag-5'>存儲(chǔ)器</b><b class='flag-5'>工藝</b>概覽:常見(jiàn)類(lèi)型介紹

    IEDM 2024先進(jìn)工藝探討(三):2D材料技術(shù)的進(jìn)展及所遇挑戰(zhàn)

    晶體管技術(shù)、先進(jìn)存儲(chǔ)、顯示、傳感、MEMS、新型量子和納米級(jí)器件、光電子、能量采集器件、高速器件
    的頭像 發(fā)表于 02-14 09:18 ?2223次閱讀
    IEDM 2024<b class='flag-5'>先進(jìn)</b><b class='flag-5'>工藝</b>探討(三):<b class='flag-5'>2</b>D材料<b class='flag-5'>技術(shù)</b>的進(jìn)展及所遇挑戰(zhàn)

    揭秘非易失性存儲(chǔ)器:從原理到應(yīng)用的深入探索

    ? 非易失性存儲(chǔ)器一種應(yīng)用于計(jì)算機(jī)及智能手機(jī)等設(shè)備中的存儲(chǔ)裝置(存儲(chǔ)器),其特點(diǎn)是在沒(méi)有外部電源的情況下仍能保存數(shù)據(jù)信息。本文將介紹非易失性存儲(chǔ)器
    的頭像 發(fā)表于 02-13 12:42 ?2609次閱讀
    揭秘非易失性<b class='flag-5'>存儲(chǔ)器</b>:從原理到應(yīng)用的深入探索

    閃速存儲(chǔ)器屬于RAM還是ROM,閃速存儲(chǔ)器般用來(lái)做什么的

    在數(shù)字存儲(chǔ)技術(shù)的快速發(fā)展中,閃速存儲(chǔ)器(Flash Memory)以其獨(dú)特的性能和廣泛的應(yīng)用領(lǐng)域,成為了連接隨機(jī)存取存儲(chǔ)器(RAM)與只讀存儲(chǔ)器
    的頭像 發(fā)表于 01-29 16:53 ?1736次閱讀

    閃速存儲(chǔ)器是u盤(pán)嗎,閃速存儲(chǔ)器般用來(lái)做什么的

    在信息技術(shù)飛速發(fā)展的今天,閃速存儲(chǔ)器(Flash Memory)以其高速度、大容量和非易失性的特性,成為數(shù)據(jù)存儲(chǔ)領(lǐng)域的重要成員。而U盤(pán),作為閃速存儲(chǔ)器
    的頭像 發(fā)表于 01-29 15:12 ?1510次閱讀

    高速緩沖存儲(chǔ)器是內(nèi)存還是外存,高速緩沖存儲(chǔ)器是為了解決什么

    高速緩沖存儲(chǔ)器(Cache)是內(nèi)存的一種特殊形式,但它與通常所說(shuō)的主存儲(chǔ)器(RAM)有所不同。在計(jì)算機(jī)存儲(chǔ)體系中,Cache位于CPU和主存儲(chǔ)器
    的頭像 發(fā)表于 01-29 11:48 ?3538次閱讀