chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思Versal自適應計算加速平臺指南

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-10-11 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思 Versal 自適應計算加速平臺 (ACAP) 設計方法論是旨在幫助精簡 Versal 器件設計進程的一整套最佳實踐。鑒于這些設計的規(guī)模與復雜性,因此必須通過執(zhí)行特定步驟與設計任務才能確保設計每個階段都能成功完成。

本指南將分為以下五大章節(jié),遵循指南里的步驟和最佳實踐進行操作,將有助于您以盡可能最快且最高效的方式實現(xiàn)期望設計目標。

PART 1

仿真流程

為了應對仿真范圍、仿真抽象和仿真目的等方面的不同需求,賽靈思為 Versal ACAP 設計的各組件提供了專用的流程,包括 AI 引擎、PS 和 PL。此外,賽靈思還支持對由 PL、PS 和(可選)AI 引擎組件組成的完整系統(tǒng)進行協(xié)同仿真。

具體章節(jié)提供了有關每個仿真流程的范圍和目的的詳細信息,請您下載完整版指南進行查閱。

PART 2

設計收斂

設計收斂包括滿足所有系統(tǒng)性能、時序和功耗要求,并成功確認硬件中的功能。在設計收斂階段,您可開始通過實現(xiàn)工具運行設計,因此首先需要考量的就是時序和功耗注意事項。

在此設計收斂階段、估算設計利用率,時序和功耗可以得到準確性更高的結果。這樣即可為您提供機會來重新確認時序和功耗目標是可達成的。為確認設計能夠滿足其要求,賽靈思建議制定時序基線和功耗基線。時序基線側重于在定義準確的時序約束之后,評估時序路徑。功耗基線則需要為 Vivado 提供正確的翻轉(zhuǎn)信息,以便確定準確的動態(tài)功耗信息。

當您基于基線開始迭代后,應在改善時序時復檢功耗數(shù)值。通常,建議您盡早開啟整套功耗節(jié)省功能,然后對導致出現(xiàn)時序問題的個別項進行縮減,這樣有助于達成適當?shù)钠胶?,從而滿足設計收斂目標。在實現(xiàn)階段盡早聯(lián)動開展功耗分析和時序分析能夠節(jié)省工程設計時間,實現(xiàn)更準確的工程規(guī)劃。這樣即可留出更多時間用于探索各種工程設計解決方案,不至于在設計周期后期才發(fā)現(xiàn)更合適的解決方案。

PART 3

系統(tǒng)性能收斂

Versal 器件是圍繞異構計算引擎來構建的,這些引擎通過 NoC 或 PL 彼此相連并通過高性能收發(fā)器和 I/O 連接到外部系統(tǒng)。在系統(tǒng)應用與映射階段,器件接口和總體計算要求可用于指定器件中實現(xiàn)的每個計算和控制功能的目標性能。每個功能都設計為映射到最合適的硬件資源,此類資源使用對應編程語言和編譯軟件(例如,對應嵌入式處理器系統(tǒng)使用系統(tǒng)軟件,對應 AI 引擎或 PL 內(nèi)核使用 C/C++ 語言、對應高性能 PL 內(nèi)核或固件則使用 RTL 等)。

各設計團隊必須先在功能級別確認功能和期望的性能,然后再將其集成到部分系統(tǒng)應用或整個系統(tǒng)中。在集成階段中,功能可能失效,且性能可能降級。由于 Versal 器件所支持的系統(tǒng)應用的復雜性和異構性質(zhì),因此必須事先明確并規(guī)劃分析和調(diào)試方法論。

Vitis 和 Vivado 工具均為綜合性且互補性的設計環(huán)境,可提供在硬件中進行功能仿真、設計特性報告以及數(shù)據(jù)測量或探測所需的所有功能。具體章節(jié)提供了分步驟分析方法建議,詳情請下載完整版指南進行查閱。

PART 4

配置與調(diào)試

成功完成設計實現(xiàn)后,下一步就是將設計加載到器件中并在硬件上運行。配置是指將特定應用的數(shù)據(jù)加載到器件內(nèi)部存儲器中的過程。如果設計在硬件上不滿足要求,則需要進行調(diào)試。具體詳細信息,可參閱相關資源獲取。

PART 5

確認

Versal ACAP 的多種不同計算域給傳統(tǒng) FPGA 確認方法帶來了諸多挑戰(zhàn)。除了可編程邏輯和處理器子系統(tǒng)外,Versal器件還包含 AI 引擎,使系統(tǒng)確認任務比傳統(tǒng) FPGA 更復雜。

此確認方法是圍繞以下關鍵概念構建的:

? 塊/IP 確認:PL 內(nèi)各 RTL 和 HLS IP 可先單獨確認,然后再執(zhí)行系統(tǒng)集成。

? AI 引擎確認:位于接口級別的 AI 引擎可視作為 AXI-MM 或 AXI4-Stream IP。

? 系統(tǒng)確認:完成各塊確認后,即可確認整個系統(tǒng)、使用處理器來協(xié)調(diào)數(shù)據(jù)流、測試矢量生成、監(jiān)控等。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    52

    文章

    4359

    瀏覽量

    137253
  • ACAP
    +關注

    關注

    1

    文章

    54

    瀏覽量

    8583

原文標題:Versal ACAP 系統(tǒng)集成和確認方法指南

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高壓放大器驅(qū)動:基于FPGA的SPGD自適應光學控制平臺的探索

    實驗名稱: 基于FPGA的SPGD自適應光學控制平臺整體設計 測試目的: 在分析優(yōu)化式自適應光學系統(tǒng)平臺的基礎上,結合SPGD算法原理以及項目實際需求,對SPGD
    的頭像 發(fā)表于 10-11 17:48 ?538次閱讀
    高壓放大器驅(qū)動:基于FPGA的SPGD<b class='flag-5'>自適應</b>光學控制<b class='flag-5'>平臺</b>的探索

    MicroBlaze V處理器嵌入式設計用戶指南

    AMD 自適應計算文檔按一組標準設計進程進行組織,以便幫助您查找當前開發(fā)任務相關的內(nèi)容。您可以在設計中心頁面上訪問 AMD Versal 自適應 SoC 設計進程。您還可以使用設計流程助手來更深入了解設計流程,并找到特定于預期設
    的頭像 發(fā)表于 09-25 16:56 ?553次閱讀
    MicroBlaze V處理器嵌入式設計用戶<b class='flag-5'>指南</b>

    電磁干擾自適應抑制系統(tǒng)平臺全面解析

    電磁干擾自適應抑制系統(tǒng)平臺全面解析
    的頭像 發(fā)表于 09-17 16:12 ?311次閱讀
    電磁干擾<b class='flag-5'>自適應</b>抑制系統(tǒng)<b class='flag-5'>平臺</b>全面解析

    在AMD Versal自適應SoC上使用QEMU+協(xié)同仿真示例

    在任意設計流程中,仿真都是不可或缺的關鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進行確認。這篇簡短的博客將介紹如何使用 QEMU + 協(xié)同仿真來對 AMD Versal 自適應 SoC
    的頭像 發(fā)表于 08-06 17:21 ?1321次閱讀
    在AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC上使用QEMU+協(xié)同仿真示例

    利用AMD VERSAL自適應SoC的設計基線策略

    您是否準備將設計遷移到 AMD Versal 自適應 SoC?設計基線是一種行之有效的時序收斂方法,可在深入研究復雜的布局布線策略之前,幫您的 RTL 設計奠定堅實的基礎。跳過這些步驟可能會導致
    的頭像 發(fā)表于 06-04 11:40 ?460次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

    AMD 自適應計算文檔按一組標準設計進程進行組織,以便幫助您查找當前開發(fā)任務相關的內(nèi)容。您可以在設計中心頁面上訪問 AMD Versal 自適應 SoC 設計進程。您還可以使用設計流程助手來更深入了解設計流程,并找到特定于預期設
    的頭像 發(fā)表于 06-03 14:25 ?402次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產(chǎn)品<b class='flag-5'>指南</b>

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應SoC設計

    設計、編譯、交付,輕松搞定。更快更高效。 Vivado 設計套件提供經(jīng)過優(yōu)化的設計流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應 SoC 設計。 面向硬件開發(fā)人員的精簡設計流程
    的頭像 發(fā)表于 05-07 15:15 ?836次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發(fā)完成<b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC設計

    第二代AMD Versal Premium系列SoC滿足各種CXL應用需求

    第二代 AMD Versal Premium 系列自適應 SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統(tǒng)。該系列自適應 SoC 旨在滿足從簡單到復雜的各種 CX
    的頭像 發(fā)表于 04-24 14:52 ?761次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Premium系列SoC滿足各種CXL應用需求

    面向AI與機器學習應用的開發(fā)平臺 AMD/Xilinx Versal? AI Edge VEK280

    解讀: *附件:VEK280_用戶指南 開發(fā)手冊.pdf 一、核心配置與架構 ? 自適應SoC芯片 基于AMD Versal? AI Edge系列VE2802自適應SoC,集成AI引擎
    的頭像 發(fā)表于 04-11 18:33 ?1801次閱讀
    面向AI與機器學習應用的開發(fā)<b class='flag-5'>平臺</b> AMD/Xilinx <b class='flag-5'>Versal</b>? AI Edge VEK280

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    在 AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應 SoC 器件啟用。請注意,Advanced Flow
    的頭像 發(fā)表于 01-23 09:33 ?1090次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC器件Advanced Flow概覽(下)

    AMD Versal自適應SoC器件Advanced Flow概覽(上)

    在最新發(fā)布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應 SoC 器件的 Advanced Flow 布局布線
    的頭像 發(fā)表于 01-17 10:09 ?1009次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC器件Advanced Flow概覽(上)

    AMD Versal自適應SoC DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal 自適應 SoC 器件上 DDR4 硬核控制器 DDRMC 跑仿真時,按照 IP 的默認設置,在 IP wizard 中使能了“Internal Responder”,就可以
    的頭像 發(fā)表于 01-10 13:33 ?1222次閱讀
    AMD <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b>SoC DDRMC如何使用Micron仿真模型進行仿真

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    AMD推出第二代Versal Premium系列

    近日,AMD(超威,納斯達克股票代碼:AMD )今日宣布推出第二代 AMD Versal Premium 系列,這款自適應 SoC 平臺旨在面向各種工作負載提供最高水平系統(tǒng)加速。第二代
    的頭像 發(fā)表于 11-13 09:27 ?1209次閱讀

    AMD Alveo V80計算加速器網(wǎng)絡研討會

    V80 計算加速卡由 AMD Versal HBM 自適應 SoC 提供支持,具有 Alveo 產(chǎn)品系列中最高的邏輯密度、內(nèi)存帶寬、網(wǎng)絡吞吐量和 DSP
    的頭像 發(fā)表于 11-08 09:35 ?813次閱讀