賽靈思 Versal 自適應計算加速平臺 (ACAP) 設計方法論是旨在幫助精簡 Versal 器件設計進程的一整套最佳實踐。鑒于這些設計的規(guī)模與復雜性,因此必須通過執(zhí)行特定步驟與設計任務才能確保設計每個階段都能成功完成。
本指南將分為以下五大章節(jié),遵循指南里的步驟和最佳實踐進行操作,將有助于您以盡可能最快且最高效的方式實現(xiàn)期望設計目標。
PART 1
仿真流程
為了應對仿真范圍、仿真抽象和仿真目的等方面的不同需求,賽靈思為 Versal ACAP 設計的各組件提供了專用的流程,包括 AI 引擎、PS 和 PL。此外,賽靈思還支持對由 PL、PS 和(可選)AI 引擎組件組成的完整系統(tǒng)進行協(xié)同仿真。
具體章節(jié)提供了有關每個仿真流程的范圍和目的的詳細信息,請您下載完整版指南進行查閱。
PART 2
設計收斂
設計收斂包括滿足所有系統(tǒng)性能、時序和功耗要求,并成功確認硬件中的功能。在設計收斂階段,您可開始通過實現(xiàn)工具運行設計,因此首先需要考量的就是時序和功耗注意事項。
在此設計收斂階段、估算設計利用率,時序和功耗可以得到準確性更高的結果。這樣即可為您提供機會來重新確認時序和功耗目標是可達成的。為確認設計能夠滿足其要求,賽靈思建議制定時序基線和功耗基線。時序基線側重于在定義準確的時序約束之后,評估時序路徑。功耗基線則需要為 Vivado 提供正確的翻轉(zhuǎn)信息,以便確定準確的動態(tài)功耗信息。
當您基于基線開始迭代后,應在改善時序時復檢功耗數(shù)值。通常,建議您盡早開啟整套功耗節(jié)省功能,然后對導致出現(xiàn)時序問題的個別項進行縮減,這樣有助于達成適當?shù)钠胶?,從而滿足設計收斂目標。在實現(xiàn)階段盡早聯(lián)動開展功耗分析和時序分析能夠節(jié)省工程設計時間,實現(xiàn)更準確的工程規(guī)劃。這樣即可留出更多時間用于探索各種工程設計解決方案,不至于在設計周期后期才發(fā)現(xiàn)更合適的解決方案。
PART 3
系統(tǒng)性能收斂
Versal 器件是圍繞異構計算引擎來構建的,這些引擎通過 NoC 或 PL 彼此相連并通過高性能收發(fā)器和 I/O 連接到外部系統(tǒng)。在系統(tǒng)應用與映射階段,器件接口和總體計算要求可用于指定器件中實現(xiàn)的每個計算和控制功能的目標性能。每個功能都設計為映射到最合適的硬件資源,此類資源使用對應編程語言和編譯軟件(例如,對應嵌入式處理器系統(tǒng)使用系統(tǒng)軟件,對應 AI 引擎或 PL 內(nèi)核使用 C/C++ 語言、對應高性能 PL 內(nèi)核或固件則使用 RTL 等)。
各設計團隊必須先在功能級別確認功能和期望的性能,然后再將其集成到部分系統(tǒng)應用或整個系統(tǒng)中。在集成階段中,功能可能失效,且性能可能降級。由于 Versal 器件所支持的系統(tǒng)應用的復雜性和異構性質(zhì),因此必須事先明確并規(guī)劃分析和調(diào)試方法論。
Vitis 和 Vivado 工具均為綜合性且互補性的設計環(huán)境,可提供在硬件中進行功能仿真、設計特性報告以及數(shù)據(jù)測量或探測所需的所有功能。具體章節(jié)提供了分步驟分析方法建議,詳情請下載完整版指南進行查閱。
PART 4
配置與調(diào)試
成功完成設計實現(xiàn)后,下一步就是將設計加載到器件中并在硬件上運行。配置是指將特定應用的數(shù)據(jù)加載到器件內(nèi)部存儲器中的過程。如果設計在硬件上不滿足要求,則需要進行調(diào)試。具體詳細信息,可參閱相關資源獲取。
PART 5
確認
Versal ACAP 的多種不同計算域給傳統(tǒng) FPGA 確認方法帶來了諸多挑戰(zhàn)。除了可編程邏輯和處理器子系統(tǒng)外,Versal器件還包含 AI 引擎,使系統(tǒng)確認任務比傳統(tǒng) FPGA 更復雜。
此確認方法是圍繞以下關鍵概念構建的:
? 塊/IP 確認:PL 內(nèi)各 RTL 和 HLS IP 可先單獨確認,然后再執(zhí)行系統(tǒng)集成。
? AI 引擎確認:位于接口級別的 AI 引擎可視作為 AXI-MM 或 AXI4-Stream IP。
? 系統(tǒng)確認:完成各塊確認后,即可確認整個系統(tǒng)、使用處理器來協(xié)調(diào)數(shù)據(jù)流、測試矢量生成、監(jiān)控等。
責任編輯:haq
-
仿真
+關注
關注
52文章
4359瀏覽量
137253 -
ACAP
+關注
關注
1文章
54瀏覽量
8583
原文標題:Versal ACAP 系統(tǒng)集成和確認方法指南
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
高壓放大器驅(qū)動:基于FPGA的SPGD自適應光學控制平臺的探索

MicroBlaze V處理器嵌入式設計用戶指南

在AMD Versal自適應SoC上使用QEMU+協(xié)同仿真示例

利用AMD VERSAL自適應SoC的設計基線策略
Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應SoC設計

第二代AMD Versal Premium系列SoC滿足各種CXL應用需求

面向AI與機器學習應用的開發(fā)平臺 AMD/Xilinx Versal? AI Edge VEK280

AMD Versal自適應SoC器件Advanced Flow概覽(下)

AMD Versal自適應SoC器件Advanced Flow概覽(上)

AMD Versal自適應SoC DDRMC如何使用Micron仿真模型進行仿真

評論