chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA對其電源提出了一些獨特的挑戰(zhàn)

電子設(shè)計 ? 來源:網(wǎng)友電子設(shè)計發(fā)布 ? 作者:網(wǎng)友電子設(shè)計發(fā)布 ? 2021-12-20 14:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

糟糕。我將現(xiàn)場可編程門陣列(FPGA)連接到我的DC/DC轉(zhuǎn)換器的輸出,現(xiàn)在DC/DC無法啟動。當(dāng)使用示波器觀察電路時,我看到圖1所示的情形。輸出電壓未進入調(diào)壓模式。哪里發(fā)生故障了呢?

pYYBAGGKW3CAajGvAAD-ONPzgDQ787.png

圖1:由于該FPGA具有較高的啟動負載和極高的去耦電容,DC/DC轉(zhuǎn)換器無法使其輸出電壓進入調(diào)壓模式

FPGA對其電源提出了一些獨特的挑戰(zhàn)。例如,F(xiàn)PGA供應(yīng)商通常需要其輸入電源擁有數(shù)百或甚至數(shù)千微法拉(μF)的去耦電容,以便在FPGA產(chǎn)生的瞬變的不同頻率之間維持FPGA電源電壓所需的調(diào)節(jié),并減少電源電壓上的紋波。許多FPGA還需要具有特定的啟動時間(不要太快,也不要太慢)和啟動單調(diào)性(VOUT在無任何向下移動的直線上達到其設(shè)定值)。

除FPGA相關(guān)的設(shè)計挑戰(zhàn)外,越來越多的FPGA設(shè)計人員還必須為其FPGA設(shè)計電源。作為FPGA專家,許多設(shè)計師在電源設(shè)計方面沒有經(jīng)驗,因此需要一款極其簡易的電源,而電源模塊就是一個很好的選擇。

電源模塊通過集成許多或全部所需的無源組件來實現(xiàn)簡易性。選擇的組件數(shù)量越少,設(shè)計的速度就越快,也就越簡單??刂骗h(huán)路補償是首先要集成到電源模塊中的一項功能,但它會限制設(shè)計的穩(wěn)定范圍,而使用大量電容后,內(nèi)部補償?shù)碾娫茨K可能會失去穩(wěn)定性。有關(guān)穩(wěn)定性的指導(dǎo),請查閱器件數(shù)據(jù)表和應(yīng)用說明。在TI許多TPS82xxx電源模塊中使用的DCS控制拓撲結(jié)構(gòu)非常穩(wěn)定,并支持各種輸出電容。

電源模塊非常小,意味著其使用的引腳較少。引腳數(shù)量少意味著器件更簡單,功能也偏少。電源模塊通常集成的另一項功能軟啟動(SS)時間。此時間設(shè)置在某些電源模塊內(nèi)部,如TPS82085,但可使用其他電源模塊上的電容器(如TPS82130)進行編程。通常需要具有一個可編程啟動時間才能滿足特定的啟動時間要求,而且有了該時間也非常有助于啟動與所有電容連接的電源模塊。

時無法啟動。本應(yīng)用說明介紹了詳細信息,以下對解決此問題的各種方法進行了簡要概括:

通過電阻、電容、二極管(RCD)電路延遲啟動斜坡。

換為具有軟啟動引腳的DC/DC轉(zhuǎn)換器對軟啟動時間進行編程。

使用負荷開關(guān)將FPGA與DC/DC解耦。

審核編輯:何安淇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22040

    瀏覽量

    618151
  • 電源管理
    +關(guān)注

    關(guān)注

    117

    文章

    6431

    瀏覽量

    146096
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Debian和Ubuntu哪個好一些

    兼容性對比Debian和Ubuntu哪個好一些,并為您揭示如何通過RAKsmart服務(wù)器釋放Linux系統(tǒng)的最大潛能。
    的頭像 發(fā)表于 05-07 10:58 ?329次閱讀

    AN29-關(guān)于DC-DC轉(zhuǎn)換器的一些想法

    電子發(fā)燒友網(wǎng)站提供《AN29-關(guān)于DC-DC轉(zhuǎn)換器的一些想法.pdf》資料免費下載
    發(fā)表于 01-08 13:57 ?0次下載
    AN29-關(guān)于DC-DC轉(zhuǎn)換器的<b class='flag-5'>一些</b>想法

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解?

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七臺都不行都是這個,0°
    發(fā)表于 12-30 16:28

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
    發(fā)表于 12-02 08:02

    云原生和數(shù)據(jù)庫哪個好一些?

    云原生和數(shù)據(jù)庫哪個好一些?云原生和數(shù)據(jù)庫各有獨特的優(yōu)勢,適用于不同的場景。云原生強調(diào)高效資源利用、快速開發(fā)部署和高可伸縮性,適合需要高度靈活性和快速迭代的應(yīng)用。而數(shù)據(jù)庫則注重數(shù)據(jù)
    的頭像 發(fā)表于 11-29 10:07 ?517次閱讀

    一些常見的動態(tài)電路

    無論是模電還是數(shù)電,理論知識相對來說還是比較枯燥,各種電路原理理解清楚不算容易,換種生動形象的方式或許會增加一些趣味性,也更容易理解這些知識。下面整理了一些常見的電路,以動態(tài)圖形的方式展示。 整流
    的頭像 發(fā)表于 11-16 09:26 ?1122次閱讀
    <b class='flag-5'>一些</b>常見的動態(tài)電路

    分享一些常見的電路

    理解模電和數(shù)電的電路原理對于初學(xué)者來說可能比較困難,但通過一些生動的教學(xué)方法和資源,可以有效地提高學(xué)習(xí)興趣和理解能力。 下面整理了一些常見的電路,以動態(tài)圖形的方式展示。 整流電路 單相橋式整流
    的頭像 發(fā)表于 11-13 09:28 ?830次閱讀
    分享<b class='flag-5'>一些</b>常見的電路

    通過fpga控制lmx2595evm,lmx2595evm的spi接口共有10個針腳,這10個針腳是一些什么信號?

    如圖,我想通過fpga控制lmx2595evm,通訊協(xié)議是spi,眾所周知,spi協(xié)議有四個端口:clk,miso,mosi,ss,但lmx2595evm的spi接口共有10個針腳,這10個針腳是一些什么信號?我該向這些針
    發(fā)表于 11-08 13:47

    FPGA做深度學(xué)習(xí)能走多遠?

    。 總之,FPGA 在深度學(xué)習(xí)領(lǐng)域具有很大的發(fā)展?jié)摿蜋C會,但也面臨一些挑戰(zhàn)。隨著技術(shù)的不斷進步和市場的不斷發(fā)展,FPGA 在深度學(xué)習(xí)中的應(yīng)用前景將取決于
    發(fā)表于 09-27 20:53

    LED驅(qū)動器應(yīng)用的一些指南和技巧

    電子發(fā)燒友網(wǎng)站提供《LED驅(qū)動器應(yīng)用的一些指南和技巧.pdf》資料免費下載
    發(fā)表于 09-25 11:35 ?0次下載
    LED驅(qū)動器應(yīng)用的<b class='flag-5'>一些</b>指南和技巧

    當(dāng)前主流的大模型對于底層推理芯片提出了哪些挑戰(zhàn)

    隨著大模型時代的到來,AI算力逐漸變成重要的戰(zhàn)略資源,對現(xiàn)有AI芯片也提出了前所未有的挑戰(zhàn):大算力的需求、高吞吐量與低延時、高效內(nèi)存管理、能耗等等。
    的頭像 發(fā)表于 09-24 16:57 ?1181次閱讀

    關(guān)于一些有助于優(yōu)化電源設(shè)計的新型材料

    眾所周知,人們對更高電源效率的追求正在推動性能的全方位提升。材料科學(xué)的進步對于優(yōu)化電源設(shè)計和開發(fā)更高效、更緊湊和更可靠的解決方案發(fā)揮著關(guān)鍵作用。下文列出了一些有助于優(yōu)化
    的頭像 發(fā)表于 08-29 15:26 ?754次閱讀

    FPGA設(shè)計面臨的挑戰(zhàn)和解決方案

    設(shè)計可靠的可編程邏輯門陣列(FPGA)對于不容故障的系統(tǒng)來說是項具有挑戰(zhàn)性的任務(wù)。本文介紹FPGA設(shè)計的復(fù)雜性,重點關(guān)注如何在提高可靠性的同時管理隨之帶來的功耗增加、設(shè)計復(fù)雜性和潛在
    的頭像 發(fā)表于 08-06 11:33 ?982次閱讀

    FPGA設(shè)計中的功率計算

    將增加成本。散熱裝置對系統(tǒng)可靠性至關(guān)重要。所有器件都已列出了對器件結(jié)溫容忍度的界限。超過這些界限,將可能導(dǎo)致運行效率低下,或者更糟糕的是導(dǎo)致系統(tǒng)永久地損壞。當(dāng)然,也可以采用一些技術(shù)來緩解
    發(fā)表于 07-31 22:37

    FPGA電路設(shè)計的一些技巧

    FPGA設(shè)計有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計中會有一些獨特的方法能夠參照。
    發(fā)表于 07-21 20:20