chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

用一半的數(shù)據(jù)速率來提供同樣的視頻質量

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2021-11-10 09:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這是因為有希望實現(xiàn)高效視頻編碼或HEVC。也被稱為H.265,它是H.264/MPEG-4高級視頻編碼 (AVC) 標準的后續(xù)標準。HEVC提供同樣的視頻質量,但是將數(shù)據(jù)帶寬減少50%。這使得HEVC不但非常適合于傳輸標清 (SD) 內容,而且適用于更高分辨率和幀速率高清 (HD) 和超高清 (UltraHD) 視頻,其中包括速率為60fps的4K視頻。

HEVC是一個高效,但是處理密集的視頻標準,此標準編碼復雜度是H.264的5倍至10倍,解碼復雜度是H.264的2倍。這意味著需要巨大的處理能力,并且必須在針對商用和消費類系統(tǒng)的可行功率包絡幅度內實現(xiàn)。TI TMS320C6678 8個內核DSP能夠以僅僅10W的功率在很長的距離上傳送320GMAC和160 GFLOP,而又不會增加功率預算,從而緩解了性能問題。

另外一點需要注意的是,諸如針對H.265而定義的標準通常規(guī)定了解碼過程,但是不規(guī)定編碼是如何實現(xiàn)的。這就需要編碼系統(tǒng)設計人員去考慮性能/延遲/功率之間的均衡關系,并生成一個相容比特流。此外,與H.264一樣,HEVC標準會在未來幾年有所發(fā)展,其中包括針對特定問題域和/或市場細分的改進與提升。因此,在選擇編碼器解決方案和相關處理平臺時需要考慮的一個重要因素就是它實現(xiàn)解決方案的靈活性。在這個方面,DSP經(jīng)優(yōu)化的編碼看上去在通用處理器ASIC/FPGA等實線連接的解決方案之間提供一個讓人能夠接受的媒介。

為了顯示出在TI處理器上的輕松實現(xiàn),TI已經(jīng)在近期發(fā)布了一款針對HEVC的TI設計。這款免費設計表現(xiàn)出,如何用一個或多個C6678 DSP來實時執(zhí)行一個高功效、軟件H.265/HEVC解決方案;這個解決方案可在分辨率、幀速率和系統(tǒng)配置范圍內縮放。單通道HEVC 720p30實時編碼器和單通道HEVC 1080p60實時解碼器的一個專門使用情況也包括在內。此設計包括針對TI TMDSEVM6678電路板的電路原理圖、設計文件、和物料清單,以及免費軟件,其中包括TI的C66x經(jīng)優(yōu)化HEVC編碼器和解碼器,TI的多內核軟件開發(fā)套件 (MCSDK) 框架和其它軟件包。與現(xiàn)有的H.264x編碼器相比,TI特性豐富的HEVC編碼器將比特率節(jié)省了大約40%,而同時又支持多種分辨率、系統(tǒng)配置和幀速率。

在與HEVC TI設計一同提供的設計指南中查看所支持的不同配置、性能基準測試和電路板級功率估算值。我們也十分想聽一聽你對于HEVC的看法,談一談這項技術的使用,以及在面對不斷增長的視頻數(shù)據(jù)流量時它所遇到的困難與阻礙。

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 視頻
    +關注

    關注

    6

    文章

    1993

    瀏覽量

    74455
  • 數(shù)據(jù)速率

    關注

    0

    文章

    34

    瀏覽量

    12217
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    同樣是管設備,為什么他們的維修成本比你低一半?

    不少管理者困惑:設備型號、生產規(guī)模相近,為何部分企業(yè)維修成本能低一半?答案藏在設備管理的精細化與技術應用深度里。結合中設智控的行業(yè)實操案例,可找到降本關鍵路徑。
    的頭像 發(fā)表于 09-10 09:50 ?244次閱讀
    <b class='flag-5'>同樣</b>是管設備,為什么他們的維修成本比你低<b class='flag-5'>一半</b>?

    DLPC3479使用External Video Mode模式能正常投影圖像,切換External Pattern Streaming Mode后只有一半圖像正常的原因?

    DLPC3479: 使用External Video Mode 模式能正常投影圖像,切換External Pattern Streaming Mode后只有一半圖像正常,是什么原因?
    發(fā)表于 02-21 10:54

    ADS1147設置寄存器輸出速率時,從0到2000sps采集到的都是一半,是怎么回事?

    ADS1147當設置寄存器輸出速率時,從0到2000sps,采集到的都是一半,是怎么回事?
    發(fā)表于 01-22 07:39

    ADS7841測量范圍減為一半是什么原因?

    ADS7841測量范圍減為一半?ADS7841,4通道,12bit,VCC與Vref都是+5v,按說0-5v對應輸出為0-4095,為啥我測得的是0-2.5v對應的0-4095?2.5v以上又
    發(fā)表于 01-21 06:49

    曝英偉達一半員工凈資產破億

    英偉達一半員工凈資產破億的消息引起了廣泛關注;還沖上百度熱搜。據(jù)最新的統(tǒng)計數(shù)據(jù)顯示,英偉達已有78%的員工成為了百萬(美元)富翁,這數(shù)字令人咋舌。而更令人震驚的是,其中一半員工的凈資
    的頭像 發(fā)表于 01-14 18:15 ?757次閱讀

    調試ADS5474時發(fā)現(xiàn)其輸出的14bit數(shù)據(jù)中,Data13直是高電平導致其AD的輸入范圍只有原來的一半了,怎么回事?

    最近調試ADS5474時發(fā)現(xiàn)其輸出的14bit(Data13:0)數(shù)據(jù)中,Data13直是高電平,這樣導致其AD的輸入范圍只有原來的一半了,是怎么回事了? 空采的情況下也是Data13 為高
    發(fā)表于 12-25 08:19

    SPI配置ADS7229芯片,外部時鐘SCLK和內部時鐘CCLK有區(qū)別嗎?

    頻率會減小一半使用 2.手冊中在說明配置內部寄存器時,并沒有說什么腳電平如何拉低和拉高,所以想使用外部SPI提供的時鐘也沒辦法做到,在配置為內部時鐘或外部時鐘時對SPI讀寫數(shù)據(jù)有什么區(qū)別嗎? 3.關于
    發(fā)表于 12-23 07:58

    ADS131A02根據(jù)2倍以上的采樣速率數(shù)據(jù)更新速率采樣正弦波,做數(shù)據(jù)波形顯示時會嚴重失真,如何解決?

    時,幅度和波形正確; 2、8K的數(shù)據(jù)更新速率去采集時,10Hz以內沒問題,2K和4K數(shù)據(jù)波形正軸下翻; 3、
    發(fā)表于 12-20 06:20

    ADS1256第次上電的時候,采集的ADC信號是實際值的一半,為什么?

    最近在用ADS1256這款ADC芯片,出現(xiàn)了個很怪異的問題。當我第次上電的時候,采集的ADC信號是實際值的一半,重新上電后又正常了。 但是并不是每次第
    發(fā)表于 12-13 15:33

    關于逆變器的電流峰值控制,為啥電流波形只有一半?

    我是用電流峰值控制方法去做反激式逆變器的。為啥我副邊電流波形只有一半呢。硬件定是好的,軟件是我自己寫的,不知道是程序哪里出了問題,希望能解答
    發(fā)表于 12-10 16:24

    ADS8353配置寄存器0x8400,轉換結果是實際值的一半,為什么?

    配置寄存器0x8400,轉換結果是實際值的一半?;刈xCFR為0x0400,改變配置0x8600,回讀CFR還是0x0400。好像沒有寫入CFR 100K到11.25M的時鐘都試過。測試結果證明
    發(fā)表于 11-26 06:32

    ADS1291采集得到的信號幅值是方波的一半還少,怎樣處理?

    (00), RSP1(02),RSP2(07), GPIO(0C) 用于方波測試信號(1mv,500sps),得到的數(shù)據(jù)MTLAB仿真出來發(fā)現(xiàn)個周期包含512個點,不是500。然后正常采集設置成
    發(fā)表于 11-22 06:59

    DAC71416 SPI的時鐘信號SCLK為25MHz時,一半端口沒輸出是怎么回事?

    spi周期的波形 主要問題應該不是spi不行,因為有一半端口是正常輸出的,但時鐘頻率不算高,說明書能到50MHz。修改時鐘到12.5MHz就所有端口都正常。
    發(fā)表于 11-19 06:01

    ADS8686S讀取值為實際值一半,是什么原因導致的?

    ADS8686S使用SPI串行通訊,軟件模式;SDOA單線數(shù)據(jù),終端配置±5V量程,剛開開始運行均正常,校準系數(shù)都對,突然code值變?yōu)?b class='flag-5'>一半;改變輸入值也成比例變化,錄波波形也正常,幅值也是一半
    發(fā)表于 11-18 07:48

    基于Arm架構的珠峰芯片加速極致視頻體驗

    視頻編解碼技術作為支撐超高清視頻及泛音視頻產業(yè)發(fā)展的基石,其重要性愈發(fā)凸顯。H.264/AVC 是目前廣泛使用的編解碼標準,能夠在較低的數(shù)據(jù)速率
    的頭像 發(fā)表于 11-01 13:54 ?3604次閱讀
    基于Arm架構的珠峰芯片加速極致<b class='flag-5'>視頻</b>體驗