chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado中如何做set_input_delay約束

C29F_xilinx_inc ? 來源:用戶發(fā)布 ? 作者:用戶發(fā)布 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

參考:https://forums.xilinx.com/t5/Timing-Analysis/Hold-violation-in-ISERDES/t...

前言
在STA中,要分析上游器件和FPGA之間的時序關(guān)系就得指定input delay。

流程
什么是input delay:約定上游芯片輸出及時鐘之間的關(guān)系。約束的目的就是看適配后的時序關(guān)系是什么樣的。
以下以源同步接口舉例,上游芯片發(fā)送data和隨路時鐘到下游FPGA芯片端口進行接收,使用解串原語對數(shù)據(jù)進行解串。

pYYBAGIMpPiAJRgVAAEEa2Qfeos921.png

這里使用的DCLK為:4.464ns。時鐘與數(shù)據(jù)關(guān)系是DDR中心對齊。

pYYBAGIMpPmAHxLTAABePn773wM725.png

40M下的建立保持時間如下:Tsu=0.72ns,Tho = 0.82ns。

poYBAGIMpPuANOqlAADKddXWqGQ863.png

上vivado中語言模板中找模板。把Tsu、Tho抄進去對應dv_bre、dv_are、dv_bfe、dv_afe。dv_bre指的是時鐘沿前穩(wěn)定的時間,這個時間可以用示波器測出來,或者看datasheet上的建立保持時間(這之間的數(shù)據(jù)肯定是穩(wěn)定的)。

pYYBAGIMpPyACxP0AAJIQqM4iAo660.jpg

得到:min=Tho=0.82ns,max=T/2-Tsu=4.464/2-0.72=1.512ns;這里假定時鐘和數(shù)據(jù)到FPGA的路徑長度是一致的(由PCB布線保證)。

set_input_delay -clock [get_clocks adc_dco_clk] -clock_fall -min -add_delay 0.820 [get_ports i_data_ch0_p]
set_input_delay -clock [get_clocks adc_dco_clk] -clock_fall -max -add_delay 1.512 [get_ports i_data_ch0_p]
set_input_delay -clock [get_clocks adc_dco_clk] -min -add_delay 0.820 [get_ports i_data_ch0_p]
set_input_delay -clock [get_clocks adc_dco_clk] -max -add_delay 1.512 [get_ports i_data_ch0_p]

編譯分析STA結(jié)果:
本次時鐘路徑:IBUFDS→BUFIO→ISERDESE 差分時鐘經(jīng)過IBUFDS變?yōu)閱味?,?jīng)過IOB中的BUFIO送入ISERDESE。

poYBAGIMpP6ABcoBAAFp0SjRROA029.jpg

本次數(shù)據(jù)路徑:IBUFDS→ISERDESE 差分數(shù)據(jù)經(jīng)過IBUFDS變成單端送入ISERDESE。

pYYBAGIMpQCAJcKCAAHJ0fu3uNo015.jpg

則要求數(shù)據(jù)在2.904ns時候到來,但數(shù)據(jù)抵達時刻是1.559ns,出現(xiàn)了保持違例:1.559-2.904 = -1.345ns。

也就是說數(shù)據(jù)來早了,提前撤銷導致了保持違例。另一個角度說是時鐘來晚了。

所以要解決這個問題,可以讓數(shù)據(jù)晚點來,或者讓時鐘早點來。

對于片內(nèi)邏輯間的保持不滿足可以插LUT1,但接口IOB部分就沒法插了,于是上網(wǎng)上找方法。

參考前面參考鏈接可知:可使用IODELAY原語對數(shù)據(jù)進行相應的延時,達到保持時間的滿足。
這里1.345ns/78ps=18拍,即IODELAY至少需要延遲18拍;
時序約束文件中參考下述圖片寫,但我還沒有驗證過,待驗證,理論可行,估計就可以STA通過了。

poYBAGIMpQKADDdcAAMmZLC-biE283.jpg

這個延時可以通過時序訓練或者手動調(diào)節(jié),找尋合適點。具體可參考:xapp524-serial-lvds-adc-interface.pdf

如果是動態(tài)調(diào)節(jié)TAP值,那么STA就沒卵用了,STA的前提是假定TAP值為定值。

以上。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7314

    瀏覽量

    93914
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    846

    瀏覽量

    70434
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問如何在e203安裝linux操作系統(tǒng)?

    本人用的板子是Xilinx的XC7A100TFGG484-2L,編譯軟件是vivado2017.4。目前比特流已經(jīng)成功生成,我已經(jīng)把其固化進了板子?,F(xiàn)在的我想在我固化后的板子里面裝一個linux操作系統(tǒng),應該如何做?
    發(fā)表于 11-07 07:32

    win10環(huán)境下使用vivado生成.bit與.mcs文件

    到工程。 5.添加約束文件。將fpga目錄下的constrs文件夾復制到工程,然后添加約束文件。 6.將fpga目錄下的ip.tcl和cfgmem.tcl文件復制到工
    發(fā)表于 10-27 08:25

    時序約束問題的解決辦法

    在使用vivado對 Verilog 代碼進行綜合后,點擊“SYNTHESIS”下的“Report Timing Summary”,可以查看綜合后的時序報告,查看 Setup Time 和 Hold
    發(fā)表于 10-24 09:55

    蜂鳥e203移植fpga上如何修改約束文件

    第一步:我們先導入官方網(wǎng)站蜂鳥e203的代碼提供的e203添加進去,并加入ddr200T的 src.文件的system.v文件并加入約束文件(constrs文件夾之中
    發(fā)表于 10-24 07:18

    時序約束管腳綁定不成功問題

    {[新手提問]: 關(guān)于引腳綁定問題}在綁定vivado引腳時,選項沒有原理圖可綁定的引腳,需要綁定的引腳在l/O Bank88,但是我需要綁定的引腳只能綁定l/O bank65上的引腳,引腳選擇
    發(fā)表于 08-21 17:18

    請問IR900路由器如何做端口映射?

    IR900 路由器如何做端口映射?
    發(fā)表于 08-06 08:29

    Vivado無法選中開發(fā)板的常見原因及解決方法

    對應的器件信息和約束文件(XDC),大大簡化工程初始化流程。然而,在某些情況下,我們可能會發(fā)現(xiàn) Vivado 的界面無法選中目標開發(fā)板,導致只能手動選擇器件。那么,遇到這種情況該如何處理呢?
    的頭像 發(fā)表于 07-15 10:19 ?1373次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    PCB Layout 約束管理,助力優(yōu)化設計

    本文重點PCBlayout約束管理在設計的重要性Layout約束有助避免一些設計問題設計可以使用的不同約束在PCB設計規(guī)則和
    的頭像 發(fā)表于 05-16 13:02 ?793次閱讀
    PCB Layout <b class='flag-5'>約束</b>管理,助力優(yōu)化設計

    FPGA時序約束之設置時鐘組

    Vivado時序分析工具默認會分析設計中所有時鐘相關(guān)的時序路徑,除非時序約束設置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?958次閱讀
    FPGA時序<b class='flag-5'>約束</b>之設置時鐘組

    嵌入式學習-飛凌嵌入式ElfBoard ELF 1板卡-input子系統(tǒng)之基于input子系統(tǒng)的光線傳感器驅(qū)動

    BH1726_VIO_MAX_UV(1950000) #define ALS_SET_MIN_DELAY_TIME(100) 寄存器參數(shù)相關(guān)定義,從Register MAP表可以看到ADC_EN由寄存器0x80的第
    發(fā)表于 04-16 11:05

    飛凌嵌入式ElfBoard ELF 1板卡-input子系統(tǒng)之基于input子系統(tǒng)的光線傳感器驅(qū)動

    ALS_SET_MIN_DELAY_TIME(100) 寄存器參數(shù)相關(guān)定義,從Register MAP表可以看到ADC_EN由寄存器0x80的第1位來控制,下表可以得知0表示ADC測量停止,1表示ADC測量開始。所以定義ADC_EN_ON
    發(fā)表于 04-16 10:39

    飛凌嵌入式ElfBoard ELF 1板卡-input子系統(tǒng)之基于input子系統(tǒng)的按鍵驅(qū)動

    = gpio_to_irq(gpio);// 設置支持按鍵事件set_bit(EV_KEY, input_dev->evbit);// 設置支持按鍵類型為KEY_ENTERset_bit
    發(fā)表于 04-15 10:58

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件,添加或創(chuàng)建設計的工程源文件后,需要創(chuàng)建xdc文件設置時序約束。時序約束文件可以直接創(chuàng)建或添加已存
    的頭像 發(fā)表于 03-24 09:44 ?4367次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序<b class='flag-5'>約束</b>

    AMD Vivado Design Suite IDE的設計分析簡介

    本文檔涵蓋了如何驅(qū)動 AMD Vivado Design Suite 來分析和改善您的設計。
    的頭像 發(fā)表于 02-19 11:22 ?897次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE<b class='flag-5'>中</b>的設計分析簡介

    ADC08D500要一起工作Interleaving的話,需要在ADC CLK Input端各接一個Delay Line IC對嗎?

    目前我們有一個問題想請教,如果我們有兩顆ADC08D500要一起工作Interleaving的話,需要在ADC CLK Input端各接一個Delay Line IC對嗎?
    發(fā)表于 12-12 08:39