chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V應(yīng)用實(shí)例:網(wǎng)關(guān)實(shí)現(xiàn)

貿(mào)澤電子 ? 來(lái)源:貿(mào)澤電子 ? 作者:貿(mào)澤電子 ? 2022-04-06 16:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V等精簡(jiǎn)指令集架構(gòu)(ISA)比復(fù)雜指令集架構(gòu)更高效,并且占用資源更少。工業(yè)物聯(lián)網(wǎng)(IIoT)應(yīng)用通常不僅需要模塊之間具有高度連接性和協(xié)作水平,還需要保持較低成本以及降低功耗。Terasic T-Core FPGA MAX 10開(kāi)發(fā)板圍繞針對(duì)基于RISC-V設(shè)計(jì)的IntelMAX 10 FPGA構(gòu)建,提供了一套綜合硬件設(shè)計(jì)平臺(tái),是控制面或數(shù)據(jù)路徑應(yīng)用中用于經(jīng)濟(jì)高效設(shè)計(jì)的一款出色的開(kāi)發(fā)解決方案,通過(guò)高水準(zhǔn)的可編程邏輯來(lái)實(shí)現(xiàn)其設(shè)計(jì)靈活性。

工業(yè)物聯(lián)網(wǎng)應(yīng)用中的網(wǎng)關(guān)

物聯(lián)網(wǎng)(IoT)網(wǎng)關(guān)將眾多傳感器讀數(shù)(通常使用模擬、數(shù)字或簡(jiǎn)單的串行通信)組合并橋接到更高級(jí)別的串行通信通道(如簡(jiǎn)單的UART)、更復(fù)雜的通道(如I2C或SSI,乃至CANUSB以太網(wǎng))。這種橋接通常會(huì)進(jìn)行一些本地計(jì)算,這樣就不需要將原始數(shù)據(jù)發(fā)送到云端,而是在傳感器讀數(shù)超出范圍時(shí)便發(fā)送通知。

用于這類物聯(lián)網(wǎng)橋接的開(kāi)發(fā)平臺(tái)需要極大的靈活性——在傳感器端支持各種模擬輸入、通用輸入和簡(jiǎn)單串行通信;在管理端提供更高級(jí)別的通信(如I2C和SSI)——同時(shí)還提供用于數(shù)據(jù)處理的計(jì)算和存儲(chǔ)能力。

這種橋接類型的一款理想目標(biāo)開(kāi)發(fā)板是Terasic Technologies T-Core FPGA MAX 10開(kāi)發(fā)板。MAX 10 FPGA可以部署許多標(biāo)準(zhǔn)串行接口可編程邏輯元件,還可以托管RISC-V內(nèi)核來(lái)執(zhí)行處理任務(wù),并且還帶有一個(gè)板外QSPI閃存設(shè)備,用于源代碼和數(shù)據(jù)存儲(chǔ)。該FPGA具有雙ADC,最多有10個(gè)針腳用于傳感器讀數(shù)。該開(kāi)發(fā)板有12個(gè)I/O針腳,可用于通用用途或用作I2C或SSI通信通道。

在Terasic T-Core FPGA MAX 10開(kāi)發(fā)板上實(shí)現(xiàn)橋接應(yīng)用的RISC-V

在開(kāi)發(fā)板上實(shí)現(xiàn)高效的RISC-V處理器,可謂非常契合物聯(lián)網(wǎng)橋的許多關(guān)鍵要求,此舉最關(guān)鍵的方面包括在功率和處理方面實(shí)現(xiàn)更高的效率、更低的成本、廣泛的協(xié)議靈活性和強(qiáng)大的安全性。

高效率

RISC-V ISA的基本優(yōu)點(diǎn)之一就是其處理效率。簡(jiǎn)單的CPU操作無(wú)需特殊的處理器寄存器即可直接使用內(nèi)存,從而提高了速度并減少了所需的內(nèi)存占用。利用緩存子系統(tǒng),頻繁使用的位置會(huì)自動(dòng)可用,并且訪問(wèn)時(shí)間更短,從而帶來(lái)了快速專門寄存器訪問(wèn)的優(yōu)勢(shì),無(wú)需進(jìn)行復(fù)雜、低效的編程。

網(wǎng)關(guān)通過(guò)較低的功耗和較小的代碼空間而受益于這種優(yōu)勢(shì)。而且,網(wǎng)關(guān)是高度數(shù)據(jù)傳輸密集型的,因?yàn)閿?shù)據(jù)包通常僅僅是被傳輸、分解或縫合在一起。從一種協(xié)議更改為另一種協(xié)議所需的處理很少,這樣就使高效的內(nèi)存搬運(yùn)成為關(guān)鍵優(yōu)勢(shì)。更高效的處理還有助于實(shí)現(xiàn)面向AI的網(wǎng)關(guān)功能,以識(shí)別異常事件,并在潛在問(wèn)題變成真正問(wèn)題之前對(duì)其進(jìn)行預(yù)測(cè)。

靈活性和協(xié)議支持

網(wǎng)關(guān)在協(xié)議、操作系統(tǒng)以及物理連接和模塊化結(jié)構(gòu)方面需要靈活。RISC-V開(kāi)源架構(gòu)讓支持各種協(xié)議和適應(yīng)不斷變化的需求變得容易。通過(guò)訪問(wèn)外圍驅(qū)動(dòng)程序和堆棧的源代碼以及相關(guān)協(xié)議,可以輕松地在開(kāi)發(fā)過(guò)程中甚至部署后根據(jù)需要對(duì)其進(jìn)行修改。這使外圍設(shè)備便于模塊化,使得協(xié)議能夠隨著行業(yè)標(biāo)準(zhǔn)的變化輕松互換、更新或增強(qiáng),這樣就可以延長(zhǎng)IIoT網(wǎng)關(guān)的生命周期,并降低整體系統(tǒng)部署成本,這是IIoT實(shí)施中的關(guān)鍵因素。

安全性

實(shí)現(xiàn)信任根需要基于RISC-V硬件的安全性,而信任根是任何強(qiáng)大的安全系統(tǒng)的基礎(chǔ)。信任根是眾多安全相關(guān)功能(例如安全啟動(dòng)、加密計(jì)算、安全密鑰和證書存儲(chǔ))的已知安全起點(diǎn)。信任根通常通過(guò)用于保護(hù)安全數(shù)據(jù)和外圍功能、實(shí)現(xiàn)篡改保護(hù)、生成密鑰并為應(yīng)用軟件提供安全更新的專門硬件提供支持。當(dāng)系統(tǒng)需要云存儲(chǔ)時(shí),網(wǎng)關(guān)可以使用受信任的加密標(biāo)準(zhǔn)來(lái)保護(hù)往返于云的數(shù)據(jù)。

利用可用于加密、解密、證書管理和安全數(shù)據(jù)通信協(xié)議的開(kāi)源實(shí)現(xiàn),開(kāi)發(fā)人員可以訪問(wèn)所有與安全性相關(guān)的代碼,從而使測(cè)試和驗(yàn)證設(shè)計(jì)的穩(wěn)健性更加容易。此外,開(kāi)源環(huán)境的另一個(gè)好處是,能夠根據(jù)特定的應(yīng)用需求自定義和升級(jí)代碼,而無(wú)需等待第三方開(kāi)發(fā)和發(fā)布定期更新。

總結(jié)

隨著IIoT環(huán)境產(chǎn)生新的應(yīng)用和收入流,網(wǎng)關(guān)將繼續(xù)發(fā)展。隨著它們變得越來(lái)越復(fù)雜,將需要額外的處理能力,這意味著還需要在網(wǎng)關(guān)內(nèi)進(jìn)行更多的數(shù)據(jù)處理,以盡可能減少發(fā)送到云的數(shù)據(jù)流量。Terasic T-Core FPGA MAX 10開(kāi)發(fā)板可為開(kāi)發(fā)人員提供所需的工具,為這些數(shù)據(jù)密集型應(yīng)用設(shè)計(jì)經(jīng)濟(jì)高效的單芯片解決方案。隨套件提供的開(kāi)箱即用型RISC-V支持有助于滿足當(dāng)前和未來(lái)物聯(lián)網(wǎng)網(wǎng)橋所需的效率、靈活性和安全性。

該發(fā)布文章為獨(dú)家原創(chuàng)文章,轉(zhuǎn)載請(qǐng)注明來(lái)源。對(duì)于未經(jīng)許可的復(fù)制和不符合要求的轉(zhuǎn)載我們將保留依法追究法律責(zé)任的權(quán)利。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 網(wǎng)關(guān)
    +關(guān)注

    關(guān)注

    9

    文章

    6214

    瀏覽量

    54978
  • 開(kāi)發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    6026

    瀏覽量

    110611
  • RISC-V
    +關(guān)注

    關(guān)注

    47

    文章

    2706

    瀏覽量

    51177

原文標(biāo)題:RISC-V應(yīng)用實(shí)例:網(wǎng)關(guān)實(shí)現(xiàn)

文章出處:【微信號(hào):貿(mào)澤電子,微信公眾號(hào):貿(mào)澤電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RISC-V B擴(kuò)展介紹及實(shí)現(xiàn)

    B擴(kuò)展簡(jiǎn)介 RISCV B擴(kuò)展指的是RISCV用于位運(yùn)算加速的一個(gè)擴(kuò)展指令集,目的是使用一條指令實(shí)現(xiàn)原本需要2-3條指令才能實(shí)現(xiàn)的位操作指令。具體包含內(nèi)容如下: B擴(kuò)展就是RISC-V一個(gè)可選
    發(fā)表于 10-21 13:01

    RISC-V 手冊(cè)

    年提出。其核心理念是開(kāi)放性與模塊化設(shè)計(jì),與x86(CISC)和ARM(RISC)形成差異化競(jìng)爭(zhēng),現(xiàn)已成為全球芯片創(chuàng)新的重要驅(qū)動(dòng)力135。核心特點(diǎn)與優(yōu)勢(shì)開(kāi)源開(kāi)放RISC-V采用開(kāi)放標(biāo)準(zhǔn)協(xié)議,無(wú)專利壁壘與授權(quán)費(fèi)用,開(kāi)發(fā)者可自由使用、修改和實(shí)
    發(fā)表于 07-28 16:27 ?9次下載

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競(jìng)爭(zhēng)格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計(jì)算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開(kāi)源、精簡(jiǎn)以及模塊化的靈活優(yōu)勢(shì),日益成為業(yè)界焦點(diǎn),也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?499次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    芯來(lái)科技亮相RISC-V Day Tokyo 2025

    產(chǎn)品、行業(yè)領(lǐng)袖、開(kāi)發(fā)者與生態(tài)伙伴。大家共同探索RISC-V架構(gòu)的技術(shù)突破與產(chǎn)業(yè)應(yīng)用,實(shí)現(xiàn)相互協(xié)作,推動(dòng)RISC-V生態(tài)的開(kāi)放與繁榮。
    的頭像 發(fā)表于 03-03 14:07 ?834次閱讀

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    和模塊化設(shè)計(jì)成為其顯著優(yōu)勢(shì)。物聯(lián)網(wǎng)設(shè)備通常需要長(zhǎng)時(shí)間運(yùn)行,且對(duì)體積和功耗有嚴(yán)格要求。RISC-V芯片通過(guò)精簡(jiǎn)指令集和優(yōu)化設(shè)計(jì),實(shí)現(xiàn)了低功耗的同時(shí)保持了高性能,非常適合用于傳感器節(jié)點(diǎn)、智能家居控制器
    發(fā)表于 01-29 08:38

    RISC-V MCU技術(shù)

    嘿,咱來(lái)聊聊RISC-V MCU技術(shù)哈。 這RISC-V MCU技術(shù)呢,簡(jiǎn)單來(lái)說(shuō)就是基于一個(gè)叫RISC-V的指令集架構(gòu)做出的微控制器技術(shù)。RISC-V這個(gè)啊,2010年的時(shí)候,是加州大
    發(fā)表于 01-19 11:50

    risc-v芯片在電機(jī)領(lǐng)域的應(yīng)用展望

    具體應(yīng)用場(chǎng)景進(jìn)行靈活定制,從而實(shí)現(xiàn)更高效的控制算法和更優(yōu)化的性能表現(xiàn)。 此外,RISC-V芯片還支持多核架構(gòu),這使得電機(jī)控制系統(tǒng)能夠同時(shí)處理多個(gè)任務(wù),提高整體運(yùn)行效率。在電機(jī)驅(qū)動(dòng)方面,多核架構(gòu)能夠使得
    發(fā)表于 12-28 17:20

    RISC-V芯片問(wèn)題

    RISC-V高端芯片有哪些,目前生態(tài)怎樣?
    發(fā)表于 12-27 16:41

    RISC-V架構(gòu)及MRS開(kāi)發(fā)環(huán)境回顧

    的指令集使用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母來(lái)表示。RISC-V最基本也是唯一強(qiáng) 制要求實(shí)現(xiàn)的指令集部分是由I字母表示的基本整數(shù)指令子集,使用該整數(shù)指令子集,便能夠實(shí)現(xiàn)完整的軟件編譯器
    發(fā)表于 12-16 23:08

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢(shì),適用于不同的應(yīng)用場(chǎng)景。 1. RISC-V架構(gòu) RISC-V(讀作“risk-five”)是一種開(kāi)源
    的頭像 發(fā)表于 12-11 17:50 ?4020次閱讀

    2024年RISC-V產(chǎn)品和應(yīng)用創(chuàng)新案例征集活動(dòng)公告

    2024年RISC-V產(chǎn)品和應(yīng)用創(chuàng)新案例征集活動(dòng)公告為推進(jìn)RISC-V產(chǎn)業(yè)生態(tài)發(fā)展,中國(guó)互聯(lián)網(wǎng)發(fā)展基金會(huì)、中國(guó)開(kāi)放指令生態(tài)(RISC-V)聯(lián)盟、中國(guó)電子工業(yè)標(biāo)準(zhǔn)化技術(shù)協(xié)會(huì)RISC-V
    的頭像 發(fā)表于 12-01 01:01 ?612次閱讀
    2024年<b class='flag-5'>RISC-V</b>產(chǎn)品和應(yīng)用創(chuàng)新案例征集活動(dòng)公告

    關(guān)于RISC-V學(xué)習(xí)路線圖推薦

    一個(gè)號(hào)的RISC-V學(xué)習(xí)路線圖可以幫助學(xué)習(xí)者系統(tǒng)地掌握RISC-V架構(gòu)的相關(guān)知識(shí)。比如以下是一個(gè)較好的RISC-V學(xué)習(xí)路線圖: 一、基礎(chǔ)知識(shí)準(zhǔn)備 計(jì)算機(jī)體系結(jié)構(gòu)基礎(chǔ) : 了解計(jì)算機(jī)的基本組成、指令集
    發(fā)表于 11-30 15:21

    RISC-V能否復(fù)制Linux 的成功?》

    個(gè)角度來(lái)看,RISC-V ISA是推動(dòng)RISC-V發(fā)展的關(guān)鍵因素。回想20年前,基于Linux內(nèi)核的實(shí)現(xiàn)方案非常多,遠(yuǎn)遠(yuǎn)超過(guò)今天基于RISC-V ISA的
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    ,這限制了處理器的靈活性和指令集的擴(kuò)展能力。而RISC-V指令集架構(gòu)采用了可變長(zhǎng)度的指令,可以實(shí)現(xiàn)更加靈活和高效的指令集擴(kuò)展和自定義。 可定制性:Krste Asanovic認(rèn)為,處理器的設(shè)計(jì)應(yīng)該是可
    發(fā)表于 11-16 16:14

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    計(jì)算機(jī)由控制整體的CPU(中央處理器)和加速器兩部分構(gòu)成。在AI計(jì)算中,功耗和效率是兩個(gè)關(guān)鍵因素。RISC-V架構(gòu)通過(guò)其簡(jiǎn)潔的設(shè)計(jì)和定制化的擴(kuò)展,可以實(shí)現(xiàn)高效的能量使用。該架構(gòu)能夠通過(guò)小型且高效的處理單元
    發(fā)表于 10-31 16:06