chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

異構(gòu)集成趨勢下,如何解決暗硅效應(yīng)?

QuTG_CloudBrain ? 來源:techsugar ? 作者:techsugar ? 2022-04-29 15:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片制造商開始重新審視異構(gòu)系統(tǒng)中應(yīng)該使用多少暗硅,在哪里工作得最好,以及有哪些替代方案可用——這是摩爾定律擴展放緩以及SoC日益分解的直接后果。

暗硅的概念已經(jīng)存在了幾十年,但隨著物聯(lián)網(wǎng)的引入,所有東西都必須安裝在單個芯片上,并使用小電池工作,暗硅才真正開始發(fā)展起來。事實證明,對于智能手表和手機的初始版本來說,這種做法是存疑的。而當時最好的解決方案是關(guān)閉任何基本應(yīng)用不需要的電路。

然而,其他問題接踵而至。例如,當設(shè)備重新通電時,浪涌電流(特別是那些需要更快打開的設(shè)備)會給電路帶來壓力,從而導(dǎo)致芯片損壞。因此,雖然關(guān)閉芯片的某些部件的電源可以減少老化,但快速打開它們也可能引發(fā)問題。在過去十年中,通過低功耗芯片的工程設(shè)計,其中大部分問題已經(jīng)得到解決,并且暗硅加上極其高效的設(shè)計,推動了下一代移動設(shè)備的發(fā)展,同時也對極大縮減了數(shù)據(jù)中心的能源成本。

現(xiàn)在的問題是,除了延長兩次充電之間的時間之外,還能做些什么,而僅僅添加更多的暗硅并不能解決這個問題。相反,人們更加關(guān)注滿足應(yīng)用需求的芯片設(shè)計,而這得益于從設(shè)計到制造流程的一系列開發(fā)。其中:

整個生態(tài)系統(tǒng)一直在圍繞先進封裝發(fā)展和高效設(shè)計工具,OSAT和代工廠提供了經(jīng)過硅驗證的分立元件(如Chiplet)以及各種封裝方法。這使得芯片制造商能夠開發(fā)更復(fù)雜的器件,同時還可以更有效地為特定領(lǐng)域應(yīng)用進行分區(qū)和優(yōu)先排序。

先進的封裝為更短的信號路徑和更快的互連開辟了道路。與大型平面芯片相比,信號在封裝中的傳播距離可能更短,并且這些信號可以通過利用先進的互連和新材料,從而在驅(qū)動時實現(xiàn)更快速、功耗更低的數(shù)據(jù)傳輸。

超低功耗設(shè)計和各種功能(例如接近閾值計算)在很大程度上仍處于觀望狀態(tài),然而目前卻正在受到更廣泛的關(guān)注。此外,在過去十年中,電池內(nèi)部的密度以每年平均5%至6%的速度增長,使設(shè)備能夠使用相同尺寸甚至更小的電池做更多的事情。雖然終端設(shè)備的外形尺寸往往相對一致,但可以在不影響電池壽命的情況下將更多設(shè)備封裝在設(shè)備內(nèi)部。

所有這些變化都是日積月累的。因此,與其關(guān)閉芯片的大部分電源,不如使用較小的芯片或Chiplet來完成更多工作,這可以更具成本和能效。此外,芯片中的各種功能可以在最佳工藝節(jié)點上開發(fā),權(quán)衡成本、用例、靜態(tài)電流泄漏和尺寸等因素。

“還有更多各種各樣的解決方案,”Arm的研發(fā)研究員Rob Aitken表示?!鞍倒璞澈蟮牟糠窒敕ㄊ怯幸粋€固定的功率預(yù)算,特別是對于移動計算。但是,如果縮小設(shè)備,同時提高頻率,那么功率就不會真正改善。相反,最終會得到這個空白空間,并且有各種各樣的想法來解決這個問題。

對于智能手機和可穿戴設(shè)備來說,暗硅是一種經(jīng)過驗證的解決方案,但它不是最有效的解決方案。還有其他選擇,從限制各種組件尺寸到將它們分散在封裝中,從而在增加密度時減少熱效應(yīng)。這對于內(nèi)存尤其有價值,因為內(nèi)存在較低溫度下可以更有效地運行。因此,當附近的電路斷電時,內(nèi)存可能會保持冷卻,但浪涌電流會很快使其過熱。更好的選擇是將內(nèi)存與先進封裝中的主動邏輯物理分離。

“如果溫度太接近最大允許的工作范圍,你可能不得不更頻繁地刷新內(nèi)存,”Rambus的杰出發(fā)明家Steven Woo指出?!爱攦?nèi)存器件過熱時,最終可能會失效。如果器件溫度升高,那就不得不做所謂的節(jié)流。注意縮短以最佳性能運行的時間,或者在短時間內(nèi)運行,讓其再次冷卻下來?!?/p>

所有這些技術(shù)以及其他發(fā)展使移動設(shè)備能夠進行比過去更密集的計算,而不會耗盡?!霸谝苿宇I(lǐng)域,功率實際上升了,”Arm的Aitken認為?!芭c15年前相比,如今的芯片消耗了更多的功率。由于電池技術(shù)的發(fā)展,以及更多的物理區(qū)域,可以讓器件更有效地散熱,從而提高了芯片功率?!?/p>

通過三維層級規(guī)劃隔離芯片的各個部分,并采用各種技術(shù),如動態(tài)電壓頻率調(diào)節(jié),以及一些暗硅,可以更有效地進行熱管理。它也可以使用更少的硅面積來完成,這提高了性能,并為相同器件中的其他功能和特性打開了大門。

這種方法還有其他好處。“過去有理由選擇越來越大的芯片,這樣你就可以將更多的功能集成到單個芯片中,”Fraunhofer IIS自適應(yīng)系統(tǒng)部門工程設(shè)計方法負責人Roland Jancke表示?!叭绻悴恍枰璧哪承┎糠?,那么你可以關(guān)閉它們以節(jié)省電力。但是還有其他原因使用較小的芯片。例如,相較于數(shù)字電路,如果在設(shè)計中包含模擬電路,則通常位于成熟工藝節(jié)點中,因此它會占用更多區(qū)域(這使得減小數(shù)字元件的尺寸更具優(yōu)勢)。而對于RF而言,則需要大量的功率。Chiplet也有安全優(yōu)勢,很難復(fù)制整體系統(tǒng)功能,僅在以相同方式將相同部分集成到相同封裝中時,它才有效。如果你使用這些芯片中的任何一個都失敗了,那么你就錯過了整體功能。

人工智能的影響


重新思考關(guān)閉部件以及關(guān)閉時間的驅(qū)動因素之一涉及人工智能和機器學習,其中芯片設(shè)計旨在實現(xiàn)最大的性能和吞吐量。對于需要非??焖俚靥幚泶罅繑?shù)據(jù)的大型數(shù)據(jù)中心尤其如此。通常,這涉及并行工作的強大處理器內(nèi)核,其中一些內(nèi)核是專門為這些數(shù)據(jù)中心工作負載設(shè)計的,通常與GPU、CPU、某種類型的NPU和DSP結(jié)合使用。問題是這些設(shè)備依賴于穩(wěn)定的數(shù)據(jù)流,并且該數(shù)據(jù)流并不總是一致地流動。

“如果有兩種解決方案,其中一種解決方案更有效地使用晶體管,那么每美元和每瓦特將獲得更多的吞吐量,”Flex Logix首席執(zhí)行官Geoff Tate指出?!耙虼耍瑥目蛻舻慕嵌葋砜?,采用暗硅是不可取的。很難開發(fā)出高利用率的架構(gòu),但利用率越高越好。

在過去的五年里,隨著人工智能變得越來越普遍,人們對什么是最佳方案的看法改變了?!霸谌斯ぶ悄艿脑缙陔A段,第一個挑戰(zhàn)就是讓一些功能發(fā)揮作用并改進模型,使它們越來越好,并沿著學習曲線上升,” Tate指出?!霸跀?shù)據(jù)中心領(lǐng)域,其擁有巨大的預(yù)算和巨額利潤,這使他們能夠做一些以前無法做到的事情。但是,當我們尋求將AI部署到大批量應(yīng)用,且對價格更敏感的解決方案中時,客戶將尋找能夠為其功率預(yù)算和金錢預(yù)算提供最大的推理性能的供應(yīng)商,我們看到的大多數(shù)企業(yè)在達到他們的資金預(yù)算之前就達到了功率預(yù)算。這不僅僅是出于成本原因而有效地使用晶體管。擁有的晶體管越多,泄漏就越多。因此,如果你能用更少的晶體管完成工作,它將更加節(jié)能?!?/p>

在人工智能世界中,“暗硅”也可以具有另一種含義?!氨M管供應(yīng)商試圖提供所有芯片和所有馬力,但當你試圖運行實際的神經(jīng)網(wǎng)絡(luò)模型時,甚至無法獲得接近40%的系統(tǒng),”AMD數(shù)據(jù)中心人工智能和計算市場高級總監(jiān)Nick Ni表示?!耙婵梢苑浅?欤绻銢]有要處理的數(shù)據(jù),那么它們就閑置了。這就是導(dǎo)致暗硅的原因?!?/p>

4c444f20-c786-11ec-bce3-dac502259ad0.jpg

圖 1:AMD 的 3D V-Cache 使用堆疊在處理器上的緩存小芯片(圖源:AMD)

挑戰(zhàn)在于徹底了解需要處理的上下文和數(shù)據(jù)量,然后圍繞這些因素設(shè)計芯片。AMD收購Xilinx的原因之一,以及英特爾收購Altera的原因之一,是能夠微調(diào)其中一些設(shè)備的使用方式???a target="_blank">編程邏輯可以根據(jù)需要動態(tài)重新配置和調(diào)整大小,因此可以根據(jù)需要使用小型FPGA,而不是巨型FPGA。雖然巨型FPGA的效率永遠不如硬連線ASIC,但較小的可編程邏輯芯片可用于減少未充分利用或未利用的硅的數(shù)量。

“雖然能夠為每個市場構(gòu)建定制ASIC會很好,但其中一些用例是如此多樣化,以至于市場變得越來越小,而構(gòu)建ASIC的成本正在上升,”Rambus的Woo表示。“因此,F(xiàn)PGA與x86結(jié)合使用是有意義的。您可以加載位文件以用于特定于市場的工作,然后利用 x86 的通用基礎(chǔ)結(jié)構(gòu)來完成其他所有操作?!?/p>

Chiplet架構(gòu)的影響


Chiplet增加了另一個級別的靈活性,因為芯片尺寸可以根據(jù)特定功能所需的任何條件進行調(diào)整。這意味著可以完全消除芯片中未使用的部分,而不是將其置于睡眠狀態(tài),并且可以將附加功能放在不同的小芯片上。

“芯片尺寸是采用Chiplet的主要驅(qū)動力之一,”TechSearch總裁Jan Vardaman在最近的一次演講中說?!叭缃?,GPU和CPU的芯片尺寸非常大,我們確實必須擁有更多的晶體管。只是我們必須弄清楚如何經(jīng)濟地將所有這些晶體管放在一起并發(fā)揮作用。因此,我們在推動Chiplet采用方面所做的額外工作將使我們能夠制作出更高密度的更精細的封裝。您可以做一些提高電源效率的事情,這在我們的許多應(yīng)用中都非常重要?!?/p>

關(guān)鍵是能夠以最有效的方式將各個部分組合在一起?!拔覀儽仨毮軌蛞砸环N新的方式思考設(shè)計。這是一個系統(tǒng)架構(gòu),“Vardaman表示?!耙驗槟愕玫降氖且粋€更小的模具,這可以提高產(chǎn)量,所以你將使用最先進的節(jié)點來制造需要這些節(jié)點的零件。您不會在高性能邏輯節(jié)點中制造芯片的模擬部分。您將在其他節(jié)點中將其鑄造,因為它更便宜。你要把所有這些放在一起。小芯片是硬 IP 塊。它必須共同優(yōu)化。所有這些東西都可以一起工作。你不能孤立地設(shè)計這些東西?!?/p>

在這種情況下,暗硅只是降低功耗的另一種選擇,而不一定是最好的選擇。雖然它可以為特定功能提供儲備計算能力,但它不是設(shè)計復(fù)雜系統(tǒng)的最有效方法。

總結(jié)


將更多功能封裝到芯片上的能力不斷削弱,但功耗和性能優(yōu)勢也在不斷縮小。因此,芯片制造商正在尋求通過先進封裝來繼續(xù)降低功耗、提升性能。但在封裝中,暗硅并不如單個高性能芯片那么有吸引力,后者的尺寸更具普適性,并且數(shù)量在十億芯片范圍內(nèi)。即使在最理想的條件下,暗硅似乎也顯示出它的年齡。

“我們正處于這種暗硅軌跡中,”Aitken稱?!坝幸欢褨|西進入了暗硅思維過程,這些東西已經(jīng)逐漸成為主流。您將構(gòu)建一個具有許多不同核心功能的芯片。但是,如何始終打開所有功能以最大化提高計算性能仍然是一個非常困難的問題。這是你可能不想回答的問題,因為它會產(chǎn)生大量的熱量,無論如何你都無法處理?!?/p>

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53854

    瀏覽量

    463095
  • 生態(tài)系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    710

    瀏覽量

    21544
  • 異構(gòu)系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    7746
  • 異構(gòu)集成
    +關(guān)注

    關(guān)注

    0

    文章

    41

    瀏覽量

    2275

原文標題:異構(gòu)集成趨勢下,如何解決暗硅效應(yīng)?

文章出處:【微信號:CloudBrain-TT,微信公眾號:云腦智庫】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    西門子Innovator3D IC異構(gòu)集成平臺解決方案

    Innovator3D IC 使用全新的半導(dǎo)體封裝 2.5D 和 3D 技術(shù)平臺與基底,為 ASIC 和小芯片的規(guī)劃和異構(gòu)集成提供了更快和更可預(yù)測的路徑。
    的頭像 發(fā)表于 01-19 15:02 ?125次閱讀
    西門子Innovator3D IC<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>平臺解決方案

    MPO光纖跳線未來趨勢:從800G到集成的技術(shù)演進

    隨著800G/1.6T網(wǎng)絡(luò)普及和光技術(shù)成熟,MPO光纖跳線正經(jīng)歷從機械連接向光電集成的范式轉(zhuǎn)變。本文將探討MPO技術(shù)的未來趨勢,包括更高密度、更低損耗及智能化管理。 趨勢一:超高密度
    的頭像 發(fā)表于 01-16 09:51 ?56次閱讀

    Chiplet與異構(gòu)集成的先進基板技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正處在傳統(tǒng)封裝邊界逐步消解的轉(zhuǎn)型節(jié)點,新的集成范式正在涌現(xiàn)。理解從分立元件到復(fù)雜異構(gòu)集成的發(fā)展過程,需要審視半導(dǎo)體、封裝和載板基板之間的基本關(guān)系在過去十五年中的變化。
    的頭像 發(fā)表于 11-04 11:29 ?1959次閱讀
    Chiplet與<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>的先進基板技術(shù)

    CMOS集成電路中閂鎖效應(yīng)的產(chǎn)生與防護

    閂鎖效應(yīng)(Latch-up)是CMOS集成電路中一種危險的寄生效應(yīng),可能導(dǎo)致芯片瞬間失效甚至永久燒毀。它的本質(zhì)是由芯片內(nèi)部的寄生PNP和NPN雙極型晶體管(BJT)相互作用,形成類似可控
    的頭像 發(fā)表于 10-21 17:30 ?2169次閱讀
    CMOS<b class='flag-5'>集成</b>電路中閂鎖<b class='flag-5'>效應(yīng)</b>的產(chǎn)生與防護

    【2025九峰山論壇】破局摩爾定律:異質(zhì)異構(gòu)集成如何撬動新賽道?

    在半導(dǎo)體產(chǎn)業(yè)不斷演進的歷程中,異質(zhì)異構(gòu)集成技術(shù)正逐漸成為推動行業(yè)突破現(xiàn)有瓶頸、邁向全新發(fā)展階段的關(guān)鍵力量。在這樣的產(chǎn)業(yè)變革背景,九峰山論壇暨化合物半導(dǎo)體產(chǎn)業(yè)博覽會于武漢光谷盛大召開,吸引了來自美國
    的頭像 發(fā)表于 09-30 15:58 ?1473次閱讀
    【2025九峰山論壇】破局摩爾定律:異質(zhì)<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>如何撬動新賽道?

    一文詳解絕緣體上技術(shù)

    絕緣體上(SOI)技術(shù)作為集成電路領(lǐng)域的重要分支,其核心特征在于通過埋氧層(BOX)實現(xiàn)有源層與襯底的電學隔離,從而賦予場效應(yīng)晶體管獨特的電學特性。
    的頭像 發(fā)表于 07-28 15:27 ?2150次閱讀
    一文詳解絕緣體上<b class='flag-5'>硅</b>技術(shù)

    基于異構(gòu)集成的BGA互連可靠性研究

    異構(gòu)集成組件中,互連結(jié)構(gòu)通常是薄弱處,在經(jīng)過溫度循環(huán)、振動等載荷后,互連結(jié)構(gòu)因熱、機械疲勞而斷裂是組件失效的主要原因之一。目前的研究工作主要集中在芯片焊點可靠性上,且通常球形柵格陣列(Ball
    的頭像 發(fā)表于 07-18 11:56 ?2284次閱讀
    基于<b class='flag-5'>硅</b>基<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>的BGA互連可靠性研究

    基于板級封裝的異構(gòu)集成詳解

    基于板級封裝的異構(gòu)集成作為彌合微電子與應(yīng)用差距的關(guān)鍵方法,結(jié)合“延續(xù)摩爾”與“超越摩爾”理念,通過SiP技術(shù)集成多材料(如Si、GaN、光子器件等)裸片及無源元件,借助扇出晶圓級/板級封裝等技術(shù),實現(xiàn)更低成本、風險及更高靈活性,
    的頭像 發(fā)表于 07-18 11:43 ?2575次閱讀
    基于板級封裝的<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>詳解

    一種集成FPGA和DSP芯粒的異構(gòu)系統(tǒng)級封裝

    將多個異構(gòu)芯粒集成在一起進行封裝是一種具有廣闊前景且成本效益高的策略,它能夠構(gòu)建出既靈活又可擴展的系統(tǒng),并且能有效加速多樣化的工作負載。
    的頭像 發(fā)表于 07-03 09:23 ?1828次閱讀
    一種<b class='flag-5'>集成</b>FPGA和DSP芯粒的<b class='flag-5'>異構(gòu)</b>系統(tǒng)級封裝

    與其他材料在集成電路中的比較

    與其他半導(dǎo)體材料在集成電路應(yīng)用中的比較可從以下維度展開分析。
    的頭像 發(fā)表于 06-28 09:09 ?1569次閱讀

    最新議程出爐! | 2025異質(zhì)異構(gòu)集成封裝產(chǎn)業(yè)大會(HIPC 2025)

    異構(gòu)集成封裝產(chǎn)業(yè)大會(浙江寧波)點此報名添加文末微信,加先進封裝群會議議程會議基本信息會議名稱:2025勢銀異質(zhì)異構(gòu)集成封裝產(chǎn)業(yè)大會指導(dǎo)單位:鎮(zhèn)海區(qū)人民政府(擬)
    的頭像 發(fā)表于 03-13 09:41 ?1301次閱讀
    最新議程出爐! | 2025異質(zhì)<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>封裝產(chǎn)業(yè)大會(HIPC 2025)

    在采用異構(gòu)模式推理時,如何檢查每層使用的設(shè)備是什么?

    異構(gòu)模式推理時,無法檢查每層使用的設(shè)備是什么
    發(fā)表于 03-06 06:49

    集成電路技術(shù)的優(yōu)勢與挑戰(zhàn)

    作為半導(dǎo)體材料在集成電路應(yīng)用中的核心地位無可爭議,然而,隨著科技的進步和器件特征尺寸的不斷縮小,集成電路技術(shù)正面臨著一系列挑戰(zhàn),本文分述如下:1.
    的頭像 發(fā)表于 03-03 09:21 ?1530次閱讀
    <b class='flag-5'>硅</b><b class='flag-5'>集成</b>電路技術(shù)的優(yōu)勢與挑戰(zhàn)

    DLP6500顯示圖片非常的,為什么?

    DLP6500顯示圖片非常的DDP4422連接顯示板顯示非常的用DDP4421連接顯示板則能正常顯示 有什么地方要注意的嗎
    發(fā)表于 03-03 07:35

    芯和半導(dǎo)體將參加SEMICON異構(gòu)集成國際會議

    芯和半導(dǎo)體科技(上海)股份有限公司(以下簡稱“芯和半導(dǎo)體”)將于3月25日參加在上海浦東舉辦的SEMICON CHINA展期間的重要會議——異構(gòu)集成(先進封裝)國際會議。作為國內(nèi)Chiplet先進
    的頭像 發(fā)表于 02-21 17:33 ?1228次閱讀