問題:
查看有些原理圖的設(shè)計時,經(jīng)??吹酱恍┬?a target="_blank">電阻,如0Ω,22Ω,33Ω等等,但是也不是一定串。同樣場合有的串,有的不串。這是為什么呢?這里電阻串聯(lián)的意義是什么呢?什么時候需要串電阻呢,阻值取多大呢?
關(guān)于這個問題,我們先看下網(wǎng)上的一些答案:
有人說:參考設(shè)計上推薦的,應(yīng)該是經(jīng)驗設(shè)計預(yù)留,為了后續(xù)調(diào)試方便。
有人說:為了保護(hù)接口,抵抗小能量電壓脈沖,防止信號脈沖損壞接口的。
舉個簡單的例子:
一個串口通訊的提示信號,當(dāng)接上串口時,因為瞬間的插拔產(chǎn)生了一個很窄的電壓脈沖,如果這個脈沖直接打到GPIO口,很可能打壞芯片,但是串了一個小電阻,很容易把能力給消耗掉。如果脈沖是5mA 5.1V,那么過了30Ω后就是5v左右了。
還有人說:主要是基于阻抗匹配方面的考慮,以達(dá)到時序統(tǒng)一,延遲時間,走線電容等不會超過范圍!原因在于LAYOUT時可能走線方面不是很匹配!
那么到底是為了什么呢?
很多時候,高速數(shù)字信號傳輸線上會串電阻,目的是解決阻抗匹配問題,阻抗不匹配會導(dǎo)致信號反射、過沖等問題。
電磁波類似光一樣在同一種介質(zhì)中傳播方向和能量不會衰減,但如果光從一種介質(zhì)發(fā)射到另外一種介質(zhì)的時候會發(fā)生反射和折射現(xiàn)象,那么光到達(dá)終端的能量會衰減很多吧。同理高速數(shù)字信號從源端向終端傳輸過程中由于連接線或者PCB LAYOUT的原因?qū)е虏糠肿杩共贿B續(xù)(比如要求傳輸線阻抗為100歐,但是PCB有的部分是100歐,但是中途打過孔或者線寬發(fā)生變化就會引起阻抗的不連續(xù))就會導(dǎo)致信號反射,反射的信號在傳輸線中又會與原信號疊加,信號被干擾了,終端接收這樣的信號解碼會出錯。
一般來講,高速信號接口上串電阻基本就是阻抗匹配作用,一般來說如果LAYOUT比較好此電阻貼0歐沒問題的,如果出現(xiàn)問題,就可以通過改變串連的小電阻來調(diào)節(jié)信號質(zhì)量,從而達(dá)到消除過沖、振鈴目的。
審核編輯 :李倩
-
串聯(lián)
+關(guān)注
關(guān)注
6文章
442瀏覽量
38937 -
電阻
+關(guān)注
關(guān)注
88文章
5700瀏覽量
177121
原文標(biāo)題:信號線上串個小電阻干啥用的?
文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
mos管柵極串聯(lián)電阻

LCR測試儀測量電容時選擇串聯(lián)(CS)與并聯(lián)(CP)模式


為啥MOS管的開關(guān)電路要串聯(lián)電阻?帥哥都知道!#半導(dǎo)體器件 #MDD辰達(dá)半導(dǎo)體 #電路設(shè)計
串聯(lián)諧振與并聯(lián)諧振的區(qū)別
從驅(qū)動端到串聯(lián)電阻之間的這一段走線應(yīng)該走成多少阻抗呢?
NTC熱敏電阻的串聯(lián)與并聯(lián)應(yīng)用 NTC熱敏電阻的故障排查技巧
使用高速ADC的CMOS輸出模式,在ADC的數(shù)據(jù)輸出引腳需要串聯(lián)33歐的端接電阻嗎?
串聯(lián)高精度電阻實現(xiàn)直流電流采樣遇到的疑問求解
如何判斷串聯(lián)電路的故障 串聯(lián)設(shè)備的使用注意事項
串聯(lián)與并聯(lián)的區(qū)別 串聯(lián)電池如何連接
如何通過等效串聯(lián)電阻(ESR)和等效串聯(lián)電感(ESL)來優(yōu)化熱回路布局設(shè)計
開關(guān)電源電路中為何需要串聯(lián)小電阻

信號線上串個小電阻有什么作用

光耦電路中串并聯(lián)電阻的作用

串聯(lián)電阻式溫度檢測器(RTD)感應(yīng)參考設(shè)計

評論