高速的數(shù)據(jù)轉(zhuǎn)換在設(shè)計中有很多和一般數(shù)據(jù)轉(zhuǎn)換設(shè)計中相似的問題,需要可靠的設(shè)計和穩(wěn)定的結(jié)構(gòu)。從基礎(chǔ)上來說,兩者并無二致,但受限于芯片的限制,高速數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中更能窺見前沿的動態(tài)性能發(fā)展。在一個高速數(shù)據(jù)轉(zhuǎn)換系統(tǒng)中,放大器、DAC、ADC這些都是必不可少的。市面上,現(xiàn)在有兩種常見的ADC出現(xiàn)在此類應(yīng)用中,分別是全并行ADC和逐次逼近ADC。
這兩種常見的高速ADC結(jié)構(gòu),每一種都有自己獨特的特點,每一種結(jié)構(gòu)在精確度、動態(tài)性能、成本等出多方面都有不小的差異。在實際的設(shè)計中如何選擇合適結(jié)構(gòu)的ADC是實現(xiàn)系統(tǒng)最佳性能的關(guān)鍵。
最快速的轉(zhuǎn)換選擇
我們是在高速這個條件下來看這些ADC,在所有高速轉(zhuǎn)換器件中,最簡單最快的就是全并行ADC。這么判斷的很重要的一點原因在于全并行ADC進行的轉(zhuǎn)換只進行在單一方向上,這也是為什么將其命名為全并行。全并行ADC對于高接受度接收器性能來說,速度快而且穩(wěn)定性好,但它可能具有高輸入電容,并且需要設(shè)計到系統(tǒng)的數(shù)字部分的高速接口。
全并行ADC的分辨率每高一位,其設(shè)計復(fù)雜程度以及成本都會大大增加。首先,全并行ADC內(nèi)部的比較器數(shù)量需要加倍,這意味著全并行ADC中的大部分面積都需要翻倍,而且功耗也隨著比較器增多而增大也是必然的。這還沒算上解碼器、驅(qū)動的相關(guān)考量,總的來看,分辨率每增加一位,尺寸、功耗、輸入電容均為大幅增長,這一點在全并行ADC上尤為明顯。
有一些技術(shù)可以在全并行ADC設(shè)計上減少尺寸和功耗。折疊技術(shù)允許在ADC的動態(tài)范圍內(nèi)重復(fù)使用一組比較器兩次,減少了比較器的數(shù)量從而節(jié)省系統(tǒng)面積降低功耗。而插值技術(shù)是采用相鄰比較器之間的平均值來減少前置放大器的數(shù)量,降低ADC的輸入電容。但不論哪一種減小尺寸需求降低功耗的技術(shù),都有一定的缺點,即便是CMOS雙極技術(shù)也會存在補償偏高的問題。
動態(tài)性能影響全并行ADC能否獲得準(zhǔn)確的數(shù)字化高頻信號,窗口延遲變形和輸入帶寬形象甚大。全并行ADC的輸入帶寬是由一個小信號和大信號構(gòu)成(有些情況大信號帶寬由輸入回轉(zhuǎn)率決定)。當(dāng)全并行ADC輸入電容很高時,為了達到高帶寬需要驅(qū)動的譯碼器阻抗要盡可能低,低阻源可以通過運放或緩沖器來提供。另一個限制全并行ADC動態(tài)高頻性能的是窗口時間,這個是由比較器來決定的。
在全并行ADC位數(shù)和性能之間尋找平衡點,對實現(xiàn)全并行ADC最小尺寸和功耗起著關(guān)鍵作用。
逐次逼近ADC的全面發(fā)展
逐次逼近ADC之所以這么流行,性價比高肯定是其中一個原因。其結(jié)構(gòu)很直觀,能實現(xiàn)的性能變化很大,分辨率可以從8位變化到16位,轉(zhuǎn)換速率可以從400ns變化到25μs,其簡潔的結(jié)構(gòu)設(shè)計有很廣泛的應(yīng)用。
現(xiàn)在廠商會將數(shù)字校正添加到傳統(tǒng)的逐次逼近算法中,前八位只轉(zhuǎn)換至8位的精度,然后轉(zhuǎn)換器進入保持狀態(tài)將轉(zhuǎn)換校正至12位精度。這種有校正功能的轉(zhuǎn)換器相比于傳統(tǒng)的逐次逼近型ADC會前八位工作于高采樣率。

(逐次逼近ADC,TI)
逐次逼近ADC的結(jié)構(gòu)有一個不同于其他ADC結(jié)構(gòu)的特點,其ADC的線性度依賴于數(shù)模轉(zhuǎn)化器的線性度。精密DAC的發(fā)展相當(dāng)程度上給逐次逼近ADC帶來了不少好處,較為明顯的就是逐次逼近ADC相對于其他結(jié)構(gòu)更寬的溫度范圍。而且轉(zhuǎn)化器產(chǎn)生連續(xù)的轉(zhuǎn)換輸出能減小系統(tǒng)模擬和數(shù)字之間影響。對于一個理想的DAC來講,每個與數(shù)據(jù)位相對應(yīng)的電容應(yīng)該精確到下一個較小電容的兩倍。比較器則需要具有足夠的速度和精度,盡管比較器的失調(diào)電壓不影響整體的線性度,它會給系統(tǒng)傳輸特性曲線帶來一個偏差。
與全并行ADC相比,逐次逼近的速度肯定是沒法和其相比較,但如果是需要提高分辨率的應(yīng)用,逐次逼近型只需要更精確的元件即可,而且其分辨率提高的同時設(shè)計復(fù)雜度不會像全并行ADC那樣幾何增長。逐次逼近結(jié)構(gòu)的主要局限還是在于對于高速轉(zhuǎn)換來說采樣速率較低,并且其中的各個單元(DAC和比較器)需要達到與整體系統(tǒng)相當(dāng)?shù)木取?br />
小結(jié)
在高速轉(zhuǎn)換應(yīng)用中,如何選擇合適的ADC是至關(guān)重要的,通常需要折中考慮全并行ADC的速度以及逐次逼近型DAC的低功耗和小尺寸特性。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
電源管理
+關(guān)注
關(guān)注
117文章
6549瀏覽量
147542 -
adc
+關(guān)注
關(guān)注
100文章
7407瀏覽量
553819 -
數(shù)據(jù)轉(zhuǎn)換
+關(guān)注
關(guān)注
0文章
99瀏覽量
18465
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
請問adc轉(zhuǎn)換采樣數(shù)據(jù)不斷的跳怎么解決?
通過adc轉(zhuǎn)換采樣,也用了均值算法,但是這種數(shù)據(jù)還是不斷跳該怎么解決
發(fā)表于 12-08 07:29
高速低功耗ADC在流量計中的應(yīng)用
在工業(yè)自動化系統(tǒng)中,流量計是實現(xiàn)精確過程控制與穩(wěn)定信號采集的關(guān)鍵設(shè)備。它負(fù)責(zé)將傳感器采集的模擬流量信號轉(zhuǎn)化為高精度的數(shù)字數(shù)據(jù),供后續(xù)處理與分析。英尚微電子提供的流量計解決方案,包括高速低功耗的
ADC08B200:高速8位A/D轉(zhuǎn)換器的設(shè)計與應(yīng)用指南
? 在電子設(shè)計領(lǐng)域,高速、高效的模擬 - 數(shù)字轉(zhuǎn)換器(ADC)至關(guān)重要。TI的ADC08B200就是這樣一款高性能的8位、200 MSPS A/D轉(zhuǎn)
ADC16DV160 16 位雙通道高速模數(shù)轉(zhuǎn)換器(ADC)產(chǎn)品手冊總結(jié)
該ADC16DV160為單片雙通道高性能CMOS 模擬轉(zhuǎn)數(shù)字轉(zhuǎn)換器,能夠?qū)⒛M輸入信號轉(zhuǎn)換為16位數(shù)字字,在 最高可達160兆采樣/秒(MSPS)。該轉(zhuǎn)換器采用差速管式流水線 采用數(shù)字
ADC3910D065 10 位高速低功耗 ADC 技術(shù)文檔總結(jié)
ADC3910Dx 和 ADC3910Sx 是系列超低功耗 10 位 125MSPS 高速單通道和雙通道模數(shù)轉(zhuǎn)換器。高速控制環(huán)路受益于僅 1
ASP3605A電源芯片在高速ADC子卡中的適配性研究
摘要 :本文以國科安芯推出的ASP3605A同步降壓調(diào)節(jié)器為例,討論其在高速模數(shù)轉(zhuǎn)換器(ADC)子卡中的適配性。文章首先概述了高速
普源DS1102示波器ADC在高速測試中的技術(shù)優(yōu)勢解析
在現(xiàn)代電子測試領(lǐng)域,高速信號采集與分析對測試設(shè)備的性能提出了嚴(yán)苛要求。普源DS1102系列示波器憑借其先進的ADC(模數(shù)轉(zhuǎn)換器)技術(shù),在高速測試場景
Texas Instruments ADC3908Dx/ADC3908Sx 8位高速ADC數(shù)據(jù)手冊
Texas Instruments ADC3908Dx/ADC3908Sx 8位高速模數(shù)轉(zhuǎn)換器(ADC)是一系列超低功耗8位125MSPS
Texas Instruments ADS8661W 12位高速SAR ADC數(shù)據(jù)手冊
Texas Instruments ADS8661W 12位高速SAR模數(shù)轉(zhuǎn)換器 (ADC) 是一款基于逐次逼近 (SAR) 模數(shù)轉(zhuǎn)換器 (ADC
ad7760模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)手冊
電子發(fā)燒友網(wǎng)站提供《ad7760模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)手冊.pdf》資料免費下載
發(fā)表于 05-17 17:41
?0次下載
EV10AS940單芯片通道模數(shù)轉(zhuǎn)換器(ADC)
EV10AS940單芯片通道模數(shù)轉(zhuǎn)換器(ADC)EV10AS940是一款高性能的單芯片通道模數(shù)轉(zhuǎn)換器(ADC),具備高速
發(fā)表于 01-24 08:44
使用高速ADC工作中遇到兩個很關(guān)鍵的問題求解答
的,這樣就需12路數(shù)據(jù)線與DSP相連來傳輸ADC轉(zhuǎn)換的數(shù)據(jù)結(jié)果,而DSP中GPIO口沒有分組,它的命名方式為GPIO0~GPIO88,而且G
發(fā)表于 01-24 06:51
在高速動態(tài)稱重需要高數(shù)據(jù)輸出速率,高精度的ADC來轉(zhuǎn)換電阻應(yīng)變片式的傳感器信號,哪個ADC適合?
在高速動態(tài)稱重需要高數(shù)據(jù)輸出速率,高精度的ADC來轉(zhuǎn)換電阻應(yīng)變片式的傳感器信號,不知道哪個ADC適合,求推薦一下。
發(fā)表于 01-15 07:28
ADC108s022 DIN是在SCLK上升沿向ADC寫參數(shù),而DOUT在SCLK的下降沿從ADC中讀取轉(zhuǎn)換后的數(shù)據(jù)?
是用的是SPI接口的ADC芯片,時序如下
是不是說,DIN是在SCLK上升沿向ADC寫參數(shù),而DOUT在SCLK的下降沿從ADC中讀取轉(zhuǎn)換
發(fā)表于 01-09 07:14
在A/D轉(zhuǎn)換過程中,高速ADC與低速ADC在提高性能指標(biāo)上,考慮的點有什么不同?
在A/D轉(zhuǎn)換過程中,高速ADC與低速ADC在提高性能指標(biāo)上,考慮的點有什么不同?
發(fā)表于 12-18 07:07

高速數(shù)據(jù)轉(zhuǎn)換中的ADC差異
評論