chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中降低EMI和EMC的七個技巧

Torex產(chǎn)品資訊 ? 來源:Torex產(chǎn)品資訊 ? 作者:Torex產(chǎn)品資訊 ? 2022-06-07 10:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來都需要系統(tǒng)設(shè)計工程師擦亮眼睛,在當(dāng)今電路板設(shè)計和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問題尤其令PCB布局和設(shè)計工程師頭痛。

EMC與電磁能的產(chǎn)生、傳播和接收密切相關(guān),PCB設(shè)計中不希望出現(xiàn)EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和PCB材料協(xié)同工作時,各種信號兼容且不會相互干擾。

另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計人員必須確保減少電磁能的產(chǎn)生,使干擾最小。

避免在PCB設(shè)計中出現(xiàn)電磁問題的7個技巧

技巧1:將PCB接地

降低EMI的一個重要途徑是設(shè)計PCB接地層。第一步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個元器件連接到接地點(diǎn)或接地層時必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個特別復(fù)雜的PCB設(shè)計有幾個穩(wěn)定的電壓。理想情況下,每個參考電壓都有自己對應(yīng)的接地層。但是,如果接地層太多會增加PCB的制造成本,使價格過高。折衷的辦法是在三到五個不同的位置分別使用接地層,每一個接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個可靠的接地層,而不是一個銅平衡塊(copper thieving)或散亂的接地層,因為它具有低阻抗,可提供電流通路,是最佳的反向信號源。

為解決多層PCB中的EMC問題,最好有一個可靠的接地層,而不是銅平衡塊(copper thieving)或散亂的接地層

信號返回地面的時長也非常重要。信號往返于信號源的時間必須相當(dāng),否則會產(chǎn)生類似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號源傳輸電流的走線應(yīng)盡可能短,如果源路徑和返回路徑的長度不相等,則會產(chǎn)生接地反彈,這也會產(chǎn)生EMI。

如果信號進(jìn)出信號源的時間不同步,則會產(chǎn)生類似天線的現(xiàn)象,從而輻射能量,引起EMI

技巧2:區(qū)分EMI

由于EMI不同,一個很好的EMC設(shè)計規(guī)則是將模擬電路和數(shù)字電路分開。模擬電路的安培數(shù)較高或者說電流較大,應(yīng)遠(yuǎn)離高速走線或開關(guān)信號。如果可能的話,應(yīng)使用接地信號保護(hù)它們。在多層PCB上,模擬走線的布線應(yīng)在一個接地層上,而開關(guān)走線或高速走線應(yīng)在另一個接地層。因此,不同特性的信號就分開了。

有時可以用一個低通濾波器來消除與周圍走線耦合的高頻噪聲。濾波器可以抑制噪聲,返回穩(wěn)定的電流。將模擬信號和數(shù)字信號的接地層分開很重要。由于模擬電路和數(shù)字電路有各自獨(dú)特的特性,將它們分開至關(guān)重要。數(shù)字信號應(yīng)該有數(shù)字接地,模擬信號應(yīng)該終止于模擬接地。

在數(shù)字電路設(shè)計中,有經(jīng)驗的PCB布局和設(shè)計工程師會特別注意高速信號和時鐘。在高速情況下,信號和時鐘應(yīng)盡可能短并鄰近接地層,因為如前所述,接地層可使串?dāng)_、噪聲和輻射保持在可控制的范圍。

數(shù)字信號也應(yīng)遠(yuǎn)離電源平面。如果距離很近,就會產(chǎn)生噪聲或感應(yīng),從而削弱信號。

技巧3:串?dāng)_和走線是重點(diǎn)

走線對確保電流的正常流動特別重要。如果電流來自振蕩器或其它類似設(shè)備,那么讓電流與接地層分開,或者不讓電流與另一條走線并行,尤其重要。 兩個并行的高速信號會產(chǎn)生EMC和EMI,特別是串?dāng)_。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長度應(yīng)與發(fā)送走線的長度相同。

對于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會因為電磁場的存在而影響“受害”走線,從而在“受害走線”上產(chǎn)生正向和反向電流。這樣的話,在信號的發(fā)送長度和接收長度幾乎相等的穩(wěn)定環(huán)境中就會產(chǎn)生紋波。

在一個平衡良好、走線穩(wěn)定的環(huán)境中,感應(yīng)電流應(yīng)相互抵消,從而消除串?dāng)_。但是,我們身處不完美的世界,這樣的事不會發(fā)生。因此,我們的目標(biāo)是必須將所有走線的串?dāng)_保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串?dāng)_的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應(yīng)為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設(shè)計人員還必須繼續(xù)應(yīng)對電磁兼容性和干擾問題。

技巧4:去耦電容

去耦電容可減少串?dāng)_的不良影響,它們應(yīng)位于設(shè)備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串?dāng)_。為了在寬頻率范圍內(nèi)實現(xiàn)低阻抗,應(yīng)使用多個去耦電容。

放置去耦電容的一個重要原則是,電容值最小的電容器要盡可能靠近設(shè)備,以減少對走線產(chǎn)生電感影響。這一特定的電容器盡可能靠近設(shè)備的電源引腳或電源走線,并將電容器的焊盤直接連到過孔或接地層。如果走線較長,請使用多個過孔,使接地阻抗最小。

技巧5:避免90°角

為降低EMI,應(yīng)避免走線、過孔及其它元器件形成90°角,因為直角會產(chǎn)生輻射。在該角處電容會增加,特性阻抗也會發(fā)生變化,導(dǎo)致反射,繼而引起EMI。 要避免90°角,走線應(yīng)至少以兩個45°角布線到拐角處。

技巧6:使用過孔需謹(jǐn)慎

在幾乎所有PCB布局中,都必須使用過孔在不同層之間提供導(dǎo)電連接。PCB布局工程師需特別小心,因為過孔會產(chǎn)生電感和電容。在某些情況下,它們還會產(chǎn)生反射,因為在走線中制作過孔時,特性阻抗會發(fā)生變化。

同樣要記住的是,過孔會增加走線長度,需要進(jìn)行匹配。如果是差分走線,應(yīng)盡可能避免過孔。如果不能避免,則應(yīng)在兩條走線中都使用過孔,以補(bǔ)償信號和返回路徑中的延遲。

技巧7:電纜和物理屏蔽

承載數(shù)字電路和模擬電流的電纜會產(chǎn)生寄生電容和電感,引起很多EMC相關(guān)問題。如果使用雙絞線電纜,則會保持較低的耦合水平,消除產(chǎn)生的磁場。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個或部分系統(tǒng),防止EMI進(jìn)入PCB電路。這種屏蔽就像是封閉的接地導(dǎo)電容器,可減小天線環(huán)路尺寸并吸收EMI。

原文標(biāo)題:一看就會!如何避免在PCB設(shè)計中出現(xiàn)電磁問題?

文章出處:【微信公眾號:Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4398

    文章

    23818

    瀏覽量

    422447
  • emi
    emi
    +關(guān)注

    關(guān)注

    54

    文章

    3870

    瀏覽量

    134641
  • emc
    emc
    +關(guān)注

    關(guān)注

    175

    文章

    4356

    瀏覽量

    190943
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2470

    瀏覽量

    107793

原文標(biāo)題:一看就會!如何避免在PCB設(shè)計中出現(xiàn)電磁問題??

文章出處:【微信號:gh_454737165c13,微信公眾號:Torex產(chǎn)品資訊】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計與打樣的6大核心區(qū)別,看完少走3月彎路!

    )是電子產(chǎn)品開發(fā)緊密相關(guān)但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標(biāo)、流程、側(cè)重點(diǎn)、成本與時間等方面,具體如下: ? PCB設(shè)計和打樣之間的區(qū)別 1. 目標(biāo)不同 PCB設(shè)計: 核心
    的頭像 發(fā)表于 11-26 09:17 ?452次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與打樣的6大核心區(qū)別,看完少走3<b class='flag-5'>個</b>月彎路!

    EMC、EMI、EMS三者有什么區(qū)別?#電磁兼容EMC #EMC #EMS #EMI

    emc
    安泰小課堂
    發(fā)布于 :2025年11月21日 17:23:31

    EMIEMC測試是屏蔽引起的嗎?

    何謂EMI?EMI:一般即稱為”電磁干擾性,”電磁干擾(英文:ElectroMagneticInterference,簡稱EMI)是指任何在電磁場伴隨著電壓、電流的作用而產(chǎn)生會降低某個
    的頭像 發(fā)表于 11-21 08:04 ?2127次閱讀
    <b class='flag-5'>EMI</b>或<b class='flag-5'>EMC</b>測試是屏蔽引起的嗎?

    高速PCB設(shè)計EMI避坑指南:5實戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速電路PCB設(shè)計EMI方法與技巧。在高速PCB設(shè)計
    的頭像 發(fā)表于 11-10 09:25 ?485次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>EMI</b>避坑指南:5<b class='flag-5'>個</b>實戰(zhàn)技巧

    改善EMCPCB設(shè)計原理

    電磁兼容EMC是電子設(shè)備穩(wěn)定運(yùn)行的核心要求,它包含電磁輻射和電磁敏感性兩雙向問題。而PCB作為元件的物理載體,其設(shè)計直接決定了EMC性能的下限,如果是不合理的層布局、元件位置或接地方
    的頭像 發(fā)表于 10-22 15:45 ?572次閱讀

    成功使用工業(yè)化超聲波清洗設(shè)備的七個實用技巧

    成功使用工業(yè)化超聲波清洗設(shè)備的七個實用技巧工業(yè)化超聲波清洗設(shè)備在現(xiàn)代制造業(yè)起到至關(guān)重要的作用,但要充分發(fā)揮它們的效能,需要掌握一些實用技巧。本文將為您介紹成功使用工業(yè)化超聲波清洗設(shè)備的七個實用技巧
    的頭像 發(fā)表于 06-25 17:33 ?576次閱讀
    成功使用工業(yè)化超聲波清洗設(shè)備的<b class='flag-5'>七個</b>實用技巧

    技術(shù)資訊 I 如何在 PCB 降低 EMI 并優(yōu)化 EMC?

    本文要點(diǎn)了解EMIEMC之間的區(qū)別。采用低功耗器件、隔離技術(shù)、PCB防護(hù)以及熱管理,減少EMI來源。借助約束管理、信號完整性分析和實時DRC更新等工具,創(chuàng)建
    的頭像 發(fā)表于 06-20 19:01 ?2299次閱讀
    技術(shù)資訊 I 如何在 <b class='flag-5'>PCB</b> <b class='flag-5'>中</b><b class='flag-5'>降低</b> <b class='flag-5'>EMI</b> 并優(yōu)化 <b class='flag-5'>EMC</b>?

    如何通過優(yōu)化元件布局有效降低EMI

    在 “掌握 PCB 設(shè)計EMI 控制” 系列的第二篇文章,我們將深入探討維持低電磁干擾(EMI)的關(guān)鍵概念之一。
    的頭像 發(fā)表于 06-16 16:34 ?4412次閱讀
    如何通過優(yōu)化元件布局有效<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    開關(guān)電源的PCB設(shè)計

    PCB設(shè)計的一般步驟。 1、開關(guān)電源 PCB 的設(shè)計流程 每個開關(guān)電源通常都包含三交流回路:電源開關(guān)交流回路、輸入整流回路、輸出整流回路。這些交流回路電流諧波成分很高,其頻率遠(yuǎn)大于
    發(fā)表于 05-21 16:00

    符合EMCPCB設(shè)計準(zhǔn)則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及線距,PCB設(shè)計
    的頭像 發(fā)表于 05-15 16:42 ?754次閱讀

    原理圖和PCB設(shè)計的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?1083次閱讀

    電路仿真和PCB設(shè)計

    了“電磁兼容性(EMC)”定義: EMC是指器件、整套設(shè)備或系統(tǒng)在電磁環(huán)境下保持良好性能且不會向該環(huán)境的任何器件、設(shè)備或系統(tǒng)引入大量電磁干擾的能力。 因此,術(shù)語“EMC”描述以下兩
    發(fā)表于 04-23 16:26

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?985次閱讀

    EMI(干擾)和EMS(抗擾)基礎(chǔ)知識與整改流程

    EMC主要包含兩大項:EMI(干擾)和EMS(產(chǎn)品抗干擾和敏感度)。 EMI(Electromagnetic Interference),表示電磁干擾(電磁干涉、電磁妨礙)的術(shù)語。由于發(fā)射電磁波會
    發(fā)表于 03-28 13:28

    設(shè)計EMI/EMC安全的電池包

    )和傳導(dǎo)發(fā)射(沿電源線或通信線傳出系統(tǒng)的噪聲電流)。(二)EMC定義電磁兼容性(EMC)指設(shè)備或系統(tǒng)在所處電磁環(huán)境能正常工作,且不會對環(huán)境的其他設(shè)備造成不可接受的電磁干擾。二、噪聲
    發(fā)表于 03-11 15:44 ?1次下載