chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Zynq上的非對稱多核處理器

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-06-16 10:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ZYNQ從放棄到入門(十二)- AMP — Zynq 上的非對稱多核處理器

之前介紹的所有文章我們都只使用了一個 ARM Cortex-A9 處理器內(nèi)核(Core 0)。然而,PS 端包含兩個處理器內(nèi)核,對于許多應(yīng)用程序,我們希望同時使用兩個 Zynq 內(nèi)核以獲得最佳性能。將兩個 Zynq 處理器內(nèi)核用于不同的任務(wù)可以稱為非對稱多核處理 (AMP,Asymmetric Multiprocessing),并且可以涉及以下任意組合:

Core 0 和 Core 1 上運(yùn)行不同操作系統(tǒng)

Core 0 上運(yùn)行操作系統(tǒng),Core 1 上運(yùn)行裸機(jī)代碼(反之亦然)

兩個Core上的裸機(jī)代碼執(zhí)行不同的程序

AMP介紹

有兩種多核處理方式:對稱和非對稱。在我們定義兩者之間的區(qū)別之前,我們首先必須定義什么是多核處理:“多核處理是在系統(tǒng)中使用多個處理器。這可以允許同時執(zhí)行多條指令。但是,它不一定非要如此?!?對稱和非對稱多核處理之間的區(qū)別是

對稱多核處理通過將處理進(jìn)程分布在多個微處理器內(nèi)核上來同時運(yùn)行多個軟件任務(wù)

非對稱多處理使用專門的處理器來運(yùn)行特定的應(yīng)用程序或在相同的處理器上運(yùn)行專門的應(yīng)用程序

在接下來的幾篇博客中,我們將介紹 Zynq SoC 上的 AMP。首先,我們研究兩個裸機(jī)應(yīng)用程序,每個應(yīng)用程序都運(yùn)行在不同的core上。在 Zynq SoC 上運(yùn)行 AMP 時,必須考慮 Zynq 處理器core混合了私有資源和共享資源。兩個處理器都有私有的 L1 指令和數(shù)據(jù)緩存、定時器看門狗以及共享的中斷控制器(共享和私有中斷)。然而,Zynq 上的中斷并不那么簡單,因?yàn)?PS 中的每個內(nèi)核都能夠使用軟件中斷來中斷自己、另一個處理器或兩個處理器,這些中斷是通過中斷控制器來分發(fā)的。

Zynq SoC 還擁有大量共享資源,常見示例包括 I/O 外設(shè)、片上存儲器、中斷控制器分配器、L2 高速緩存和位于 DDR 存儲器內(nèi)的系統(tǒng)存儲器。下圖顯示了其中一些資源。

cf39db9c-ed0c-11ec-ba43-dac502259ad0.png

我們將從 DDR 內(nèi)存運(yùn)行兩個處理器內(nèi)核,因此我們必須非常小心地對每個處理器使用的地址區(qū)域進(jìn)行分段。地址是通過每個應(yīng)用程序的鏈接描述文件確定的。如果我們對此處理不當(dāng),在不同內(nèi)核上運(yùn)行的應(yīng)用程序可能會干擾彼此的操作。

我們還必須修改 SDK 自動生成的文件以使系統(tǒng)啟動并運(yùn)行。第一步將根據(jù)XAPP1079(http://www.xilinx.com/support/documentation/application_notes/xapp1079-amp-bare-metal-cortex-a9.pdf)修改第一階段引導(dǎo)加載程序,它將檢查裸機(jī)/裸機(jī) AMP。

我最初打算創(chuàng)建一個非常簡單的系統(tǒng),一旦它啟動并運(yùn)行,我們就可以對其進(jìn)行擴(kuò)展。第一個應(yīng)用程序?qū)⒆?Zynq SoC 的處理器 Core 0 通過 RS232 與用戶通信,而 Core 1 在驅(qū)動連接到 ZYNQ IO 的 LEDS 。這兩個應(yīng)用程序無需交互即可同時運(yùn)行。

啟動和運(yùn)行AMP

雖然啟動和運(yùn)行 AMP 需要幾個步驟,但它實(shí)際上是非常簡單直接的過程,當(dāng)然沒什么好害怕的。

讓 AMP 在 Zynq SoC 上運(yùn)行的關(guān)鍵方面是引導(dǎo)加載程序,它在將第一個可執(zhí)行文件加載到內(nèi)存后查找第二個可執(zhí)行文件。為了簡單化,我將使用賽靈思應(yīng)用筆記 XAPP1079 中提供的修改后的 FSBL 和修改后的獨(dú)立操作系統(tǒng)。(源文件可在此處獲得http://www.xilinx.com/support/documentation/application_notes/xapp1079-amp-bare-metal-cortex-a9.pdf)

下載 zip 文件后,第一步是將壓縮文件解壓縮到所需的工作目錄中,并將名為 SRC 的文件夾重命名為 design。這些文件包含修改后的 FSBL 和修改后的獨(dú)立操作系統(tǒng)。我們需要 SDK 了解這些文件,因此下一步是更新 SDK 存儲庫(repository)以使 SDK 了解它們的存在。在 SDK的Xilinx 工具菜單下中,選擇存儲庫,然后選擇新建,導(dǎo)航到目錄位置 <工作目錄>app1079designworksdk_repo,如下所示:

cf550796-ed0c-11ec-ba43-dac502259ad0.png

在存儲庫中添加后,下一階段是生成以下內(nèi)容:

AMP 第一階段引導(dǎo)加載程序

core 0 應(yīng)用程序

core 1 應(yīng)用程序

我們將為其中的每一個core生成一個 BSP(板級支持包)。

首先要做的是創(chuàng)建一個新的 FSBL。選擇file -> new application -> project,這使我們能夠創(chuàng)建一個支持 AMP 的 FSBL 項(xiàng)目。這與我們之前所做的相同,但是我們將選擇 Zynq FSBL for AMP 模板來代替 Zynq FSBL 模板。

cf7a38f4-ed0c-11ec-ba43-dac502259ad0.png

在創(chuàng)建 AMP FSBL 之后,我們需要為第一個內(nèi)核創(chuàng)建應(yīng)用程序。這又很簡單,我們以前做過很多次了。確保選擇 Core 0 和獨(dú)立操作系統(tǒng)并允許它創(chuàng)建自己的 BSP。

cf9e2bf6-ed0c-11ec-ba43-dac502259ad0.png

一旦我們創(chuàng)建了這個應(yīng)用程序,我們需要在 DDR 內(nèi)存中正確定義應(yīng)用程序?qū)?zhí)行的位置。為此,我們?nèi)缦戮庉嬫溄用枋鑫募燥@示 DDR 基地址和大小。這個很重要,如果我們沒有對 Core 0 和 Core 1 應(yīng)用程序的 DDR 內(nèi)存進(jìn)行正確分段,我們就有可能無意中損壞另一個應(yīng)用程序。

cfbaba14-ed0c-11ec-ba43-dac502259ad0.png

我們現(xiàn)在可以編寫我們希望在core 0 上執(zhí)行的應(yīng)用程序。我們需要將以下代碼部分包含在應(yīng)用中。

cfd6b138-ed0c-11ec-ba43-dac502259ad0.png

此代碼禁用 Zynq SoC 片上存儲器上的緩存,并將 Core 1 程序的起始地址寫入 Core 1 將在 Core 0 執(zhí)行 Set Event (SEV) 命令后訪問的地址。SEV 命令使 Core 1 開始執(zhí)行其程序。

下一步是為 Core1 創(chuàng)建 BSP。我們想使用修改后的獨(dú)立操作系統(tǒng) (standalone_amp),它可以防止重新初始化 PS Snoop 控制單元 (SCU)。因此,我們不能像為 Core 0 那樣創(chuàng)建項(xiàng)目時允許自動生成 BSP。請務(wù)必在 CPU 選擇選項(xiàng)中選擇 Core 1。

cfed6af4-ed0c-11ec-ba43-dac502259ad0.png

現(xiàn)在我們已經(jīng)為 Core 1 創(chuàng)建了 BSP,我們需要修改 BSP 的設(shè)置,然后才能繼續(xù)創(chuàng)建要在 Core 1 上運(yùn)行的應(yīng)用程序。這非常簡單,需要添加一個額外的編譯器標(biāo)志-DUSE_AMP=1 到 BSP 的驅(qū)動程序部分的配置:

d017c150-ed0c-11ec-ba43-dac502259ad0.png

完成后,我們可以自由地為 Core 1 創(chuàng)建應(yīng)用程序。確保選擇 Core 1 作為處理器并使用我們剛剛創(chuàng)建的 BSP:

d02c0c14-ed0c-11ec-ba43-dac502259ad0.png

同樣,在創(chuàng)建新應(yīng)用程序后,我們需要再次在 DDR 內(nèi)存中正確定義內(nèi)存位置,Core 1 程序?qū)脑撐恢脠?zhí)行。這是通過編輯 Core 1 應(yīng)用程序的鏈接器腳本來實(shí)現(xiàn)的:

d04a1114-ed0c-11ec-ba43-dac502259ad0.png

與此應(yīng)用程序中的第一個內(nèi)核一樣,我們還必須禁用片上內(nèi)存上的緩存,因?yàn)槲覀儗⒃谝院蟮牟┛椭惺褂么藘?nèi)存在兩個處理器之間進(jìn)行通信. 一旦我們完成了我們的應(yīng)用程序并構(gòu)建了項(xiàng)目,我們現(xiàn)在應(yīng)該擁有以下內(nèi)容:

AMP FSBL ELF

core 0 ELF

core 1 ELF

定義設(shè)備配置的位文件。

我們現(xiàn)在需要一個 .bin 文件來使 Zynq SoC 從選擇的配置存儲器啟動。我們還需要一個 bif 文件,它定義了用于創(chuàng)建 bin 的文件,并且我們需要定義文件的順序。

我們將使用 XAPP 1079 的 directorydesignworkootgen 下提供的 bat 文件,而不是使用在 SDK 中創(chuàng)建的 Zynq 啟動映像。該目錄包含一個 bif 文件和一個 cpu1_bootvec.bin,該文件用作修改后的 FSBL 的一部分,以阻止它尋找更多要加載的應(yīng)用程序。

為了生成bin文件,我們將生成的三個ELF文件復(fù)制到bootgen目錄并編輯BIF文件,確保bif文件中的elf名稱正確。

d060783c-ed0c-11ec-ba43-dac502259ad0.png

我們現(xiàn)在可以打開 ISE/Vivado 命令提示符,導(dǎo)航到 bootgen 目錄,然后運(yùn)行 createboot.bat,將創(chuàng)建 boot.bin 文件:

d0737c98-ed0c-11ec-ba43-dac502259ad0.png

然后可以將該文件下載到 Zynq SoC 上的flash中。引導(dǎo)設(shè)備運(yùn)行兩個內(nèi)核啟動并執(zhí)行各自的程序。

下一節(jié)我們在聊聊一些細(xì)節(jié)。

上一節(jié)文章創(chuàng)建了兩個core上啟動并運(yùn)行簡單的軟件。它的簡單性使我能夠展示如何讓兩個 Zynq SoC 處理器內(nèi)核通過 OCM(片上存儲器)進(jìn)行通信。但是,兩個核上運(yùn)行的軟件目前正在做一些簡單的事情,因此我們有一個可以繼續(xù)前進(jìn)的基線。

Core 0 是主控并控制執(zhí)行 Core 1。它還使用 UART 向終端程序打印消息。

一旦由 Core 0 啟動,Core 1 就會初始化其私有資源并驅(qū)動八個 LED 。我們需要使用 Core 1 的私有定時器并通過 GIC 啟用中斷。

這些應(yīng)用程序沒有任何關(guān)聯(lián),也不共享資源。但是,實(shí)際的應(yīng)用程序希望能夠做到這一點(diǎn)。在 Core 0 上運(yùn)行的應(yīng)用程序非常簡單。它在 Core 1 上啟動軟件,然后使用 UART 0 在循環(huán)中打印出一條簡單的消息:

d0bff8fc-ed0c-11ec-ba43-dac502259ad0.png

但是,我們計劃使用 Core 1 的中斷控制器,因此我們必須首先使用以下代碼配置 GIC(通用中斷控制器):

d0d9bda0-ed0c-11ec-ba43-dac502259ad0.png

Core 1 代碼必須稍微復(fù)雜一些,因?yàn)槲覀兪褂?Zynq SoC 的 PL(可編程邏輯)端的 GPIO 模塊來驅(qū)動 ZYNQ 上的 LED。與賽靈思的所有其他接口一樣,獨(dú)立操作系統(tǒng)為此通過#include提供了一組簡單的驅(qū)動程序,“xgpio.h” 這個文件與我們之前用來驅(qū)動連接到 Zynq SoC 的 PS(處理系統(tǒng))端的 MIO / EMIO GPIO 的 xgpio_ps.h 文件略有不同。然而,在本例中,我想展示如何在 Zynq SoC 的 PL 端使用 GPIO。為了確保我們可以看到 LED 的開關(guān),我們將使用 Core 1 的私有計時器,這與我們過去在核心 0 上使用私有計時器相同。

d0f47ac8-ed0c-11ec-ba43-dac502259ad0.png

在 Core 1 的程序開始執(zhí)行其主應(yīng)用程序之前,我們需要禁用片上存儲器 (OCM) 上的緩存,初始化 GPIO,初始化私有定時器,并配置中斷控制器,以便可以使用私有定時器的中斷來切換LED。我們現(xiàn)在可以開始編寫相當(dāng)簡單的中斷服務(wù)例程,在專用定時器結(jié)束并重新啟動時切換 LED。這個過程將永遠(yuǎn)持續(xù)下去。

d13cb158-ed0c-11ec-ba43-dac502259ad0.png

以下是程序執(zhí)行的結(jié)果,正如 Core 0 向終端窗口輸出的報告:

d16a8f4c-ed0c-11ec-ba43-dac502259ad0.png

代碼地址

https://github.com/suisuisi/zynq_guide/blob/main/core_0_main_part50.c

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20148

    瀏覽量

    247143
  • 操作系統(tǒng)
    +關(guān)注

    關(guān)注

    37

    文章

    7328

    瀏覽量

    128631
  • Amp
    Amp
    +關(guān)注

    關(guān)注

    0

    文章

    90

    瀏覽量

    48323

原文標(biāo)題:ZYNQ從放棄到入門(十二)- AMP — Zynq 上的非對稱多核處理器

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【深度實(shí)戰(zhàn)】MYD-LR3576 AMP非對稱多核開發(fā)指南:從配置到實(shí)戰(zhàn)

    一、什么是AMP?為什么重要?AMP(AsymmetricMulti-Processing)非對稱多處理架構(gòu),允許單個芯片的不同核心運(yùn)行不同的操作系統(tǒng)或裸機(jī)程序。相比傳統(tǒng)的SMP(對稱多處理
    的頭像 發(fā)表于 12-05 08:07 ?3508次閱讀
    【深度實(shí)戰(zhàn)】MYD-LR3576 AMP<b class='flag-5'>非對稱多核</b>開發(fā)指南:從配置到實(shí)戰(zhàn)

    非對稱密鑰生成和轉(zhuǎn)換規(guī)格詳解

    生成 以字符串參數(shù)生成RSA密鑰,具體的“字符串參數(shù)”由“RSA密鑰類型”和“素數(shù)個數(shù)”使用符號“|”拼接而成,用于在創(chuàng)建非對稱密鑰生成器時,指定密鑰規(guī)格。 說明:生成RSA非對稱密鑰時,默認(rèn)素數(shù)為2
    發(fā)表于 09-01 07:50

    如何在 MA35 系列微處理器 (MPU) 開發(fā) AMP(非對稱多處理)應(yīng)用程序?

    如何在 MA35 系列微處理器 (MPU) 開發(fā) AMP(非對稱多處理)應(yīng)用程序,并通過建立多個端點(diǎn)的過程促進(jìn)與其他內(nèi)核的多通道數(shù)據(jù)傳輸。
    發(fā)表于 08-19 06:11

    【老法師】多核異構(gòu)處理器中M核程序的啟動、編寫和仿真

    有很多研究單片機(jī)的小伙伴在面對多核異構(gòu)處理器時,可能會對多核的啟動流程感到困惑——因?yàn)椴皇煜CC編程和GDB調(diào)試,所以也無法確定多核異構(gòu)處理器
    的頭像 發(fā)表于 08-13 09:05 ?3649次閱讀
    【老法師】<b class='flag-5'>多核</b>異構(gòu)<b class='flag-5'>處理器</b>中M核程序的啟動、編寫和仿真

    Cadence推出對稱多核處理器HiFi 5s SMP

    新一代消費(fèi)電子及汽車音頻系統(tǒng)的復(fù)雜性與日俱增,基于生成式 AI 的音頻處理、沉浸式音效以及軟件定義汽車中的高級信息娛樂系統(tǒng)等市場驅(qū)動因素,對音頻 DSP 性能提出了更高的要求。然而,單個 DSP 已無法滿足日益增長的計算需求,而多個 DSP 又會大幅增加編程難度。
    的頭像 發(fā)表于 07-16 14:43 ?2962次閱讀

    DS2476 DeepCover安全協(xié)處理器技術(shù)手冊

    DS2476為安全ECDSA和HMAC SHA-256協(xié)處理器,與DS28C36配套。協(xié)處理器可計算在DS28C36執(zhí)行任何運(yùn)算所必須的HMAC或ECDSA簽名。DS2476提供一組核心的加密工具
    的頭像 發(fā)表于 05-14 10:51 ?728次閱讀
    DS2476 DeepCover安全協(xié)<b class='flag-5'>處理器</b>技術(shù)手冊

    請問OpenVINO?工具套件是否支持使用非對稱卷積的支持模型?

    無法確定使用非對稱卷積的模型是否受 OpenVINO? Toolkit 的支持
    發(fā)表于 03-06 07:58

    分享!基于NXP i.MX 8M Plus平臺的OpenAMP核間通信方案

    i.MX 8M Plus平臺。 OpenAMP架構(gòu) AMP(Asymmetric Multi-Processing),即非對稱多處理架構(gòu)?!?b class='flag-5'>非對稱AMP”雙系統(tǒng)是指多個核心相對獨(dú)立運(yùn)行不同的操作系統(tǒng)或
    的頭像 發(fā)表于 02-27 10:44 ?873次閱讀
    分享!基于NXP i.MX 8M Plus平臺的OpenAMP核間通信方案

    瑞芯微RK3568正式開放RISC-V核心啦,也支持非對稱AMP雙系統(tǒng)!

    ,通過ARM與RISC-V的協(xié)同工作,展現(xiàn)出了強(qiáng)大的性能優(yōu)勢,下面一起來看看! “非對稱AMP”雙系統(tǒng) AMP(Asymmetric Multi-Processing),即非對稱多處理架構(gòu)?!?b class='flag-5'>非對稱AMP
    的頭像 發(fā)表于 02-27 10:36 ?1023次閱讀
    瑞芯微RK3568正式開放RISC-V核心啦,也支持<b class='flag-5'>非對稱</b>AMP雙系統(tǒng)!

    “國產(chǎn)雙系統(tǒng)”出爐!復(fù)旦微FMQL20SM非對稱AMP:Linux + 裸機(jī)

    Linux + RTOS/裸機(jī),但需一個主核心來控制整個系統(tǒng)以及其它從核心。每個處理器核心相互隔離,擁有屬于自己的內(nèi)存,既可各自獨(dú)立運(yùn)行不同的任務(wù),又可多個核心之間進(jìn)行核間通信。 圖 1 FMQL20SM AMP異構(gòu)多核框架示意圖 “
    的頭像 發(fā)表于 01-24 13:46 ?1165次閱讀
    “國產(chǎn)雙系統(tǒng)”出爐!復(fù)旦微FMQL20SM<b class='flag-5'>非對稱</b>AMP:Linux + 裸機(jī)

    ARM + RISC-V核間通信方案,基于全志T113-i的OpenAMP非對稱架構(gòu)

    ),即非對稱多處理架構(gòu)?!?b class='flag-5'>非對稱AMP”雙系統(tǒng)是指多個核心相對獨(dú)立運(yùn)行不同的操作系統(tǒng)或裸機(jī)應(yīng)用程序,如Linux + RTOS/裸機(jī),但需
    的頭像 發(fā)表于 01-24 09:30 ?896次閱讀
    ARM + RISC-V核間通信方案,基于全志T113-i的OpenAMP<b class='flag-5'>非對稱</b>架構(gòu)

    Andes晶心科技推出AndesCore AX66亂序超純量多核處理器IP

    Andes晶心科技(Andes Technology)作為高效能、低功耗、32/64位RISC-V處理器核的領(lǐng)先供貨商及RISC-V國際組織的創(chuàng)始頂級會員,今日宣布推出支持RVA23規(guī)范的AndesCore AX66亂序超純量多核處理器
    的頭像 發(fā)表于 01-23 11:05 ?1640次閱讀

    QorIQ?T1042多核處理器

    QorIQ?T1042多核處理器T1042 QorIQ高級多核處理器綜合了數(shù)據(jù)網(wǎng)絡(luò)、電信/數(shù)據(jù)通訊、無線網(wǎng)絡(luò)基礎(chǔ)設(shè)施和國防軍事/航天工程應(yīng)用所需要的性能卓越數(shù)據(jù)線路加速及網(wǎng)絡(luò)和外圍總線
    發(fā)表于 01-10 08:48

    Littelfuse推出新型TPSMB非對稱TVS二極管

    的碳化硅(SiC)MOSFET柵極驅(qū)動提供卓越的保護(hù)。 這款創(chuàng)新的TPSMB非對稱TVS二極管,是市場上首款針對汽車SiC MOSFET柵極驅(qū)動保護(hù)的非對稱TVS二極管。它滿足了下
    的頭像 發(fā)表于 01-02 14:24 ?924次閱讀

    Littelfuse推出TPSMB非對稱TVS二極管系列

    Littelfuse宣布推出TPSMB非對稱TVS二極管系列,這是首款上市的非對稱瞬態(tài)電壓抑制(TVS)二極管,專門用于保護(hù)汽車應(yīng)用中的碳化硅(SiC)MOSFET柵極驅(qū)動。 這一創(chuàng)新產(chǎn)品滿足
    的頭像 發(fā)表于 12-30 14:39 ?1039次閱讀