chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鎖相環(huán)的一些概念

FPGA設(shè)計論壇 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2022-07-03 15:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

鎖相環(huán)的一些概念

1、捕獲、鎖定與跟蹤的概念

捕獲,是指從輸入信號加到鎖相環(huán)輸入端開始開始,一直到環(huán)路達到鎖定的全過程。

鎖相環(huán)的鎖定是指鎖相環(huán)的輸出頻率等于輸入頻率,而輸出信號的相位跟隨輸入信號的變化而變化。

跟蹤是指鎖相環(huán)鎖定后的狀態(tài),一旦鎖相環(huán)進入鎖定狀態(tài),若輸入信號產(chǎn)生了相位的變化,環(huán)路就調(diào)整壓控振蕩器的控制電壓使得其輸出信號的相位跟隨輸入信號的相位變化,即保持恒定的穩(wěn)態(tài)相位差。這種狀態(tài)稱為跟蹤或同步狀態(tài)。

2、捕獲時間和穩(wěn)態(tài)相差

捕獲時間是指捕獲過程所需的時間。捕獲時間的大小不僅與環(huán)路參數(shù)有關(guān),而且與起始狀態(tài)有關(guān)。

當環(huán)路進入同步狀態(tài)之后,環(huán)內(nèi)被控振蕩器的振蕩器頻率已經(jīng)等于輸入信號的頻率,兩者之間只差一個固定的相位。這個相位差稱為穩(wěn)態(tài)相差。反過來說,若穩(wěn)態(tài)相差為一個常數(shù)或等于0,則說明環(huán)路處于鎖定狀態(tài)。

3、相位捕獲和頻率捕獲

“相位捕獲”指在捕獲過程中,相位沒有經(jīng)過2π的周期跳躍就能進入的鎖定狀態(tài),即捕獲過程小于一個2π周期的捕獲過程稱為相位捕獲,又稱快捕獲?!邦l率捕獲”指捕獲經(jīng)歷一個以上的頻率周期的捕獲過程。即意味著環(huán)路的輸入信號頻率與輸出信號頻率在開始捕獲前相差至少一個周期。一般來說,一個鎖相環(huán)從捕獲到鎖定都要經(jīng)歷從頻率捕獲到相位捕獲兩個過程。

如下圖的快捕范圍就是快捕帶,只有相位捕獲,因此收斂較快,而除快捕范圍的捕獲帶則首先要進行頻率捕獲,然后才是相位捕獲。頻率捕獲相對來說是一個慢的過程,因此收斂較慢。

4、捕獲帶和同步帶

捕獲帶是指保證環(huán)路必然進入鎖定的最大固有頻差值。換句話說,就是在保證環(huán)路不出現(xiàn)穩(wěn)定的差拍狀態(tài)所允許的最大固有頻差值。

一旦環(huán)路進入鎖定狀態(tài),系統(tǒng)就處于跟蹤狀態(tài)。隨著輸入信號的頻率和相位的變化,環(huán)路應(yīng)該始終能跟蹤其變化,但一旦輸入信號的頻率與被控壓控振蕩器的自由振蕩器頻率相差太多,環(huán)路就會失去跟蹤能力,這種狀態(tài)稱為“失鎖”。

同步帶是指系統(tǒng)保持同步的最大固有頻差值

5、最大頻率階躍范圍

描述PLL對于穩(wěn)定工作狀態(tài)的動態(tài)限制。環(huán)路初始處于鎖定狀態(tài),當輸入信號的頻率發(fā)生階躍變化的幅度在失鎖帶的范圍之內(nèi),環(huán)路能夠保持鎖定。然而,當輸入信號的頻率發(fā)生階躍變化的幅度超出失鎖帶的范圍,環(huán)路不能保持鎖定,輸出信號無法跟蹤輸入?yún)⒖夹盘?。當然,通過緩慢的捕獲過程,環(huán)路可再次入鎖。

ffb81244-f206-11ec-ba43-dac502259ad0.png

鑒相器

ffcbfe80-f206-11ec-ba43-dac502259ad0.png

關(guān)于鑒頻器介紹一下2種鑒頻器:

鑒頻器1,二象限反正切函數(shù),

優(yōu)點:最準確的鑒相方法,實際相位差異位于-90°至+90°的范圍之內(nèi)時,該鑒相器的工作保持線性,并且其輸出的鑒相結(jié)果與信號幅值無關(guān)。

缺點:需要進行反正切求值,因而它也是計算量最大的一種。

鑒頻器2

ffde0c9c-f206-11ec-ba43-dac502259ad0.png

優(yōu)點:計算量小, 適合純邏輯實現(xiàn)

缺點:鑒頻近似準確,鑒相結(jié)果與

成正比,并且與信號幅值有關(guān)

環(huán)路濾波器 和 頻率可變振蕩器 與鎖頻環(huán)一樣,不在重復敘述

Matlab 程序

在鎖頻環(huán)的程序基礎(chǔ)上添加鎖相環(huán),設(shè)定前面500ms是鎖頻環(huán)工作,將頻率快速的拉到接近的范圍,然后切換到鎖相環(huán),期間在1s的時候頻率突變10Hz,在2s的時候突變30Hz,在3s的時候突變100Hz,來理解快捕范圍,頻率階躍、捕獲帶等這些概念。為了顯示更加清楚,這里就不加碼元信息了

format long g;

clc;clear all;close all

SampleClk = 4.1e6;

PointNum = SampleClk*5;

IF = 1e6- 240 ;

Carr_cos(1:SampleClk) = cos(2*pi*(IF/SampleClk).*[1:SampleClk] + 0);

Carr_sin(1:SampleClk) = sin(2*pi*(IF/SampleClk).*[1:SampleClk] + 0);

IF = IF + 10;

Carr_cos(1+SampleClk:PointNum) = cos(2*pi*(IF/SampleClk).*[SampleClk+1:PointNum] + 0);

Carr_sin(1+SampleClk:PointNum) = sin(2*pi*(IF/SampleClk).*[SampleClk+1:PointNum] + 0);

IF = IF + 30;

Carr_cos(1+2*SampleClk:PointNum) = cos(2*pi*(IF/SampleClk).*[2*SampleClk+1:PointNum] + 0);

Carr_sin(1+2*SampleClk:PointNum) = sin(2*pi*(IF/SampleClk).*[2*SampleClk+1:PointNum] + 0);

IF = IF + 100;

Carr_cos(1+3*SampleClk:PointNum) = cos(2*pi*(IF/SampleClk).*[3*SampleClk+1:PointNum] + 0);

Carr_sin(1+3*SampleClk:PointNum) = sin(2*pi*(IF/SampleClk).*[3*SampleClk+1:PointNum] + 0);

signal0 = Carr_cos +j*Carr_sin;

data = awgn(signal0,-5,'measured');

n = SampleClk/1000;

num=1000;

a=rand(1,num);

a(a>0.5)=1;

a(a<=0.5)=-1;

% for m = 1 1000

% data(m*n+1:(m + 1)*n) = a(m)*data(m*n+1:(m + 1)*n);

% end

fc = 1e6;

n = SampleClk/1000;

nf = floor(length(data)/n);

FAccCarReg0 = 0;

PAccCarReg0 = 0;

frame = 0;

FLL_BL = 100;

PLL_BL = 20;

tc1 = 1/1000;

k1 = 1;

[d0,d1] = Fil2ndPara(k1,FLL_BL,tc1);

[c0,c1] = Fil2ndPara(k1,PLL_BL,tc1);

df(1:nf) = 0;

df1(1:nf) = 0;

PQaccu = 0;

PIaccu = 0;

fll = 0;

pll = 0;

carr_accu = 0;

counter = 1;

init_carr_freq = fc;

for frame = 1 : nf

% frame

carr_freq = init_carr_freq + fll + pll;

for clk = 0 : n-1

%clk

carr_accu = rem(carr_accu,1);

cosine = cos(2*pi*(carr_accu));

sine = sin(2*pi*(carr_accu));

baseband = (data(((frame-1)*n+clk+1))).*(cosine -j*sine);

PI_clk = real(baseband);

PQ_clk = imag(baseband);

PQaccu = PQaccu + PQ_clk;

PIaccu = PIaccu + PI_clk;

carr_accu = carr_accu + carr_freq/SampleClk;

end

PQ(frame) = PQaccu;

PI(frame) = PIaccu;

if PI(frame) == 0

PI(frame) = 0.0000001;

end

PQaccu = 0;

PIaccu = 0;

if frame <5?

fll = 0;

pll = 0;

elseif(frame <500 )

df(frame) = FrqErr(PI,PQ,frame);

[fll,FAccCarReg0] = Fil2nd(d0,d1,FAccCarReg0,df(frame));

else

df1(frame) = PhaErr(PI,PQ,frame);

[pll,PAccCarReg0] = Fil2nd(c0,c1,PAccCarReg0,df1(frame));

end

fll_frame(frame) = fll + pll;

end

figure(1)

plot(fll_frame);

figure(4)

plot(PI);

hold on

plot(PQ);

hold on

figure(5)

plot(atan(PQ./PI))

從頻率跟蹤圖可以明顯的看出

在500ms鎖頻環(huán)轉(zhuǎn)鎖相環(huán)的時候,誤差頻率很小,因此處于快捕帶,只需要對相位進行捕獲,收斂很快。在1s的時候,頻率突變10Hz,環(huán)路仍然保持鎖定,很快便調(diào)整到了正確的頻率,因此10Hz屬于最大階躍范圍內(nèi),2s的時候,頻率突變30Hz,很明顯的頻率出現(xiàn)了震蕩,這就是失鎖了,但仍處于捕獲帶內(nèi),因此花了一點時間又重新鎖定到正確的頻率上,最后,頻率突變100Hz,則直接跳出了捕獲帶之外,無法重新鎖定了。

從I/Q幅度圖以及鑒相值可以看出

在500ms和1s的時候,相位沒有出現(xiàn)2*pi的翻轉(zhuǎn),而在2s的時候出現(xiàn)了多次的2pi的翻轉(zhuǎn),這也印證了最開始介紹鎖相環(huán)的概念中的 頻率捕獲和相位捕獲的內(nèi)容。

IQ幅度圖:

fff2fc4c-f206-11ec-ba43-dac502259ad0.png

鑒相值圖:

000d0236-f207-11ec-ba43-dac502259ad0.png

原文標題:FPGA學習-數(shù)字鎖相環(huán)

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:彭靜

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    36

    文章

    633

    瀏覽量

    90950
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    4164

    瀏覽量

    142580
  • 頻率
    +關(guān)注

    關(guān)注

    4

    文章

    1582

    瀏覽量

    61858

原文標題:FPGA學習-數(shù)字鎖相環(huán)

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2510是款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
    的頭像 發(fā)表于 10-08 10:00 ?683次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDC2536 鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)?

    CDC2536是款高性能、低偏斜、低抖動的時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將時鐘輸出信號在頻率和相位上精確對齊到時鐘輸入 (CLKIN) 信號。它專門設(shè)計用于同步 DRAM 和流行的微處理器
    的頭像 發(fā)表于 09-24 14:10 ?680次閱讀
    ?CDC2536 <b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)?

    ?CDC536 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    CDC536 是款高性能、低偏斜、低抖動的時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 來精確地 在頻率和相位上,將時鐘輸出信號與時鐘輸入 (CLKIN) 信號對齊。具體來說 設(shè)計用于同步 DRAM
    的頭像 發(fā)表于 09-24 10:15 ?1250次閱讀
    ?CDC536 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDC516 3.3V相位鎖定環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    CDC516 是款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將反饋輸出 (FBOUT) 與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為與同步 DRAM
    的頭像 發(fā)表于 09-23 10:15 ?806次閱讀
    ?CDC516 3.3V相位鎖定<b class='flag-5'>環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDCVF2509 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2509是款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。該器件使用 PLL 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。該器件專為與同步
    的頭像 發(fā)表于 09-22 16:22 ?796次閱讀
    ?CDCVF2509 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDCVF25081 3.3-V 鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    CDCVF25081是款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅(qū)動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2 個組,總共 8 個緩沖 CLKIN 輸出。當不存在 CLKIN 信號時,該器件會自動將輸出置于低電平狀態(tài)(掉電模式)。
    的頭像 發(fā)表于 09-22 15:39 ?696次閱讀
    ?CDCVF25081 3.3-V <b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2510A是款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘 (CLK
    的頭像 發(fā)表于 09-22 09:21 ?381次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?TLC2932A 高性能鎖相環(huán)芯片技術(shù)文檔摘要

    該TLC2932A專為鎖相環(huán)(PLL)系統(tǒng)而設(shè)計,由壓控振蕩器(VCO)和邊沿觸發(fā)型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有個1/2
    的頭像 發(fā)表于 09-19 15:09 ?772次閱讀
    ?TLC2932A 高性能<b class='flag-5'>鎖相環(huán)</b>芯片技術(shù)文檔摘要

    ?TLC2933A 高性能鎖相環(huán) (PLL) 芯片技術(shù)文檔摘要

    該TLC2933A專為鎖相環(huán)(PLL)系統(tǒng)設(shè)計,由壓控振蕩器(VCO)和邊沿觸發(fā)型相位頻率檢測器(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級有個1/2分頻器
    的頭像 發(fā)表于 09-19 14:50 ?773次閱讀
    ?TLC2933A 高性能<b class='flag-5'>鎖相環(huán)</b> (PLL) 芯片技術(shù)文檔摘要

    基于鎖相環(huán)的無軸承同步磁阻電機無速度傳感器檢測技術(shù)

    使用場合。為實現(xiàn)無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了種基于鎖相環(huán)法的無速度傳感自檢測技術(shù)。通過應(yīng)用鎖相環(huán)原理,設(shè)計出無軸承同步磁阻電機無速度傳感器,并基于 Matlab
    發(fā)表于 07-29 16:22

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | Pango 的時鐘資源——鎖相環(huán)

    : Window11 PDS2022.2-SP6.4 芯片型號: PG2L50H-484 2.實驗原理 2.1. PLL 介紹 鎖相環(huán)作為種反饋控制電路,其特點是利用外部輸入的參考信號來控制環(huán)路內(nèi)部
    發(fā)表于 07-10 10:28

    高壓放大器在鎖相環(huán)穩(wěn)定重復頻率研究中的應(yīng)用

    實驗名稱: 鎖相環(huán)穩(wěn)定重復頻率的系統(tǒng)分析 實驗內(nèi)容: 針對重復頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光器的重復頻率,將其鎖定在同個穩(wěn)定的時鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理
    的頭像 發(fā)表于 06-06 18:36 ?590次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復頻率研究中的應(yīng)用

    Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊

    Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是款高性能、超低抖動、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩器 (VCO),是5G或數(shù)據(jù)轉(zhuǎn)換器時鐘應(yīng)用生成
    的頭像 發(fā)表于 06-04 11:15 ?917次閱讀
    Analog Devices Inc. ADF4382x小數(shù)N分頻<b class='flag-5'>鎖相環(huán)</b> (PLL)數(shù)據(jù)手冊

    鎖相環(huán)(PLL)電路設(shè)計與應(yīng)用(全9章)

    內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設(shè)計與應(yīng)用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設(shè)計方法、PLL電路的測試與評價方法、PLL特性改善技術(shù)
    發(fā)表于 04-18 15:34

    鎖相環(huán)是什么意思

    鎖相環(huán)(Phase-Locked Loop,簡稱PLL)是種廣泛應(yīng)用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)的工作原理、基本組成、應(yīng)用案例以及設(shè)計考慮等方面進行詳細闡述,以幫助讀者全面理解這
    的頭像 發(fā)表于 02-03 17:48 ?2400次閱讀