chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V的 CPU 驗證挑戰(zhàn)

張強 ? 來源:uuwyfsdfsf ? 作者:uuwyfsdfsf ? 2022-07-27 17:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V 正受到整個半導體行業(yè)的關注。它提供了一個開源解決方案的誘惑,任何人都可以利用它來創(chuàng)建自己的 CPU 或自定義加速器。

當然,深入挖掘并出現(xiàn)挑戰(zhàn)。RISC-V 是新的,還沒有多年現(xiàn)場驗證經(jīng)驗的好處。這意味著精心選擇和執(zhí)行的 CPU 驗證策略至關重要。這也意味著“黃金參考模型”的可用性是必須保護的關鍵組件。如果沒有已知的良好參考,就不可能對驗證結果有信心。擁有自定義指令集模擬器 (ISS) 對成功至關重要。

CPU 設計和相關指令集架構 (ISA) 的正確驗證是 CPU 核心工程組必須解決的最具挑戰(zhàn)性的活動之一。與固定功能設計或模塊不同,CPU 是可編程的,旨在執(zhí)行許多不同的任務。最終,它是由其 ISA 的廣度和深度以及程序員利用 ISA 的不同方式來定義的。即使使用超級計算機,考慮到指令、內(nèi)存利用率、數(shù)據(jù)模式等的所有組合,實現(xiàn)對 CPU 的 100% 驗證也需要數(shù)千年的時間。

相反,CPU 驗證小組必須更聰明地工作,并專注于進行“足夠”的驗證以發(fā)現(xiàn)最有可能出現(xiàn)的問題?!白銐颉钡亩x基于特定的 CPU 和 ISA 變化——例如廣泛的功能集與狹窄的集中集——以及可能是安全關鍵或通用的最終應用程序市場,例如。

大型處理器公司花費數(shù)年時間和數(shù)億美元為其特定處理器和指令集開發(fā)驗證流程和方法。他們從時間和經(jīng)驗中受益,即便如此,多年來的顯著問題表明,針對每種可能的情況驗證 CPU 設計是多么困難。

在構建用于 CPU 驗證的方法、流程和工具集時,RISC-V 設計和驗證小組有很多選擇。例如,一些團體可能更喜歡基于經(jīng)驗的 Accellera 通用驗證方法 (UVM) 標準,而另一些團體可能更喜歡 C。任何一種方法都是合適的。

同樣,在模擬平臺方面有多種選擇,通常根據(jù)經(jīng)驗或已經(jīng)使用的模擬平臺做出決定。較新的公司權衡投資于 EDA 行業(yè)的事實上的標準模擬器或開源模擬器(如 Verilator)的優(yōu)缺點。雖然沒有任何答案適用于所有情況,但在前進之前就驗證環(huán)境達成一致是必須的。

該流程的另一個關鍵組成部分是所選 ISA 的 CPU 參考模型??赡芎苋菀渍J為它可以在內(nèi)部開發(fā),這是一個固有的風險提議。開發(fā) CPU 是一項艱巨的任務。最好尋找一個經(jīng)過驗證的外部參考模型,即驗證 CPU 和 ISA 所依據(jù)的“黃金”標準。

裝備驗證流程

poYBAGLeLtOAWXnHAADTgGwP0JU003.jpg

RISC-V 驗證流程應包含大量組件,以確保 RISC-V CPU 開發(fā)人員實現(xiàn)其驗證目標。(圖片:SmartDV)

有了這么長的標準列表,確定一個符合所有條件的驗證流程似乎是一項無望的任務。一個 RISC-V CPU 驗證平臺是一個完整的環(huán)境,用于嚴格驗證基于 RISC-V 的新 CPU 設計,專門為 RISC-V CPU 開發(fā)人員實現(xiàn)對其設計的全面驗證。它與 SystemVerilog/UVM 和基于 C 的流程以及所有行業(yè)標準的模擬器和 Verilator 兼容。支持所有 RISC-V ISA 的測試套件以及經(jīng)過驗證的黃金參考模型。

RISC-V CPU 或定制加速器的商業(yè)驗證流程將為驗證組提供對其驗證結果的急需信心,并創(chuàng)造開放式協(xié)作和創(chuàng)新。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19896

    瀏覽量

    235292
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11080

    瀏覽量

    217116
  • 可編程
    +關注

    關注

    2

    文章

    1058

    瀏覽量

    40645
  • RISC-V
    +關注

    關注

    46

    文章

    2573

    瀏覽量

    48840
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    開芯院采用芯華章P2E硬件驗證平臺加速RISC-V驗證

    學,基于開芯院昆明湖4核設計,預期實現(xiàn)倍數(shù)級的效率提升,解決RISC-V CPU設計在驗證中用例運行時間長和調試難度大的雙重挑戰(zhàn)。 復雜的RISC-
    的頭像 發(fā)表于 07-18 10:08 ?206次閱讀
    開芯院采用芯華章P2E硬件<b class='flag-5'>驗證</b>平臺加速<b class='flag-5'>RISC-V</b><b class='flag-5'>驗證</b>

    智芯公司RISC-V高性能CPU芯片獲得權威認可

    近日,智芯公司自主研發(fā)的RISC-V高性能CPU芯片通過工信部直屬中國電子技術標準化研究院賽西實驗室檢測,標志著智芯公司在RISC-V高性能CPU芯片領域取得關鍵突破,自主研發(fā)實力獲得
    的頭像 發(fā)表于 06-16 17:32 ?733次閱讀

    RISC-V架構CPU的RAS解決方案

    RISC-V架構以追趕者的姿態(tài)在多個應用領域與X86架構和ARM架構展開競爭。在服務器應用領域,RISC-V架構正在重新定義服務器芯片領域必備的安全、虛擬化和RAS等規(guī)格和規(guī)范。服務器CPU芯片作為
    的頭像 發(fā)表于 06-06 17:03 ?532次閱讀
    <b class='flag-5'>RISC-V</b>架構<b class='flag-5'>CPU</b>的RAS解決方案

    FPGA與RISC-V淺談

    全球半導體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?356次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    RISC-V MCU技術

    話下。 還有個Sipeed Longan Nano開發(fā)板,用的是SiFive的RISC-V處理器核心,給開發(fā)者提供了一個平臺,能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V架構和應用開發(fā)。這個開發(fā)板也能用來驗證R
    發(fā)表于 01-19 11:50

    RISC-V架構及MRS開發(fā)環(huán)境回顧

    。RISC-V是一種特定指令集架構。RISC-V指令集類似于INTEL的X86、ARM指令集,是一個被CPU讀取到內(nèi)存后,指導計算機運行的指令集合。使用該指令集的CPU,能執(zhí)行指令集中
    發(fā)表于 12-16 23:08

    SiFive 推出高性能 Risc-V CPU 開發(fā)板 HiFive Premier P550

    “ ?HiFive Premier P550:世界上性能最高的 RISC-V CPU 開發(fā)板,以 Mini-DTX 外形提供高性能 Linux 開發(fā)平臺,支持下一波 RISC-V 開發(fā)浪潮
    的頭像 發(fā)表于 12-16 11:16 ?1808次閱讀
    SiFive 推出高性能 <b class='flag-5'>Risc-V</b> <b class='flag-5'>CPU</b> 開發(fā)板 HiFive Premier P550

    RISC-V能否復制Linux 的成功?》

    個角度來看,RISC-V ISA是推動RISC-V發(fā)展的關鍵因素?;叵?0年前,基于Linux內(nèi)核的實現(xiàn)方案非常多,遠遠超過今天基于RISC-V ISA的實現(xiàn)方案。硬件行業(yè)面臨的挑戰(zhàn)
    發(fā)表于 11-26 20:20

    RISC-V,即將進入應用的爆發(fā)期

    計算機由控制整體的CPU(中央處理器)和加速器兩部分構成。在AI計算中,功耗和效率是兩個關鍵因素。RISC-V架構通過其簡潔的設計和定制化的擴展,可以實現(xiàn)高效的能量使用。該架構能夠通過小型且高效的處理單元
    發(fā)表于 10-31 16:06

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進步的關鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?890次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會上分享RISC-V在MCU領域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長。早在第一屆RISC-V中國峰會上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關鍵技術
    的頭像 發(fā)表于 08-30 18:18 ?2381次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效落地

    2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!

    第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領域的一次重要盛會
    的頭像 發(fā)表于 08-26 18:33 ?1594次閱讀
    2024 <b class='flag-5'>RISC-V</b> 中國峰會:華秋電子助力<b class='flag-5'>RISC-V</b>生態(tài)!

    Imagination CPU 系列研討會 | RISC-V 平臺的性能分析和調試

    為了讓開發(fā)者及工程師深入了解Imagination的CPU產(chǎn)品及相關解決方案,Imagination將陸續(xù)推出5期線上研討會,包含:RISC-V平臺的性能分析和調試;RISC-V安全和全球平臺可信
    的頭像 發(fā)表于 08-10 08:28 ?553次閱讀
    Imagination <b class='flag-5'>CPU</b> 系列研討會 | <b class='flag-5'>RISC-V</b> 平臺的性能分析和調試

    risc-v的發(fā)展歷史

    RISC-V的發(fā)展歷史可以追溯到2006年左右,當時David Patterson和其他研究者開始探索創(chuàng)建一個開放和可擴展的指令集架構(ISA)。以下是RISC-V發(fā)展的主要里程碑: 一、起源與初步
    發(fā)表于 07-29 17:20

    rIsc-v的缺的是什么?

    能與RISC-V的起步較晚、生態(tài)系統(tǒng)支持不足等因素有關。為了進一步提高市場份額和認可度,RISC-V需要不斷加強自身的技術實力和生態(tài)建設。 4. 技術挑戰(zhàn) 技術復雜性和實現(xiàn)難度:盡管RISC-
    發(fā)表于 07-29 17:18