chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于data保存時間的時序錯誤

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-08-01 11:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Q:使用 zynq 器件, select io 解碼串行數據, data 和 clock 直接進入, 未進行其他處理, 綜合有關于 data 保存時間的時序錯誤, 請問什么問題? 實測接收功能基本正確

器件時序, 約束采用的是其中的 tframe = 1.3 - 1.9ns

1a8d52f0-1147-11ed-ba43-dac502259ad0.png

1aa00aa8-1147-11ed-ba43-dac502259ad0.png

1ac30972-1147-11ed-ba43-dac502259ad0.png

約束:

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_n]
set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_n]
set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_n]
set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_p]
set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_p]
set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_p]
set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_p]

A:應該是 set_input_delay 約束寫錯了

參考 vivado language template 的話,這個 data 接口符合 source synchronous--> center aligned --> DDR 的模板

其中參數

dv_bre = dv_bfe = 1.3ns

dv_are = dv_afe = (1/2 period - 1.9)ns

所以約束里的

-max 值是(1/2 period - 1.3)

-min 值是(1/2 period - 1.9)

Language template在 vivado 圖形界面 tools 菜單里。

關于 template 的介紹,可以先學習 inputdelay/output delay 的理論基礎,結合實踐琢磨一下,這套 template 使用的方法還是有點巧妙的

經驗是通過時序圖對比,找到最匹配的 template,確定里面對應參數的值,套用 template里面的約束模板就可以。

可以找出這個 source synchronous --> centeraligned --> DDR 模板,看里面的時序圖跟用戶手冊里的時序圖對比下

時序圖里沒有畫出 data 有效數據跟無效數據(就是陰影部分)的范圍,但 tFRAME 的值之所以是 1.3~1.9,就是因為 data 有有效數據跟無效數據范圍的原因,把時序圖的有效數據和無效數據范圍畫出來,就容易跟 template 里的時序圖進行匹配了。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 串行
    +關注

    關注

    0

    文章

    246

    瀏覽量

    34991
  • Data
    +關注

    關注

    0

    文章

    63

    瀏覽量

    38977
  • 模板
    +關注

    關注

    0

    文章

    110

    瀏覽量

    20974

原文標題:本周一問 | Select io 解串行數據, 時序約束不通過問題

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    功率分析儀的“存儲”與“數據保存”模式如何保存測量數據呢?

    數據保存”模式和“存儲”模式將通過差異化功能設定滿足用戶多樣化的數據存儲需求:當您僅需保存一組數據時可選擇“數據保存”模式;而當您需要連續(xù)記錄數據時則可選擇“存儲”模式。
    的頭像 發(fā)表于 07-23 17:51 ?628次閱讀
    功率分析儀的“存儲”與“數據<b class='flag-5'>保存</b>”模式如何<b class='flag-5'>保存</b>測量數據呢?

    HarmonyOS實戰(zhàn):一招搞定保存圖片到相冊

    保存圖片功能幾乎是每個應用程序必備的功能之一,當用戶遇到喜歡的圖片時可以保存到手機相冊。那么在鴻蒙中保存圖片是否也需要申請用戶存儲權限以及如何將圖片保存到相冊,本文將詳細講述怎么
    的頭像 發(fā)表于 06-24 17:04 ?749次閱讀

    如何自動測量CAN收發(fā)器的延遲時間?

    在CAN總線系統(tǒng)的設計中,物理層的延遲主要來源于收發(fā)器,它影響到系統(tǒng)的性能以及系統(tǒng)響應能力,過大的延遲會導致系統(tǒng)無法應用較高的波特率、總線位錯誤頻發(fā)、通信時序異常等,通過在線測量和評估CAN收發(fā)器
    的頭像 發(fā)表于 05-28 11:39 ?596次閱讀
    如何自動測量CAN收發(fā)器的延遲<b class='flag-5'>時間</b>?

    如何將dif_time打印到 uart 或將其保存在文件中?

    uint8_t 緩沖區(qū),然后將其打印到 UART 控制臺或保存在文件中。 我正在尋找一些有關如何實現(xiàn)這一目標的指導! 代碼片段 //全局變量 uint32_t 開始時間; uint32_t停止時間
    發(fā)表于 05-15 06:51

    FPGA時序約束之設置時鐘組

    Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時
    的頭像 發(fā)表于 04-23 09:50 ?824次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設置時鐘組

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創(chuàng)建設計的工程源文件后,需要創(chuàng)建xdc文件設置時序約束。時序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建約束文件有兩種方式:Con
    的頭像 發(fā)表于 03-24 09:44 ?4144次閱讀
    一文詳解Vivado<b class='flag-5'>時序</b>約束

    IGBT IPM的錯誤輸出功能

    本文將介紹“保護功能和工作時序”系列的第五個功能——“錯誤輸出功能(FO)”。
    的頭像 發(fā)表于 03-19 17:22 ?903次閱讀
    IGBT IPM的<b class='flag-5'>錯誤</b>輸出功能

    AXI握手時序優(yōu)化—pipeline緩沖器

    /prdy或者valid-ready或AXI)中Valid及data打拍技巧?;只關心ready時序修復可以參考同作者這篇文章鏈接:?(AXI)握手協(xié)議(pvld/prdy或者valid-ready)中
    的頭像 發(fā)表于 03-08 17:10 ?806次閱讀
    AXI握手<b class='flag-5'>時序</b>優(yōu)化—pipeline緩沖器

    求助,關于ADC124S021的時序疑問求解

    從datasheet后面的使用知道DIN在SCLK上升沿輸入,DOUT在SCLK下降沿輸出,而時序圖好像顯示的是DIN在時鐘下降沿輸入,DOUT則看不出來,現(xiàn)在只轉換IN2,但轉換結果都是0
    發(fā)表于 02-06 07:30

    ADMV9625: 60 GHz Millimeterwave Short Data Link Preliminary Data Sheet adi

    電子發(fā)燒友網為你提供ADI(ADI)ADMV9625: 60 GHz Millimeterwave Short Data Link Preliminary Data Sheet相關產品參數、數據手冊
    發(fā)表于 01-15 18:48
    ADMV9625: 60 GHz Millimeterwave Short <b class='flag-5'>Data</b> Link Preliminary <b class='flag-5'>Data</b> Sheet adi

    MAX17853: 14-Channel High-Voltage Data-Acquisition System Data Sheet adi

    電子發(fā)燒友網為你提供ADI(ADI)MAX17853: 14-Channel High-Voltage Data-Acquisition System Data Sheet相關產品參數、數據手冊
    發(fā)表于 01-15 18:46
    MAX17853: 14-Channel High-Voltage <b class='flag-5'>Data</b>-Acquisition System <b class='flag-5'>Data</b> Sheet adi

    dac7624 data output timing是做什么用的?

    1:請問左側的 data output timing 是做什么用的?右側的是寫數字輸入的時序吧。2:這款dac可以單純的用IO模擬時序通信吧3:這個t CSD 要求最大不能超過160ns 很多單片機都達不到吧。單純的翻轉下I
    發(fā)表于 01-01 07:52

    EEPROM編程常見錯誤及解決方案

    、電流過大或寫入時序不正確等原因而損壞或不完整。 數據讀取錯誤 : 讀取EEPROM時,可能會因為芯片斷路、短路或內部擊穿等問題導致數據讀取失敗或讀取到錯誤的數據。 位翻轉錯誤 : 存
    的頭像 發(fā)表于 12-16 17:08 ?6038次閱讀

    請問ADS8671讀寫時序是怎么樣的?

    address>_<16-bit data>,然后發(fā)送讀opcode:11001_xx_<9-bit address>
    發(fā)表于 11-21 08:23

    socket編程中的錯誤處理技巧

    錯誤處理能夠確保程序在遇到異常情況時不會崩潰,而是能夠優(yōu)雅地處理問題。 提升用戶體驗 :通過適當的錯誤處理,可以給用戶提供清晰的錯誤信息,避免用戶感到困惑。 便于調試和維護 :良好的錯誤
    的頭像 發(fā)表于 11-01 17:47 ?1889次閱讀