chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計(jì)之邏輯綜合過(guò)程(下)

倩倩 ? 來(lái)源:《IC設(shè)計(jì)與方法》 ? 作者:《IC設(shè)計(jì)與方法》 ? 2022-08-15 16:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

邏輯綜合過(guò)程(5)設(shè)置約束中,時(shí)序約束除需估計(jì)電路中的連線(xiàn)參數(shù)外,還需要關(guān)注時(shí)鐘網(wǎng)絡(luò)。在復(fù)雜網(wǎng)絡(luò)中,輸入的時(shí)鐘信號(hào)可能會(huì)連接數(shù)百個(gè)D觸發(fā)器,需要通過(guò)樹(shù)狀網(wǎng)絡(luò)連接,樹(shù)狀網(wǎng)絡(luò)的每個(gè)分叉連接有限個(gè)D觸發(fā)器。為使時(shí)鐘信號(hào)到達(dá)每個(gè)D觸發(fā)器的時(shí)間近似相等,樹(shù)狀網(wǎng)絡(luò)需要盡可能均勻。

描述時(shí)鐘網(wǎng)絡(luò)信號(hào)的參數(shù)有兩個(gè):Clock Latency和Clock Uncertainty。Clock Latency表示時(shí)鐘信號(hào)經(jīng)由其他元器件和連線(xiàn)到達(dá)D觸發(fā)器的延時(shí),Clock Uncertainty表示各個(gè)D觸發(fā)器間時(shí)鐘延時(shí)的微小差異。

綜上,過(guò)程(5)設(shè)置約束中,時(shí)序約束通過(guò)靜態(tài)時(shí)序分析的準(zhǔn)則、估算連線(xiàn)參數(shù)、確定時(shí)鐘網(wǎng)絡(luò)參數(shù)完成約束。

f6666c3e-1a1c-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線(xiàn)《IC設(shè)計(jì)與方法》

當(dāng)時(shí)序約束滿(mǎn)足后,綜合邏輯所需的軟件將嘗試滿(mǎn)足面積約束要求,一般面積約束的要求是將芯片的面積最小化。

以下是描述芯片的面積的三種方式:

(1)通過(guò)與非門(mén)對(duì)芯片進(jìn)行描述,得出芯片等效多少門(mén)。

(2)通過(guò)等效晶體管數(shù)量的方式進(jìn)行描述。

(3)通過(guò)物理面積的方式進(jìn)行描述,常用的面積單位是平方微米。

非專(zhuān)業(yè)人員傾向使用方式(1)和方式(2)描述芯片面積。EDA軟件(根據(jù)代碼自動(dòng)生成芯片電路的軟件)中對(duì)芯片面積的描述不清晰,需要設(shè)計(jì)人員判斷數(shù)值的單位是門(mén)、晶體管、物理面積三種中的哪一種。如果數(shù)值包含0.5,可能是以門(mén)為單位,因?yàn)橐粋€(gè)非門(mén)大約等效0.5個(gè)與非門(mén);如果數(shù)值為整數(shù),可能是以晶體管為單位;如果數(shù)值有多個(gè)小數(shù)位,可能是以物理面積為單位。

設(shè)置約束結(jié)束后,可以進(jìn)行邏輯綜合操作。邏輯綜合操作中軟件可以對(duì)電路做以下優(yōu)化:

(1)共享表達(dá)式:如下圖所示,三個(gè)表達(dá)式中均有A+B,軟件會(huì)將重復(fù)的A+B電路化簡(jiǎn)。

f693ff5a-1a1c-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線(xiàn)《IC設(shè)計(jì)與方法》

(2)資源共享:加法器(下圖電路中帶加號(hào)的正方形)所需的資源多于多路選擇器(下圖電路中的梯形)所需的資源,通過(guò)改變電路結(jié)構(gòu),將資源選擇器共享轉(zhuǎn)化為加法器共享,節(jié)省資源。

f6d3fc0e-1a1c-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線(xiàn)《IC設(shè)計(jì)與方法》

(3)操作重新排序:下圖是操作重新排序的案例,如果A、B、C、D、E、F信號(hào)不能同時(shí)到達(dá),如A、B信號(hào)到達(dá)較晚,操作重新排序后的電路(圖中箭頭指向的電路)運(yùn)算速度更快。

f6ed74b8-1a1c-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線(xiàn)《IC設(shè)計(jì)與方法》

邏輯綜合操作后,進(jìn)行結(jié)果分析。首先需要關(guān)注時(shí)序報(bào)告。

時(shí)序報(bào)告的第一部分是數(shù)據(jù)到達(dá)時(shí)間(data arrival time),表示上一級(jí)觸發(fā)器時(shí)鐘信號(hào)出現(xiàn)開(kāi)始,經(jīng)過(guò)所有元器件所需要的時(shí)間(個(gè)人理解)。

時(shí)序報(bào)告的第二部分是數(shù)據(jù)需求時(shí)間(data required time),表示數(shù)據(jù)傳輸可以使用的時(shí)間。

如果數(shù)據(jù)需求時(shí)間-數(shù)據(jù)到達(dá)時(shí)間>0,則滿(mǎn)足時(shí)序約束,可以進(jìn)行面積報(bào)告分析,否則需修改約束或設(shè)計(jì)代碼。根據(jù)時(shí)序分析結(jié)果,可以重建關(guān)鍵路徑,進(jìn)一步優(yōu)化電路。

f720bce2-1a1c-11ed-ba43-dac502259ad0.png

圖片來(lái)源:學(xué)堂在線(xiàn)《IC設(shè)計(jì)與方法》

其次關(guān)注面積報(bào)告,下圖報(bào)告中紅圈內(nèi)表示芯片的面積參數(shù),因?yàn)閳?bào)告中數(shù)值有多個(gè)小數(shù)位,所以數(shù)值的單位是平方微米。

在商業(yè)設(shè)計(jì)中,需要定義芯片內(nèi)連線(xiàn)的模型以更準(zhǔn)確地估算出芯片面積(含個(gè)人理解),Net Interconnect area會(huì)有具體數(shù)值,不會(huì)如下圖中表示的undefined。

f760d4b2-1a1c-11ed-ba43-dac502259ad0.png

結(jié)果分析滿(mǎn)足設(shè)計(jì)條件后,保存結(jié)果,邏輯綜合過(guò)程結(jié)束。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

原文標(biāo)題:芯片設(shè)計(jì)相關(guān)介紹(25)——邏輯綜合過(guò)程(下)

文章出處:【微信號(hào):行業(yè)學(xué)習(xí)與研究,微信公眾號(hào):行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    創(chuàng)想智控焊接熔池相機(jī),打造焊接過(guò)程的“智慧眼”

    ,及時(shí)、準(zhǔn)確地掌握熔池動(dòng)態(tài)?今天一起了解創(chuàng)想智控焊接熔池相機(jī),打造焊接過(guò)程的“智慧眼”。 實(shí)時(shí)監(jiān)控,焊接過(guò)程可視化 創(chuàng)想智控焊接熔池相機(jī)通過(guò)高動(dòng)態(tài)成像技術(shù),能夠在高亮弧光與暗背景的強(qiáng)烈對(duì)比中,依然清晰捕捉
    的頭像 發(fā)表于 08-26 14:03 ?278次閱讀
    創(chuàng)想智控焊接熔池相機(jī),打造焊接<b class='flag-5'>過(guò)程</b>的“智慧<b class='flag-5'>之</b>眼”

    邏輯“1”與芯片引腳的輸入電壓有什么關(guān)系?

    邏輯“1”與芯片引腳的輸入電壓有什么關(guān)系?
    發(fā)表于 08-26 07:24

    對(duì)于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過(guò)程中定時(shí)器可以停止嗎?

    對(duì)于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過(guò)程中,定時(shí)器可以停止嗎?
    發(fā)表于 08-26 06:33

    對(duì)于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過(guò)程中,定時(shí)器可以停止嗎?

    對(duì)于新唐的8051芯片,在Keil Debug模式的單步執(zhí)行過(guò)程中,定時(shí)器可以停止嗎?
    發(fā)表于 08-25 07:57

    AI 芯片浪潮,職場(chǎng)晉升新契機(jī)?

    業(yè)績(jī)。 職稱(chēng)評(píng)審看重的 AI 芯片相關(guān)能力 在 AI 芯片領(lǐng)域,專(zhuān)業(yè)技術(shù)能力無(wú)疑是職稱(chēng)評(píng)審的核心關(guān)注點(diǎn)。這不僅包括對(duì)芯片架構(gòu)設(shè)計(jì)、電路邏輯開(kāi)發(fā)等基礎(chǔ)知識(shí)的掌握,更強(qiáng)調(diào)在實(shí)際項(xiàng)目中運(yùn)用這
    發(fā)表于 08-19 08:58

    如何選擇合適的邏輯芯片

    電工們可能對(duì)放大器頭疼、可能對(duì)ADC/DAC應(yīng)用發(fā)怵,但是對(duì)于小邏輯芯片,那就輕車(chē)熟路、信手拿來(lái)對(duì)著真值表就可以放心使用了。但是這小小的邏輯芯片,卻演繹著控制系統(tǒng)的大世界。
    的頭像 發(fā)表于 07-14 17:38 ?837次閱讀
    如何選擇合適的<b class='flag-5'>邏輯</b><b class='flag-5'>芯片</b>

    數(shù)字IC設(shè)計(jì):方法、技巧與實(shí)踐

    主要內(nèi)容: 芯片設(shè)計(jì)的背景知識(shí) 芯片設(shè)計(jì)流程和工具 構(gòu)架(ARCHITECTURE)設(shè)計(jì) RTL級(jí)設(shè)計(jì)和仿真 邏輯綜合和相關(guān)技術(shù) 芯片設(shè)計(jì)的
    發(fā)表于 05-28 16:06

    芯片前端設(shè)計(jì)中常用的軟件和工具

    前端設(shè)計(jì)是數(shù)字芯片開(kāi)發(fā)的初步階段,其核心目標(biāo)是從功能規(guī)格出發(fā),最終獲得門(mén)級(jí)網(wǎng)表(Netlist)。這個(gè)過(guò)程主要包括:規(guī)格制定、架構(gòu)設(shè)計(jì)、HDL編程、仿真驗(yàn)證、邏輯綜合、時(shí)序分析和形式驗(yàn)
    的頭像 發(fā)表于 05-15 16:48 ?877次閱讀

    LED芯片質(zhì)量檢測(cè)技術(shù)X-ray檢測(cè)

    的性能,但在高電流、高溫等極端環(huán)境,它們可能引發(fā)功能失效,甚至導(dǎo)致整個(gè)LED系統(tǒng)損壞。因此,在LED芯片制造和應(yīng)用過(guò)程中,利用無(wú)損檢測(cè)技術(shù)對(duì)內(nèi)部結(jié)構(gòu)進(jìn)行詳細(xì)檢查
    的頭像 發(fā)表于 04-28 20:18 ?492次閱讀
    LED<b class='flag-5'>芯片</b>質(zhì)量檢測(cè)技術(shù)<b class='flag-5'>之</b>X-ray檢測(cè)

    倒裝芯片鍵合技術(shù)的特點(diǎn)和實(shí)現(xiàn)過(guò)程

    本文介紹了倒裝芯片鍵合技術(shù)的特點(diǎn)和實(shí)現(xiàn)過(guò)程以及詳細(xì)工藝等。
    的頭像 發(fā)表于 04-22 09:38 ?1786次閱讀
    倒裝<b class='flag-5'>芯片</b>鍵合技術(shù)的特點(diǎn)和實(shí)現(xiàn)<b class='flag-5'>過(guò)程</b>

    AD7124邏輯供電能否大于AVDD?

    即可。 但對(duì)邏輯供電大于芯片供電這種情況不太了解,想再確認(rèn)一,是否可以這樣使用。這兩個(gè)電源是否是完全分開(kāi)的。
    發(fā)表于 04-15 06:20

    如何綜合性測(cè)試一款電源芯片?——以ASP3605芯片為例

    引言 在現(xiàn)代電子系統(tǒng)中,電源芯片是不可或缺的核心組件之一。其性能的優(yōu)劣直接關(guān)系到整個(gè)電子設(shè)備的穩(wěn)定性和可靠性。因此,對(duì)電源芯片進(jìn)行綜合性的測(cè)試至關(guān)重要。本文以國(guó)科安芯生產(chǎn)的ASP3605芯片
    的頭像 發(fā)表于 04-07 09:26 ?755次閱讀

    【「大話(huà)芯片制造」閱讀體驗(yàn)】+ 芯片制造過(guò)程和生產(chǎn)工藝

    蓋樓一樣,層層堆疊。 總結(jié)一,芯片制造的主要過(guò)程包括晶圓加工、氧化、光刻、刻蝕、薄膜沉積、互連、測(cè)試和封裝。 晶圓,作為單晶柱體切割而成的圓薄片,其制作原料是硅或砷化鎵。高純度的硅材料提取自硅砂
    發(fā)表于 12-30 18:15

    由MOSFET構(gòu)成的芯片邏輯門(mén)的最基本單元CMOS介紹

    介紹了芯片最基本的單元——MOSFET,和由MOSFET構(gòu)成的芯片邏輯門(mén)的最基本單元——CMOS。?? MOSFET 芯片最底層的原理二進(jìn)制運(yùn)算,所以我們要用最基本的電子元件來(lái)模擬1和
    的頭像 發(fā)表于 11-22 13:32 ?1319次閱讀
    由MOSFET構(gòu)成的<b class='flag-5'>芯片</b><b class='flag-5'>邏輯</b>門(mén)的最基本單元CMOS介紹

    時(shí)鐘芯片綜合測(cè)試策略:從生成過(guò)程到關(guān)鍵模塊

    時(shí)鐘芯片的測(cè)試工作需細(xì)致入微,涵蓋從時(shí)鐘生成過(guò)程芯片內(nèi)部關(guān)鍵模塊的全面評(píng)估。其核心功能在于產(chǎn)生穩(wěn)定且準(zhǔn)確的頻率輸出,并能根據(jù)系統(tǒng)需求靈活調(diào)整。因此,測(cè)試的重點(diǎn)在于驗(yàn)證芯片內(nèi)部各個(gè)環(huán)節(jié)
    的頭像 發(fā)表于 11-04 11:50 ?1155次閱讀