chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

單面PCB板和雙面PCB板的疊層

電子芯期天 ? 來源:電子芯期天 ? 作者:電子芯期天 ? 2022-09-05 09:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

總的來說疊層設計主要要遵從兩個規(guī)矩:

1. 每個走線層都必須有一個鄰近的參考層(電源或地層);

2. 鄰近的主電源層和地層要保持最小間距,以提供較大的耦合電容;

下面列出從兩層板到八層板的疊層來進行示例講解

單面PCB板和雙面PCB板的疊層

對于兩層板來說,由于板層數量少,已經不存在疊層的問題??刂艵MI輻射主要從布線和布局來考慮;

單層板和雙層板的電磁兼容問題越來越突出。造成這種現象的主要原因就是因是信號回路面積過大,不僅產生了較強的電磁輻射,而且使電路對外界干擾敏感。要改善線路的電磁兼容性,最簡單的方法是減小關鍵信號的回路面積。

關鍵信號:從電磁兼容的角度考慮,關鍵信號主要指產生較強輻射的信號和對外界敏感的信號。能夠產生較強輻射的信號一般是周期性信號,如時鐘或地址的低位信號。對干擾敏感的信號是指那些電平較低的模擬信號。

單、雙層板通常使用在低于10KHz的低頻模擬設計中:

1)在同一層的電源走線以輻射狀走線,并最小化線的長度總和;

2)走電源、地線時,相互靠近;在關鍵信號線邊上布一條地線,這條地線應盡量靠近信號線。這樣就形成了較小的回路面積,減小差模輻射對外界干擾的敏感度。當信號線的旁邊加一條地線后,就形成了一個面積最小的回路,信號電流肯定會取道這個回路,而不是其它地線路徑。

3)如果是雙層線路板,可以在線路板的另一面,緊靠近信號線的下面,沿著信號線布一條地線,一線盡量寬些。這樣形成的回路面積等于線路板的厚度乘以信號線的長度。

四層板的疊層

1. SIG-GND(PWR)-PWR (GND)-SIG;

2. GND-SIG(PWR)-SIG(PWR)-GND;

對于以上兩種疊層設計,潛在的問題是對于傳統(tǒng)的1.6mm(62mil)板厚。層間距將會變得很大,不僅不利于控制阻抗,層間耦合及屏蔽;特別是電源地層之間間距很大,降低了板電容,不利于濾除噪聲。

對于第一種方案,通常應用于板上芯片較多的情況。這種方案可得到較好的SI性能,對于EMI性能來說并不是很好,主要要通過走線及其他細節(jié)來控制。主要注意:地層放在信號最密集的信號層的相連層,有利于吸收和抑制輻射;增大板面積,體現20H規(guī)則。

對于第二種方案,通常應用于板上芯片密度足夠低和芯片周圍有足夠面積(放置所要求的電源覆銅層)的場合。此種方案PCB的外層均為地層,中間兩層均為信號 /電源層。信號層上的電源用寬線走線,這可使電源電流的路徑阻抗低,且信號微帶路徑的阻抗也低,也可通過外層地屏蔽內層信號輻射。從EMI控制的角度看, 這是現有的最佳4層PCB結構。

主要注意:中間兩層信號、電源混合層間距要拉開,走線方向垂直,避免出現串擾;適當控制板面積,體現20H規(guī)則;如果要控 制走線阻抗,上述方案要非常小心地將走線布置在電源和接地鋪銅島的下邊。另外,電源或地層上的鋪銅之間應盡可能地互連在一起,以確保DC和低頻的連接性。

六層板的疊層

對于芯片密度較大、時鐘頻率較高的設計應考慮6層板的設計,推薦疊層方式:

1.SIG-GND-SIG-PWR-GND-SIG;

對于這種方案,這種疊層方案可得到較好的信號完整性,信號層與接地層相鄰,電源層和接地層配對,每個走線層的阻抗都可較好控制,且兩個地層都是能良好的吸收磁力線。并且在電源、地層完整的情況下能為每個信號層都提供較好的回流路徑。

2.GND-SIG-GND-PWR-SIG -GND;

對于這種方案,該種方案只適用于器件密度不是很高的情況,這種疊層具有上面疊層的所有優(yōu)點,并且這樣頂層和底層的地平面比較完整,能作為一個較好的屏蔽層 來使用。需要注意的是電源層要靠近非主元件面的那一層,因為底層的平面會更完整。因此,EMI性能要比第一種方案好。

小結:對于六層板的方案,電源層與地層之間的間距應盡量減小,以獲得好的電源、地耦合。但62mil的板厚,層間距雖然得到減小,還是不容易把主電源與地 層之間的間距控制得很小。對比第一種方案與第二種方案,第二種方案成本要大大增加。因此,我們疊層時通常選擇第一種方案。設計時,遵循20H規(guī)則和鏡像層 規(guī)則設計

八層板的疊層

1、由于差的電磁吸收能力和大的電源阻抗導致這種不是一種好的疊層方式。它的結構如下:

1.Signal 1 元件面、微帶走線層

2.Signal 2 內部微帶走線層,較好的走線層(X方向)

3.Ground

4.Signal 3 帶狀線走線層,較好的走線層(Y方向)

5.Signal 4 帶狀線走線層

6.Power

7.Signal 5 內部微帶走線層

8.Signal 6 微帶走線層

2、是第三種疊層方式的變種,由于增加了參考層,具有較好的EMI性能,各信號層的特性阻抗可以很好的控制

1.Signal 1 元件面、微帶走線層,好的走線層

2.Ground 地層,較好的電磁波吸收能力

3.Signal 2 帶狀線走線層,好的走線層

4.Power 電源層,與下面的地層構成優(yōu)秀的電磁吸收 5.Ground 地層

6.Signal 3 帶狀線走線層,好的走線層

7.Power 地層,具有較大的電源阻抗

8.Signal 4 微帶走線層,好的走線層

3、最佳疊層方式,由于多層地參考平面的使用具有非常好的地磁吸收能力。

1.Signal 1 元件面、微帶走線層,好的走線層

2.Ground 地層,較好的電磁波吸收能力

3.Signal 2 帶狀線走線層,好的走線層

4.Power 電源層,與下面的地層構成優(yōu)秀的電磁吸收 5.Ground 地層

6.Signal 3 帶狀線走線層,好的走線層

7.Ground 地層,較好的電磁波吸收能力

8.Signal 4 微帶走線層,好的走線層

對于如何選擇設計用幾層板和用什么方式的疊層,要根據板上信號網絡的數量,器件密度,PIN密度,信號的頻率,板的大小等許多因素。對于這些因素我們要綜合考慮。

對于信號網絡的數量越多,器件密度越大,PIN密度越大,信號的頻率越高的設計應盡量采用多層板設計。為得到好的EMI性能最好保證每個信號層都 有自己的參考層。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    462

    文章

    53581

    瀏覽量

    459597
  • PCB板
    +關注

    關注

    27

    文章

    1489

    瀏覽量

    54809
  • 線路板
    +關注

    關注

    24

    文章

    1322

    瀏覽量

    49376

原文標題:PCB線路板疊層設計要注意哪些問題呢?

文章出處:【微信號:Elec-sunday,微信公眾號:電子芯期天】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何判斷PCB的厚度?

    以內的PCB設計。例如,四、六等。 超過2.0mm厚度?:這種較厚的
    的頭像 發(fā)表于 11-12 09:44 ?242次閱讀

    不止于4!華秋PCB 6爆款重磅上線

    4之后,再看6上月,華秋PCB推出了4爆款,以“真香”價格引爆市場。今天,華秋PCB懷著
    的頭像 發(fā)表于 11-12 07:33 ?233次閱讀
    不止于4<b class='flag-5'>層</b>!華秋<b class='flag-5'>PCB</b> 6<b class='flag-5'>層</b><b class='flag-5'>板</b>爆款重磅上線

    PCB打樣避坑指南:PCB打樣全流程解析

    及分析: ? PCB打樣注意事項 一、前期準備:確保原始數據精準解析 實物完整性檢查 原始PCB需完整無損,殘缺或損傷可能導致逆向工程失敗。例如,多層
    的頭像 發(fā)表于 11-04 09:23 ?371次閱讀
    <b class='flag-5'>PCB</b>抄<b class='flag-5'>板</b>打樣避坑指南:<b class='flag-5'>PCB</b>抄<b class='flag-5'>板</b>打樣全流程解析

    pcb中為什么加很多的盲孔,有什么作用

    pcb中為什么加很多的盲孔有什么作用
    的頭像 發(fā)表于 09-06 11:32 ?854次閱讀

    混合壓PCB的成本如何控制?

    ? 控制混合壓PCB的成本需要從材料選擇、設計優(yōu)化、工藝控制等多方面綜合考量,以下是關鍵策略: 一、材料分層優(yōu)化 ? 高頻與普通材料混用 ? 核心信號采用高頻板材(如Rogers
    的頭像 發(fā)表于 08-15 11:33 ?684次閱讀

    如何為EMC設計選擇PCB結構

    在設計電磁兼容性(EMC)表現優(yōu)異的 PCB 時,結構的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?6229次閱讀
    如何為EMC設計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結構

    PCB設計避坑指南

    每次PCB設計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結構。當你的設計從實驗室小批量轉到批量生產時,是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?2430次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計避坑指南

    PCB設計避坑指南

    第3作為高速信號時,上下需 設置地平面 。 2、電磁兼容性(EMC) 合理的結構能 減少60%以上的串擾 。多個地平面層能有效減小PCB
    發(fā)表于 06-24 20:09

    汽車空調冷暖伺服電機雙面PCB設計

    純分享帖,需要者可點擊附件免費獲取完整資料~~~*附件:汽車空調冷暖伺服電機雙面PCB設計.pdf【免責聲明】本文系網絡轉載,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請第一時間告知,刪除內容!
    發(fā)表于 06-09 16:24

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設計中,多層設計直接影響信號完整性、電源分配和EMC性能。合理的結構不僅能提
    的頭像 發(fā)表于 05-11 10:58 ?553次閱讀

    PCB】四電路PCB設計

    為了減小電路之間的干擾所采取的相關措施。結合親身設計經驗,以基于ARM、自主移動的嵌入式系統(tǒng)核心PCB設計為例,簡單介紹有關四電路PCB
    發(fā)表于 03-12 13:31

    PCB芯片加固方案

    PCB芯片加固方案PCB芯片加固工藝是確保電子設備性能和可靠性的重要環(huán)節(jié)。以下是一些常見的PCB
    的頭像 發(fā)表于 03-06 15:37 ?1025次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>板</b>芯片加固方案

    推薦必看!PCBLayout設計要點

    PCB的布局和走線在射頻電路中占據舉足輕重的作用,影響整個PCB的設計性能,甚至是整個產品的性能。在繪制完成原理圖后,開始繪制PCB前,首先要確認繪制的PCB是幾層板子,射頻一般建議是
    的頭像 發(fā)表于 02-13 19:34 ?2249次閱讀
    推薦必看!<b class='flag-5'>PCB</b><b class='flag-5'>板</b>Layout設計要點

    深度解析:雙面PCB單面PCB的制造差異

    電子設備制造中起著至關重要的作用。盡管它們在基本功能上都是用于支撐和連接電子元器件,但在制造工藝上存在顯著差異。本文將詳細介紹雙面PCB相比單面P
    的頭像 發(fā)表于 02-05 10:00 ?1309次閱讀

    PCB為什么綠色居多?

    PCB
    揚興科技
    發(fā)布于 :2025年01月16日 18:14:47