chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UVM里的phase機(jī)制

倩倩 ? 來源:FPGA學(xué)姐 ? 作者:FPGA學(xué)姐 ? 2022-09-05 15:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

UVM中的phase,按照其是否消耗仿真時間($time打印出的時間)的特性,可以分成兩大類,一類是function phase,一類是task phase。就像task和function一樣,task phase消耗仿真時間。

如圖所示灰色的phase是task phase其他均為function phase

115e450e-2c63-11ed-ba43-dac502259ad0.png

上述所有的phase都會按照圖中的順序自上而下自動執(zhí)行。使用頻率最高的是build_phase、connect_phase和main_phase

  • 對于function phase來說,在同一時間只有一個phase在執(zhí)行;但是task phase中,run_phase和pre_reset_phase等12個小的phase并行運(yùn)行。后者稱為動態(tài)運(yùn)行(run-time)的phase。

  • run phase可以和其他12個小phase 的關(guān)系是可以在run phase里執(zhí)行12個小phase的功能,也可以在12個小phase中分步進(jìn)行。run phase和其他12個phse是一個并行關(guān)系,而12個phase是順序執(zhí)行的。

對于task phase,從全局的觀點(diǎn)來看其順序大致如下


fork begin  run_phase();  end  begin      pre_reset_phase();    reset_phase();  post_reset_phase();pre_configure_phase();configure_phase();post_configure_phase();pre_main_phase();main_phase();post_main_phase();pre_shutdown_phase();shutdown_phase();post_shutdown_phase();endjoin

  • 12個小phase存在意義:分成小的phase是為了實(shí)現(xiàn)更加精細(xì)化的控制。reset、configure、main、shutdown四個phase是核心,這四個phase通常模擬DUT的正常工作方式,在reset_phase對DUT進(jìn)行復(fù)位、初始化等操作,在configure_phase則進(jìn)行DUT的配置,DUT的運(yùn)行主要在main_phase完成,shutdown_phase則是做一些與DUT斷電相關(guān)的操作。

假設(shè)要在運(yùn)行過程中對DUT進(jìn)行一次復(fù)位(reset)操作,在沒有這些細(xì)分 的phase之前,這種操作要在scoreboard、reference model等加入一些額 外的代碼來保證驗證平臺不會出錯。但是有了這些小的phase之后,那么只 要通過phase的跳轉(zhuǎn),就會自動跳轉(zhuǎn)回reset_phase。

  • bulid phase的執(zhí)行順序是自上而下,即先執(zhí)行test case的bulid phase然后執(zhí)行env,在執(zhí)行monitor和driver的build phase,而同級的monitor和driver的build phase執(zhí)行順序是按照字典序的,這里的字典序的排序依據(jù)new時指定的名字。

UVM的uvm_component及其派生類變量的實(shí)例化在build_phase中做實(shí) 例化工作,如果是uvm_object的實(shí)例化,可以是任何的phase。

  • 除了build_phase之外,所有不耗費(fèi)仿真時間的phase(即function phase)都是自下而上執(zhí)行的。connect phase執(zhí)行順序是自下而上的,如對于connect_phase即先執(zhí)行driver和monitor的connect_phase,再執(zhí)行agent的connect_phase。

  • 無論是自上而下(build_phase)還是自下而上(connect_phase)的phase,其執(zhí)行順序都與實(shí)例化的順序無關(guān),而是嚴(yán)格按照實(shí)例化時指定名字的字典序

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • UVM
    UVM
    +關(guān)注

    關(guān)注

    0

    文章

    183

    瀏覽量

    19933
  • PHASE
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    11106

原文標(biāo)題:UVM里的phase機(jī)制

文章出處:【微信號:FPGA學(xué)姐,微信公眾號:FPGA學(xué)姐】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    以物聯(lián)網(wǎng)技術(shù)助力博物館智慧安防

    針對博物館安防與運(yùn)營兩大核心需求,云打造全鏈條產(chǎn)品解決方案,用先進(jìn)的物聯(lián)網(wǎng)智能硬件構(gòu)建無死角防護(hù)網(wǎng) 。
    的頭像 發(fā)表于 10-29 11:00 ?491次閱讀

    教程來啦!LuatOS中的消息通信機(jī)制詳解及其應(yīng)用場景

    在資源受限的嵌入式環(huán)境中,LuatOS采用消息機(jī)制實(shí)現(xiàn)模塊間解耦與高效通信。通過預(yù)定義消息名稱(如“new_msg”),開發(fā)者可輕松構(gòu)建響應(yīng)式程序結(jié)構(gòu)。接下來我們將深入剖析其實(shí)現(xiàn)原理與典型使用方法
    的頭像 發(fā)表于 09-26 18:59 ?214次閱讀
    教程來啦!LuatOS中的消息通信<b class='flag-5'>機(jī)制</b>詳解及其應(yīng)用場景

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: UVM 驗證包設(shè)計

    UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證對應(yīng)的功能, 并對測試結(jié)果進(jìn)行自動對比分析與統(tǒng)計。 驗證包包含一個NoPHAE_env 驗證環(huán)境, 驗證環(huán)境下包含
    的頭像 發(fā)表于 09-14 11:29 ?4465次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: <b class='flag-5'>UVM</b> 驗證包設(shè)計

    打造校園安全物聯(lián)網(wǎng)解決方案

    如何利用科技手段提升校園安全水平,既是教育部門和家長關(guān)心的問題;同時也是云聚焦的重要課題?;趯π@安全場景的深度洞察,云依托低功耗藍(lán)牙、北斗、4G等技術(shù),量身打造了校園安
    的頭像 發(fā)表于 09-08 17:21 ?824次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: UVM 驗證包設(shè)計

    UVM 驗證包設(shè)計結(jié)構(gòu)如圖 1 所示。 UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證對應(yīng)的功能, 并對測試結(jié)果進(jìn)行自動對比分析與統(tǒng)計。 驗證包包含一個NoPHAE_env 驗證環(huán)境
    發(fā)表于 08-29 14:33

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項目基于 UVM 搭建驗證平臺進(jìn)行功能驗證。圖1 驗證平臺架構(gòu)圖在驗證平臺中將 PCIE 集成塊從待測試設(shè)計(Design
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項目基于 UVM 搭建驗證平臺進(jìn)行功能驗證。
    的頭像 發(fā)表于 08-25 18:53 ?2661次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:<b class='flag-5'>UVM</b>驗證平臺

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計25:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項目基于 UVM 搭建驗證平臺進(jìn)行功能驗證
    的頭像 發(fā)表于 08-04 16:52 ?619次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計25:<b class='flag-5'>UVM</b>驗證平臺

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計18:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項目基于 UVM 搭建驗證平臺進(jìn)行功能驗證。圖1 驗證平臺架構(gòu)圖在驗證平臺中將 PCIE 集成塊從待測試設(shè)計(Design
    發(fā)表于 07-31 16:39

    電子紙標(biāo)簽技術(shù)助力博物館綠色轉(zhuǎn)型

    電子紙標(biāo)簽擁有類紙張的顯示效果,有效彌補(bǔ)傳統(tǒng)說明牌字體較小、信息承載有限的不足,專注于提升文博場景觀展便利性與友好度為目標(biāo)。
    的頭像 發(fā)表于 05-30 10:34 ?772次閱讀

    攜手Nordic推出多合一氣體傳感器

    此前,5月22日至23日,2025藍(lán)牙亞洲大會在深圳隆重啟幕。云新品“多合一氣體傳感器”在Nordic展位上重磅亮相。產(chǎn)品搭載了Nordic nRF54L系列首款系統(tǒng)級芯片(SoC),兼具超低
    的頭像 發(fā)表于 05-27 18:01 ?985次閱讀

    NVMe IP over PCIe 4.0:擺脫XDMA,實(shí)現(xiàn)超高速!

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結(jié)合PCIe,通過高速傳輸機(jī)制開發(fā)。同時利用UVM驗證平臺驗證,有效提升工作效率。
    的頭像 發(fā)表于 04-16 14:57 ?795次閱讀
    NVMe IP over PCIe 4.0:擺脫XDMA,實(shí)現(xiàn)超高速!

    Java的SPI機(jī)制詳解

    作者:京東物流 楊葦葦 1.SPI簡介 SPI(Service Provicer Interface)是Java語言提供的一種接口發(fā)現(xiàn)機(jī)制,用來實(shí)現(xiàn)接口和接口實(shí)現(xiàn)的解耦。簡單來說,就是系統(tǒng)只需要定義
    的頭像 發(fā)表于 03-05 11:35 ?1101次閱讀
    Java的SPI<b class='flag-5'>機(jī)制</b>詳解

    DLP4500如何自動產(chǎn)生graycode和phase shift pattern?

    我在看DLP的sdk介紹和解析中說,DLP4500可以自動產(chǎn)生graycode和phase shift pattern,但是我沒有找到方法。 請問要怎么實(shí)現(xiàn)呢?具體的步驟是什么? 期待得到回復(fù)!謝謝
    發(fā)表于 02-27 08:19

    MATLA B助力數(shù)字與模擬芯片設(shè)計:高效實(shí)現(xiàn)HLS、UCIe和UVM

    UVM》。 在當(dāng)前全球科技競爭加劇的背景下,中國集成電路設(shè)計行業(yè)迎來了前所未有的機(jī)遇與挑戰(zhàn)。為了更好地應(yīng)對快速變化的市場需求,增強(qiáng)自主創(chuàng)新能力,并提升國際競爭力,行業(yè)內(nèi)正積極尋求新的突破和發(fā)展路徑
    的頭像 發(fā)表于 12-20 11:11 ?1240次閱讀
    MATLA B助力數(shù)字與模擬芯片設(shè)計:高效實(shí)現(xiàn)HLS、UCIe和<b class='flag-5'>UVM</b>