chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

NVMe高速傳輸之擺脫XDMA設計23:UVM驗證平臺

高速傳輸與存儲 ? 2025-08-25 18:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

NVMe over PCIe采用 AXI4-Lite 接口、AXI4 接口和 PCIe3.0X4 接口,其中AXI4-Lite 和 AXI4 總線接口均可抽象為總線事務,而 PCIe 接口信號可被抽象為 PCIeTLP 事務,因此為了方便的在事務層構建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證。

wKgZPGiLK1eAaAZ3AADcEM0u3Cw872.png

圖1 驗證平臺架構圖

在驗證平臺中將 PCIE 集成塊從待測試設計(Design Under Test,DUT)中剝離,以 PCIE 集成塊接口作為 DUT 接口執(zhí)行仿真。一方面,因為 PCIe 接口采用 PCIE 集成塊作為物理層和數(shù)據(jù)鏈路層驅(qū)動,而 PCIe 物理層和數(shù)據(jù)鏈路層的仿真十分復雜,需要使用成熟的驗證知識產(chǎn)權(Verification IP,VIP)保證仿真的準確性和效率,這一類的 VIP 通常十分昂貴并且復雜;另一方面,PCIE 集成塊是 Xilinx 提供的過了充分驗證的硬核 IP,因此在驗證過程中可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構建難度,同時對驗證的完備性影響較小.

驗證平臺由 UVM 驗證包、DUT、AXI BRAM IP 和 NVMe 子系統(tǒng)模型組成。UVM驗證包用于構建測試用例、提供激勵、監(jiān)測接口、對比分析統(tǒng)計測試結果;DUT 為待測試對象即 NoP 邏輯加速引擎;AXI BRAM IP 用于模擬外部存儲,對接 DUT 的AXI4 數(shù)據(jù)總線;NVMe 子系統(tǒng)模型(NVMe Subsystem Model)是自主設計的用于模擬 PCIe 鏈路設備和 NVMe 設備的功能模型。

B站已給出相關性能的視頻,如想進一步了解,請搜索B站用戶:專注與守望

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCIe
    +關注

    關注

    16

    文章

    1436

    瀏覽量

    87929
  • FGPA
    +關注

    關注

    1

    文章

    27

    瀏覽量

    16461
  • 高速存儲
    +關注

    關注

    0

    文章

    15

    瀏覽量

    6064
  • nvme
    +關注

    關注

    0

    文章

    292

    瀏覽量

    23776
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    NVMe高速傳輸擺脫XDMA設計43:如何上板驗證?

    仿真驗證之后, 搭建硬件測試平臺, 測試本IP在實際應用環(huán)境中的功能與性能。本IP基于 Xilinx PCIe Integration Block 搭建, 常用的 PCIE 集成塊版本有
    發(fā)表于 10-30 18:10

    NVMe高速傳輸擺脫XDMA設計42:DMA 讀寫功能驗證與分析

    事務, 數(shù)據(jù)通過 AXI 總線寫入 BRAM 仿真模型。 DMA 結束后寫數(shù)據(jù)計數(shù)寄存器為 256, 表示傳輸數(shù)據(jù)量為 256*16B 即 4KB。 圖1 DMA 讀測試仿真波形 NVMe 設備模型
    發(fā)表于 10-27 09:10

    NVMe高速傳輸擺脫XDMA設計30: NVMe 設備模型設計

    NVMe 設備模型一方面模擬 PCIe EP 設備功能, 另一方面模擬 NVMe 行為功能,實現(xiàn) NVMe 協(xié)議事務的處理。 PCIe EP 設備具有 TYPE0 類型的配置空間, 要模擬NV
    發(fā)表于 09-29 09:31

    NVMe高速傳輸擺脫XDMA設計25: NVMe 子系統(tǒng)模型設計

    本課題提出 NVMe子系統(tǒng)模型的設計理念, 并將其整合到驗證平臺中, 使 NoP 邏輯加速引擎能夠在較復雜存儲子系統(tǒng)中做系統(tǒng)性的功能驗證, 同時降低了設計與
    的頭像 發(fā)表于 09-14 11:31 ?4431次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計25: <b class='flag-5'>NVMe</b> 子系統(tǒng)模型設計

    NVMe高速傳輸擺脫XDMA設計24: UVM 驗證包設計

    UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證對應的功能, 并對測試結果進行自動對比分析與統(tǒng)計。 驗證包包含一個NoPHAE_env
    的頭像 發(fā)表于 09-14 11:29 ?4651次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計24: <b class='flag-5'>UVM</b> <b class='flag-5'>驗證</b>包設計

    NVMe高速傳輸擺脫XDMA設計24: UVM 驗證包設計

    和計分板; 序列發(fā)生器根據(jù)測試用例產(chǎn)生事務。 Axi4_agent 負責監(jiān)測 AXI4 總線接口。 由于 AXI4 總線接口用于進行數(shù)據(jù)傳輸,在驗證平臺中該總線接口實際與 AXI BRAM IP 對接
    發(fā)表于 08-29 14:33

    NVMe高速傳輸擺脫XDMA設計23UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程中可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構建難度,同時對驗證的完備性影響較小.
    發(fā)表于 08-26 09:49

    NVMe高速傳輸擺脫XDMA設計20: PCIe應答模塊設計

    應答模塊的具體任務是接收來自PCIe鏈路上的設備的TLP請求,并響應請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應答模塊也分別針對兩種
    發(fā)表于 08-12 16:04

    NVMe高速傳輸擺脫XDMA設計17:PCIe加速模塊設計

    PCIe加速模塊負責實現(xiàn)PCIe傳輸層任務的處理,同時與NVMe層進行任務交互。PCIe加速模塊按照請求發(fā)起方分為請求模塊和應答模塊。
    的頭像 發(fā)表于 08-09 14:38 ?4653次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計17:PCIe加速模塊設計

    NVMe高速傳輸擺脫XDMA設計25:UVM驗證平臺

    抽象為 PCIeTLP 事務,因此為了方便的在事務層構建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證
    的頭像 發(fā)表于 08-04 16:52 ?704次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設計25:<b class='flag-5'>UVM</b><b class='flag-5'>驗證</b><b class='flag-5'>平臺</b>

    NVMe IP高速傳輸卻不依賴XDMA設計九:隊列管理模塊(上)

    這是采用PCIe設計NVMe,并非調(diào)用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接采用PCIe設計,結合UVM驗證加快設計速度。 隊列管理模塊采用隊列的存儲與控制分
    的頭像 發(fā)表于 08-04 09:53 ?676次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設計<b class='flag-5'>之</b>九:隊列管理模塊(上)

    NVMe高速傳輸擺脫XDMA設計18:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程中可以只使用其接口進行模擬,這將極大減小驗證平臺復雜度和構建難度,同時對驗證的完備性影響較小.
    發(fā)表于 07-31 16:39

    NVMe高速傳輸擺脫XDMA設計九:隊列管理模塊設計(上)

    本帖最后由 xianuser2012 于 2025-7-30 15:57 編輯 注:這是采用PCIe設計NVMe,并非調(diào)用XDMA方式,后者在PCIe4.0時不大方便,故團隊直接采用PCIe
    發(fā)表于 07-27 17:41

    NVMe IP高速傳輸卻不依賴XDMA設計八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫實現(xiàn)NVMe或其他傳輸的方法。但是,XDMA介紹較少,在高速存儲設計時,尤其是PCIe4.0模式下,較
    的頭像 發(fā)表于 07-26 15:14 ?761次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設計<b class='flag-5'>之</b>八:系統(tǒng)初始化

    NVMe IP over PCIe 4.0:擺脫XDMA,實現(xiàn)超高速

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結合PCIe,通過高速傳輸機制開發(fā)。同時利用UVM驗證
    的頭像 發(fā)表于 04-16 14:57 ?882次閱讀
    <b class='flag-5'>NVMe</b> IP over PCIe 4.0:<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>,實現(xiàn)超<b class='flag-5'>高速</b>!