chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Video Processing subsystem例程分析

Hack電子 ? 來源:Hack電子 ? 作者:Hack電子 ? 2022-10-28 14:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

d14fffec-567f-11ed-a3b6-dac502259ad0.png

1.memory_ss模塊

slave端口

S00

連接設(shè)備:microblaze_ss----M_AXI_DC

時鐘來源:S01_ACLK---clk_out2(clock_and_reset)---100MHz

復(fù)位來源:S01_ARESETN---peripheral_aresetn(clock_and_reset)

S01

連接設(shè)備:microblaze_ss---M_AXI_IC

時鐘來源:S01_ACLK---clk_out2(clock_and_reset)---100MHz

復(fù)位來源:S01_ARESETN---peripheral_aresetn(clock_and_reset)

S02

連接設(shè)備:v_proc_ss_0---m_axi_mm(接收video_processing_subsystem master端口傳過來的數(shù)據(jù))

時鐘來源:mig_7series_0---ui_clk/ACLK

復(fù)位來源:M00_ARESETN

master端口:

M00

連接設(shè)備:mig_7series_0---S_AXI(將數(shù)據(jù)傳遞給DDR3)

時鐘來源:mig_7series_0---ui_clk/ACLK

復(fù)位來源:M00_ARESETN

S02,M00公用時鐘和復(fù)位原因是,對同一個數(shù)據(jù)流進(jìn)行操作,接收數(shù)據(jù)與發(fā)送數(shù)據(jù)。

d183f73e-567f-11ed-a3b6-dac502259ad0.png?2.microblaze_ss模塊

slave端口:

S00_AXI:

連接設(shè)備:microblaze----M_AXI_DP

時鐘來源:LMB_Clk---clk_out2(clock_and_reset)---100MHz

復(fù)位來源:S00_ARESETN---peripheral_aresetn(clock_and_reset)

master端口:

M00_AXI:

連接設(shè)備:video_lock_monitor(AXI GPIO)---S_AXI

時鐘來源:M00_ACLK---clk_out3(clock_and_reset)---9MHz

復(fù)位來源:M00_ARESETN---peripheral_aresetn_2(clock_and_reset)

M01_AXI:

連接設(shè)備:v_proc_ss_0(video processing subsystem)---s_axi_ctrl

時鐘來源:LMB_Clk---clk_out2(clock_and_reset)---100MHz

復(fù)位來源:S00_ARESETN---peripheral_aresetn(clock_and_reset)

M02_AXI:

連接設(shè)備:v_tc_0(video Timing Controller)---ctrl

時鐘來源:LMB_Clk---clk_out2(clock_and_reset)---100MHz

復(fù)位來源:S00_ARESETN---peripheral_aresetn(clock_and_reset)

M03_AXI:

連接設(shè)備:axi_uartlite_0(AXI Uartlite)---S_AXI

時鐘來源:LMB_Clk---clk_out2(clock_and_reset)---100MHz

復(fù)位來源:S00_ARESETN---peripheral_aresetn(clock_and_reset)

M04_AXI:

連接設(shè)備:v_tpg_0(video Test Pattern Generator)---s_axi_CTRL

時鐘來源:M04_ACLK---clk_out1(clock_and_reset)---200MHz

復(fù)位來源:M04_ARESETN---peripheral_aresetn_1(clock_and_reset)

關(guān)于M_AXI_DC,M_AXI_IC端口描述:

d19e9cba-567f-11ed-a3b6-dac502259ad0.png

MicroBlaze Core Block Diagram

d206e6b2-567f-11ed-a3b6-dac502259ad0.png

d44e0dd8-567f-11ed-a3b6-dac502259ad0.png

什么是instruction-sdie bus interface, Data-side bus interface:

d4b8fec2-567f-11ed-a3b6-dac502259ad0.png

d4c6e38e-567f-11ed-a3b6-dac502259ad0.png

d576f3fa-567f-11ed-a3b6-dac502259ad0.png

3.Clock_and_reset模塊

clk_wiz_0:

Clk_in1---clk_in1---ACLK(memory_ss)

Clk_out1---200MHz (reset is peripheral_aresetn_1)

Clk_out2---100MHz(reset is peripheral_aresetn)

Clk_out3---9MHz(reset is peripheral_aresetn_2)

d58bc564-567f-11ed-a3b6-dac502259ad0.png


審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7292

    瀏覽量

    93383
  • Video
    +關(guān)注

    關(guān)注

    0

    文章

    196

    瀏覽量

    46274

原文標(biāo)題:Video Processing subsystem例程分析

文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    SSD2829TQL9 VIDEO BIST無法正常使用問題

    請問一下大家是否有人用過SSD2829芯片的 VIDEO BIST功能,我這邊把對應(yīng)的Video BIST Register設(shè)置好了但無法正常顯示圖片,在此之前已用常規(guī)的video mode點亮過屏幕了,因此線上應(yīng)該是通的,煩請
    發(fā)表于 07-25 13:54

    STC單片機范例程

    電子發(fā)燒友網(wǎng)站提供《STC單片機范例程序.zip》資料免費下載
    發(fā)表于 06-04 16:27 ?7次下載

    QDMA Subsystem for PCI Express v5.0產(chǎn)品指南

    AMD QDMA Subsystem for PCI Express( PCIe )旨在利用多隊列的概念實現(xiàn)高性能 DMA,以搭配 PCI Express Integrated Block 一起
    的頭像 發(fā)表于 05-13 09:21 ?576次閱讀
    QDMA <b class='flag-5'>Subsystem</b> for PCI Express v5.0產(chǎn)品指南

    凈水器TDS芯片例程下載

    關(guān)于凈水器TDS芯片例程
    發(fā)表于 04-30 17:26 ?1次下載

    SE5 ffmpeg例程內(nèi)存不釋放的原因?

    HWVersion: 0x11 MCUVersion: 0x35 步驟: 1. 例程改造: 對sophon-mw_0.7.1_x86_64.tar.gz 下的解碼例程
    發(fā)表于 04-22 11:04

    S-Video接口概述和分類

    S-Video接口在當(dāng)下視頻接口中,存在感已經(jīng)漸漸減少,它們的樣式與“古早”的很多接口相似。在視頻接口的發(fā)展中,它依然是必不可少的。本期我們將圍繞S-Video接口,來一次全面的剖析。
    的頭像 發(fā)表于 04-11 10:59 ?2330次閱讀
    S-<b class='flag-5'>Video</b>接口概述和分類

    一文詳解Video In to AXI4-Stream IP核

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號或者而后者皆有)轉(zhuǎn)換成AXI4-Stream接口形式,實現(xiàn)了接口轉(zhuǎn)換。該IP還可使用VTC核,VTC在視頻輸入和視頻處理之間起橋梁作用。
    的頭像 發(fā)表于 04-03 09:28 ?1948次閱讀
    一文詳解<b class='flag-5'>Video</b> In to AXI4-Stream IP核

    DisplayPort 1.4 TX-Subsystem v3.指南

    電子發(fā)燒友網(wǎng)站提供《DisplayPort 1.4 TX-Subsystem v3.指南.pdf》資料免費下載
    發(fā)表于 04-02 14:40 ?1次下載

    DLP中video模式與pattern模式有什么區(qū)別?

    你好,請問,在DLP相關(guān)文檔中,有提到video模式與 pattern模式,請問這兩種模式有什么區(qū)別?
    發(fā)表于 03-03 08:32

    lightcrafter4500. Pattern sequence模式下,圖像源(pattern source)中Video port怎么使用?

    時,我們在圖像源(pattern source)這里想選擇Video port。請問Video port 的接入端口是哪一個?USB 還是mini-HDMI,還是其他?也就是想明白怎樣講電腦中的圖像通過開發(fā)板的Video por
    發(fā)表于 02-28 07:38

    DLP6500FYE如何使用video mode?

    問題1:我想試用DMD的視頻模式,但是我將HDMI線連接DMD控制板和電腦,并完成video mode 設(shè)置后,DMD并沒有投影出電腦端的圖案(激光照明),具體該如何使用video mode
    發(fā)表于 02-24 07:59

    DLP2021-Q1是否有Dithering功能?

    各位前輩們您好 在DLP5531-Q1 Chipset Video Processing for Light Control Applications中的5.1章有看到Dithering 功能
    發(fā)表于 02-20 06:06

    FS-MCore-F800E STM32例程

    FS-MCore-F800E STM32例程
    發(fā)表于 11-18 15:10 ?0次下載

    請問TLV320AIC3204中Processing Block是做什么用的?。?/a>

    TLV320AIC3204中Processing Block 是做什么用的?。?
    發(fā)表于 10-24 08:24

    如何使用tlv320aic3254的Predefined Processing Blocks實現(xiàn)5段均衡?

    如何使用tlv320aic3254 的Predefined Processing Blocks實現(xiàn)5段均衡?
    發(fā)表于 10-17 08:31