chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IBM AIU芯片揭秘:5nm 32核心、230億個晶體管!

廠商快訊 ? 來源:芯智訊 ? 作者:浪客劍 ? 2022-11-14 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今年10月,IBM發(fā)布了旗下首款人工智能計算單元(Artificial Intelligent Unit,AIU)片上系統(tǒng)。

這是一種專用集成電路 (ASIC),旨在更快、更高效地訓練和運行需要大規(guī)模并行計算的深度學習模型。

AIU:專為現(xiàn)代AI計算打造

在過去多年來,業(yè)界主要是利用CPU、GPU來運行深度學習模型,但是隨著人工智能模型的數(shù)量正呈指數(shù)級增長。

同時深度學習模型也越來越龐大,有數(shù)十億甚至數(shù)萬億的參數(shù),需要的算力也是越來越高,而CPU、GPU這類傳統(tǒng)架構(gòu)的芯片的AI算力增長已經(jīng)遇到了瓶頸。

IBM AIU芯片揭秘:5nm 32核心、230億個晶體管!
△深度神經(jīng)網(wǎng)絡(luò)對于算力的需求增長迅速

根據(jù) IBM 的說法,深度學習模型傳統(tǒng)上依賴于 CPU 和 GPU 協(xié)處理器的組合來訓練和運行模型。

CPU 的靈活性和高精度非常適合通用軟件應用程序,但是,在訓練和運行需要大規(guī)模并行 AI 操作的深度學習模型時,CPU卻處于劣勢。

GPU最初是為渲染圖形圖像而開發(fā)的,但后來該技術(shù)發(fā)現(xiàn)了在AI計算中使用的優(yōu)勢。

但是,CPU和GPU都是在深度學習革命之前設(shè)計的,現(xiàn)在他們的效率增長已經(jīng)落后于深度學習對于算力的指數(shù)級增長,業(yè)界真正需要的是針對矩陣和向量乘法運算類型進行優(yōu)化的通用芯片來進行深度學習。

基于此,IBM Research AI Hardware Center在過去五年中一直專注于開發(fā)下一代芯片和人工智能系統(tǒng),希望以每年將人工智能硬件效率提高 2.5 倍,并能夠在 2029 年以比 2019 年快1000倍的速度訓練和運行人工智能模型。

最新AIU芯片則是IBM推出的首款針對現(xiàn)代 AI 統(tǒng)計數(shù)據(jù)定制的芯片。

IBM表示,AIU是專為加速深度學習模型使用的矩陣和向量計算而設(shè)計和優(yōu)化。AIU 可以解決計算復雜的問題,并以遠遠超過 CPU 能力的速度執(zhí)行數(shù)據(jù)分析。

那么IBM AIU是如何實現(xiàn)針對深度學習優(yōu)化的呢?答案是:“近似計算”+“簡化人工智能工作流程”。

擁抱低精度,采用近似計算

從歷史上看,很多AI計算依賴于高精度 64 位和 32 位浮點運算。IBM 認為AI計算并不總是需要這種精確度。

它有一個降低傳統(tǒng)計算精度的術(shù)語——“近似計算”。在其博客中,IBM 解釋了使用近似計算的基本原理:

“對于常見的深度學習任務(wù),我們是否需要這種準確度?我們的大腦是否需要高分辨率圖像來識別家庭成員或貓?當我們輸入一個文本線程進行搜索時,我們是否需要第 50,002 個最有用的回復與第 50,003 個最有用的回復的相對排名的精度?答案是,包括這些示例在內(nèi)的許多任務(wù)都可以通過近似計算來完成?!?/p>

基于此,IBM 首創(chuàng)了的一種稱為近似計算的技術(shù),可以從32位浮點運算下降到包含四分之一信息的混合8位浮點(HFP8)計算格式。這種簡化的格式極大地減少了訓練和運行 AI 模型所需的數(shù)字運算量,并且不會犧牲準確性。

更精簡的位格式還減少了另一個對速度的拖累:只需將更少的數(shù)據(jù)移入和移出內(nèi)存,即運行AI模型對于內(nèi)存的占用更少了。

IBM在其新的AIU芯片的設(shè)計當中融入了近似計算技術(shù),使得AIU芯片的精度需求大幅低于 CPU 所需的精度。較低的精度對于在新的 AIU 硬件加速器中實現(xiàn)高計算密度至關(guān)重要。

AIU使用混合 8 位浮點(HFP8)計算,而不是通常用于 AI 訓練的32位浮點或16位浮點運算。較低精度的計算使芯片的運行速度比 FP16 計算快 2 倍,同時提供類似的訓練結(jié)果。

雖然低精度計算對于獲得更高的密度和更快的計算是必要的,但深度學習 (DL) 模型的精度必須與高精度計算保持一致。

簡化人工智能工作流程

由于大多數(shù) AI 計算都涉及矩陣和向量乘法,因此IBM AIU芯片架構(gòu)具有比多用途 CPU 更簡單的布局。

IBM AIU還針對將數(shù)據(jù)直接從一個計算引擎發(fā)送到另一個計算引擎進行設(shè)計,從而節(jié)省大量能耗。

IBM AIU芯片揭秘:5nm 32核心、230億個晶體管!

據(jù)IBM介紹,其AIU芯片是一個完整的片上系統(tǒng),是基于IBM此前的Telum芯片(7nm工藝)中內(nèi)置的經(jīng)過驗證的 AI 加速器的擴展版本,并且采用了更先進的5nm制程工藝,具有 32 個處理內(nèi)核并包含 230 億個晶體管。

IBM AIU 還被設(shè)計為像顯卡一樣易于使用。它可以插入任何帶有 PCIe 插槽的計算機或服務(wù)器。

IBM AIU芯片揭秘:5nm 32核心、230億個晶體管!

IBM表示:“部署 AI 對照片中的貓和狗進行分類是一項有趣的學術(shù)活動。但它不會解決我們今天面臨的緊迫問題。我們要讓 AI 解決現(xiàn)實世界的復雜性——比如預測下一個颶風伊恩,或者我們是否正在走向衰退——我們需要企業(yè)級的工業(yè)級硬件。我們的 AIU 讓這一愿景更近了一步?!?/p>

IBM AIU表現(xiàn)如何?

IBM并未在其官網(wǎng)公布更多關(guān)其AIU芯片的技術(shù)信息。不過,我們可以通過回顧 IBM在 2021 年國際固態(tài)電路會議(ISSCC)上展示其早期 7nm 芯片設(shè)計的性能結(jié)果時的初始原型演示來對其性能有所了解。

IBM 用于會議演示的原型不是 32 個內(nèi)核,而是一個實驗性的 4 核 7nm AI 芯片,支持 FP16 和混合FP8 格式,用于訓練和推理深度學習模型。

它還支持用于擴展推理的 int4 和 int2 格式。2021 年 Lindley Group通訊中包含了原型芯片性能的摘要,該通訊報道了 IBM 當年的演示:

在峰值速度下,使用 HFP 8,該7nm芯片實現(xiàn)了每秒每瓦特 (TF/W) 1.9 teraflops。

使用INT4進行推理,該實驗芯片達到16.5 TOPS/W,優(yōu)于高通低功耗Cloud AI模組。

考慮到IBM AIU是該測試芯片的擴展版本,并且制程工藝也升級到了5nm,因此預計其整體能效將進一步提升,同時隨著核心數(shù)量由4核上升到32核,其整體的峰值算力有望提升超過8倍。

Forbes的分析師認為,由于缺乏信息,無法將IBM的AIU與目前被用于AI計算的GPU相比較,但是,預計該芯片的價格將會在1500 美元到 2000 美元之間。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IBM
    IBM
    +關(guān)注

    關(guān)注

    3

    文章

    1823

    瀏覽量

    75828
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26370
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    今日看點丨蔚來自研全球首顆車規(guī)5nm芯片?。晃譅栁种袊鴧^(qū)啟動裁員計劃

    低延時,快速響應?!贝送猓畋筮€表示,這款芯片對全行業(yè)開放,誰想用都可以找我們,還可以降本。 ? 據(jù)悉,神璣NX9031芯片和底層軟件均實現(xiàn)自主設(shè)計,擁有超過500晶體管。
    發(fā)表于 07-08 10:50 ?1568次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    晶體管的密度,同時減少了芯片的橫向面積。 相比傳統(tǒng)的FinFET和納米片晶體管,叉片晶體管能夠顯著減少nFET和pFET之間的間距,從而在相同的芯片
    發(fā)表于 06-20 10:40

    無結(jié)場效應晶體管詳解

    當代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應晶體管(JFET) 垂直于溝道方向有一
    的頭像 發(fā)表于 05-16 17:32 ?398次閱讀
    無結(jié)場效應<b class='flag-5'>晶體管</b>詳解

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩PN結(jié)組成,第一晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當通入的電
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計,源極跟隨器電路設(shè)計,F(xiàn)ET低頻功率放大器的設(shè)計與制作,柵極接地放大電路的設(shè)計,電流反饋型OP放大器的設(shè)計與制作,進晶體管
    發(fā)表于 04-14 17:24

    IBM與Rapidus在多閾值電壓GAA晶體管技術(shù)的新突破

    Rapidus 的 2nm 制程生產(chǎn)流程之中。 IBM 宣稱,當制程推進到 2nm 階段時,晶體管的結(jié)構(gòu)會從長久以來所采用的 FinFET(鰭式場效應
    的頭像 發(fā)表于 12-12 15:01 ?662次閱讀

    晶體管與場效應的區(qū)別 晶體管的封裝類型及其特點

    晶體管與場效應的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?1030次閱讀

    臺積電產(chǎn)能爆棚:3nm5nm工藝供不應求

    臺積電近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺積電的3nm5nm工藝產(chǎn)能利用率均達到了極高水平,其中3nm將達到100%,而
    的頭像 發(fā)表于 11-14 14:20 ?950次閱讀

    晶體管的輸出特性是什么

    晶體管的輸出特性是描述晶體管在輸出端對外部負載的特性表現(xiàn),這些特性直接關(guān)系到晶體管在各種電路中的應用效果和性能。晶體管的輸出特性受到多種因素的影響,包括輸入信號、電源電壓、溫度以及
    的頭像 發(fā)表于 09-24 17:59 ?1753次閱讀

    雪崩晶體管的定義和工作原理

    雪崩晶體管(Avalanche Transistor)是一種具有特殊工作特性的晶體管,其核心在于其能夠在特定條件下展現(xiàn)出雪崩倍增效應。以下是對雪崩晶體管的定義、工作原理以及相關(guān)特性的詳
    的頭像 發(fā)表于 09-23 18:03 ?2181次閱讀

    什么是晶體管的極性

    晶體管的極性,是一在電子學領(lǐng)域具有基礎(chǔ)且重要意義的概念。為了全面闡述晶體管的極性,我們需要從其定義、分類、工作原理、極性的具體表現(xiàn)以及在實際應用中的意義等多個方面進行深入探討。
    的頭像 發(fā)表于 09-14 15:39 ?1493次閱讀

    晶體管的基本工作模式

    晶體管作為電子電路中的核心元件,其基本工作模式對于理解其工作原理和應用至關(guān)重要。晶體管的工作模式主要可以分為兩大類:放大模式和開關(guān)模式。這兩種模式基于晶體管內(nèi)部PN結(jié)的特性,通過控制輸
    的頭像 發(fā)表于 09-13 16:40 ?1908次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7801次閱讀

    CMOS晶體管和MOSFET晶體管的區(qū)別

    CMOS晶體管和MOSFET晶體管在電子領(lǐng)域中都扮演著重要角色,但它們在結(jié)構(gòu)、工作原理和應用方面存在顯著的區(qū)別。以下是對兩者區(qū)別的詳細闡述。
    的頭像 發(fā)表于 09-13 14:09 ?4015次閱讀

    晶體管的spice模型,可以導入TINA嗎?

    晶體管的spice模型,可以導入TINA嗎?謝謝
    發(fā)表于 08-26 06:30