chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

為什么setup檢查下一個沿而hold檢查當前沿

FPGA開發(fā)之路 ? 來源:FPGA開發(fā)之路 ? 作者:FPGA開發(fā)之路 ? 2022-11-21 10:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

數(shù)字電路設計的可能都見過圖一所示的setup和hold時間檢查,從圖中可以明顯看出,setup time檢查下一個沿,而hold time檢查同一個沿。那么這是為什么呢 ?

52d269ba-68a0-11ed-8abf-dac502259ad0.jpg

圖1

數(shù)字電路的工作原理

以數(shù)字電路設計常見的狀態(tài)機為例,下一個狀態(tài)的值總是由當前狀態(tài)加一些判斷條件決定。為了保證下一個狀態(tài)值的正確,新的狀態(tài)值要在下一個時鐘沿被正確采樣,同時不能被當前時鐘沿采樣。

因此,setup time 的檢查是為了保證數(shù)據在下一個時鐘沿被正確采樣,而 hold time 的檢查是保證數(shù)據不被當前沿采樣或破壞,滿足了這兩點,數(shù)字電路便能正常工作。

Hold Time Violation

考慮一個兩級移位寄存器,其launch clock 和 capture clock如圖2所示。可以看到clock skew非常大,大于半個時鐘周期。假設數(shù)據的延遲小于半個時鐘周期,那么 hold time 的檢查公式必然不滿足, 即 Tcq + Tcomb < Tclk_skew + Thold。

對于這個兩級移位寄存器,我們希望的值是 00(cycle0), 01(cycle1), 10(cycle2),00(cycle3)。但是由于第二級寄存器有hold time violation,數(shù)據在當前沿就被采樣,那么我們實際看到的值為 00(cycle0),11(cycle1),00(cycle2),00(cycle3),完全是錯誤的結果。

52ed2246-68a0-11ed-8abf-dac502259ad0.png

圖2

時序違反一定會有亞穩(wěn)態(tài)發(fā)生嗎

不一定。寄存器進入亞穩(wěn)態(tài)有兩個前提條件,一是數(shù)據要發(fā)生變化,二是數(shù)據的變化要發(fā)生在setup time和hold time限制的范圍內。以上述圖2為例,假設數(shù)據的變化沒有出現(xiàn)在setup和hold time限制的范圍內,盡管是有hold time violation,也是沒有亞穩(wěn)態(tài)發(fā)生的。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5434

    瀏覽量

    124481
  • 數(shù)字電路

    關注

    193

    文章

    1639

    瀏覽量

    81916
  • Setup
    +關注

    關注

    0

    文章

    30

    瀏覽量

    12234

原文標題:為什么setup檢查下一個沿而hold檢查當前沿

文章出處:【微信號:FPGA開發(fā)之路,微信公眾號:FPGA開發(fā)之路】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPC檢查,FPC檢查是什么意思

    FPC檢查,FPC檢查是什么意思  目前對柔性印制板FPC多進行100%的檢查。當然除了FPC斷線短路必須檢查并有檢查設備外,用目視
    發(fā)表于 03-17 10:32 ?8755次閱讀

    Setup/Hold Time Problem

    Setup/Hold Time ProblemConclusionIf the Setup/Hold time error happen on the Input Register (
    發(fā)表于 09-11 09:23

    解釋下setuphold time

    本帖最后由 gk320830 于 2015-3-5 18:27 編輯 setup/hold time 是測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據穩(wěn)定不變的時間。保持時間是
    發(fā)表于 04-12 16:40

    什么是SetupHold時間

    保持穩(wěn)定不變的時間。輸入數(shù)據信號應提前時鐘上升沿(如上升沿有效)T 時間到達芯片,這個 T就是建立時間通常所說的 SetupTime。如不滿足 Setup Time,這個數(shù)據就不能被這
    發(fā)表于 12-21 07:39

    建立時間和保持時間(setup time 和 hold time)

    建立時間和保持時間貫穿了整個時序分析過程。只要涉及到同步時序電路,那么必然有上升沿、下降沿采樣,那么無法避免setup-time 和 hold-time這兩
    發(fā)表于 02-08 14:48 ?6593次閱讀

    技術研發(fā)是華為基石 華為下一個研究前沿是AI

    9月19日,華為心聲社區(qū)發(fā)布華為創(chuàng)始人任正非接受《紐約時報》專欄作家托馬斯弗里德曼的采訪紀要,采訪時間為9月9日。在此次采訪中,任正非表示華為要研究的下一個前沿領域是人工智能,華為將建設支撐人工智能。
    的頭像 發(fā)表于 09-20 15:36 ?3170次閱讀

    如何為下一個符號消除PCB設計項目

    學習如何消除對你的下一個符號和創(chuàng)造足跡PCB設計項目,使圖書館創(chuàng)建快速簡單。
    的頭像 發(fā)表于 10-23 07:08 ?2784次閱讀

    關于FPGA的五基本概念

    信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setup time。如不滿足setup time,這個數(shù)據就不能被這
    的頭像 發(fā)表于 09-28 11:18 ?2555次閱讀

    特斯拉披露:下一個超級工廠可能在美國不在印度

    據國外媒體報道,在特斯拉發(fā)布的10-Q文件中,該公司透露,其下一個超級工廠可能在美國不在印度。
    的頭像 發(fā)表于 10-28 15:55 ?1780次閱讀

    Verilog中四基礎的時序分析

    下列 時序檢查語句 錯誤的是() A. $setup(posedge clk, data, tSU) B. $hold(posedge clk, data, tHLD) C. $setuphold
    的頭像 發(fā)表于 08-25 11:52 ?4865次閱讀

    5FPGA基本概念問答

    信號應提前時鐘上升沿(如上升沿有效)T時間到達芯片,這個T就是建立時間-Setup time。如不滿足setup time,這個數(shù)據就不能被這
    的頭像 發(fā)表于 11-09 11:37 ?1394次閱讀

    啟用負時序檢查的步驟

    檢查時序窗口的穩(wěn)定性,包括:setuphold、setuphold、recovery、removal和recrem。
    的頭像 發(fā)表于 10-19 09:46 ?7237次閱讀

    通過解剖邊沿觸發(fā)器簡要說明setuphold產生原因

    在后仿真過程中經常會遇到關于setuphold violation的問題,但是關于setuphold time的產生原因和由來很多人還比較朦朧,為此本文通過解剖
    的頭像 發(fā)表于 07-04 09:32 ?2381次閱讀
    通過解剖<b class='flag-5'>一</b><b class='flag-5'>個</b>邊沿觸發(fā)器簡要說明<b class='flag-5'>setup</b>和<b class='flag-5'>hold</b>產生原因

    Wi-Fi 6E:Wi-Fi的下一個前沿

    電子發(fā)燒友網站提供《Wi-Fi 6E:Wi-Fi的下一個前沿.pdf》資料免費下載
    發(fā)表于 07-19 16:48 ?0次下載
    Wi-Fi 6E:Wi-Fi的<b class='flag-5'>下一個</b><b class='flag-5'>前沿</b>

    什么是SetupHold時間?

    時鐘的上升沿之前,輸入信號需要穩(wěn)定在有效的數(shù)據值上的最小時間間隔。Hold時間指的是在時鐘的上升沿之后,輸入信號需要保持在有效的數(shù)據值上的最小時間間隔。這兩時間要求是保證數(shù)據在電路中
    的頭像 發(fā)表于 11-17 14:11 ?2849次閱讀