chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個竅門

安芯教育科技 ? 來源:人工智能科學(xué)與技術(shù) ? 作者:人工智能科學(xué)與技 ? 2022-12-13 11:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB的抗干擾能力成為眾多工程師們關(guān)注的重點(diǎn)問題之一。本文將介紹PCB設(shè)計(jì)中降低噪聲與電磁干擾的一些小竅門。

下面是經(jīng)過多年設(shè)計(jì)總結(jié)出來的,在PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個竅門:

(1) 能用低速芯片就不用高速的,高速芯片用在關(guān)鍵地方。

(2) 可用串一個電阻的辦法,降低控制電路上下沿跳變速率。

(3) 盡量為繼電器等提供某種形式的阻尼。

(4) 使用滿足系統(tǒng)要求的最低頻率時鐘。

(5) 時鐘產(chǎn)生器盡量近到用該時鐘的器件。石英晶體振蕩器外殼要接地。

(6) 用地線將時鐘區(qū)圈起來,時鐘線盡量短。

(7) I/O 驅(qū)動電路盡量近印刷板邊,讓其盡快離開印刷板。對進(jìn)入印制板的信號要加濾波,從高噪聲區(qū)來的信號

也要加濾波,同時用串終端電阻的辦法,減小信號反射。

(8) MCD 無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。

(9) 閑置不用的門電路輸入端不要懸空,閑置不用的運(yùn)放正輸入端接地,負(fù)輸入端接輸出端。

(10) 印制板盡量,使用45 折線而不用90 折線布線以減小高頻信號對外的發(fā)射與耦合。

(11) 印制板按頻率和電流開關(guān)特性分區(qū),噪聲元件與非噪聲元件要距離再遠(yuǎn)一些。

(12) 單面板和雙面板用單點(diǎn)接電源和單點(diǎn)接地、電源線、地線盡量粗,經(jīng)濟(jì)是能承受的話用多層板以減小電源,

地的容生電感。

(13) 時鐘、總線、片選信號要遠(yuǎn)離I/O 線和接插件。

(14) 模擬電壓輸入線、參考電壓端要盡量遠(yuǎn)離數(shù)字電路信號線,特別是時鐘。

(15) 對A/D 類器件,數(shù)字部分與模擬部分寧可統(tǒng)一下也不要交叉。

(16) 時鐘線垂直于I/O 線比平行I/O 線干擾小,時鐘元件引腳遠(yuǎn)離I/O 電纜。

(17) 元件引腳盡量短,去耦電容引腳盡量短。

(18) 關(guān)鍵的線要盡量粗,并在兩邊加上保護(hù)地。高速線要短要直。

(19) 對噪聲敏感的線不要與大電流,高速開關(guān)線平行。

(20) 石英晶體下面以及對噪聲敏感的器件下面不要走線。

(21) 弱信號電路,低頻電路周圍不要形成電流環(huán)路。

(22) 信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。

(23) 每個集成電路一個去耦電容。每個電解電容邊上都要加一個小的高頻旁路電容。

(24) 用大容量的鉭電容或聚酷電容而不用電解電容作電路充放電儲能電容。使用管狀電容時,外殼要接地。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4939

    瀏覽量

    95824
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2506

    瀏覽量

    108088
  • 模擬電壓
    +關(guān)注

    關(guān)注

    6

    文章

    67

    瀏覽量

    18902

原文標(biāo)題:學(xué)習(xí)分享 | PCB設(shè)計(jì)中降低噪聲與電磁干擾的24個竅門

文章出處:【微信號:Ithingedu,微信公眾號:安芯教育科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    拆解 AD7193:4 通道超低噪聲 24 位 Σ-Δ ADC 的卓越性能與應(yīng)用潛力

    拆解 AD7193:4 通道超低噪聲 24 位 Σ-Δ ADC 的卓越性能與應(yīng)用潛力 在電子設(shè)計(jì)領(lǐng)域,高精度數(shù)據(jù)采集是許多應(yīng)用的核心需求。AD7193 作為一款 4 通道、4.8 kHz、超低噪聲
    的頭像 發(fā)表于 04-01 09:25 ?538次閱讀

    使用LDO的VIOC特性降低輸出噪聲并提高熱效率

    降低干擾,增強(qiáng)信號完整性。LDO與電壓輸入至輸出控制(VIOC)功能及兼容的開關(guān)穩(wěn)壓器配合使用時,可形成一始終維持最佳輸入輸出電壓差的系統(tǒng)。這種設(shè)計(jì)不僅能顯著降低噪聲,實(shí)現(xiàn)高電源電壓
    的頭像 發(fā)表于 02-03 08:14 ?1.3w次閱讀
    使用LDO的VIOC特性<b class='flag-5'>降低</b>輸出<b class='flag-5'>噪聲</b>并提高熱效率

    電磁屏蔽箱在電磁干擾(EMI)診斷工程的應(yīng)用

    電磁屏蔽箱作為一種基礎(chǔ)且關(guān)鍵的電磁兼容(EMC)測試工具,在EMI診斷扮演著“電磁隔離實(shí)驗(yàn)室”的角色。本方案詳細(xì)闡述了如何利用電磁屏蔽箱,
    的頭像 發(fā)表于 01-30 17:23 ?2844次閱讀
    <b class='flag-5'>電磁</b>屏蔽箱在<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)診斷工程<b class='flag-5'>中</b>的應(yīng)用

    探索HMC - ALH369:24 - 40 GHz GaAs HEMT MMIC低噪聲放大器

    探索HMC - ALH369:24 - 40 GHz GaAs HEMT MMIC低噪聲放大器 在毫米波頻段的電子設(shè)計(jì)領(lǐng)域,低噪聲放大器(LNA)是至關(guān)重要的組件,它能有效放大微弱信號同時盡量減少
    的頭像 發(fā)表于 12-31 09:55 ?462次閱讀

    干貨分享 I PCB設(shè)計(jì)電磁兼容問題交流與解答(二)

    你是否曾在PCB設(shè)計(jì)中被詭異的電磁干擾問題纏住手腳?是否在項(xiàng)目后期,為產(chǎn)品的EMC測試通不過而焦頭爛額?是否希望有人能一針見血,點(diǎn)破那些教科書上找不到的實(shí)戰(zhàn)經(jīng)驗(yàn)?現(xiàn)在,一與頂尖EMC
    的頭像 發(fā)表于 11-23 09:05 ?430次閱讀
    干貨分享 I <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>電磁</b>兼容問題交流與解答(二)

    PCB設(shè)計(jì)的“隱形障礙”:電磁兼容問題的終極解析

    PCB板作為電子產(chǎn)品的核心組成部分,不僅是信號傳輸?shù)妮d體,還是噪聲源和敏感源,其電磁兼容性直接影響著產(chǎn)品的正常運(yùn)行和可靠性。然而,面對復(fù)雜的電磁干擾
    的頭像 發(fā)表于 11-12 17:32 ?713次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的“隱形障礙”:<b class='flag-5'>電磁</b>兼容問題的終極解析

    高速PCB設(shè)計(jì)EMI避坑指南:5實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速PCB設(shè)計(jì),電磁
    的頭像 發(fā)表于 11-10 09:25 ?821次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5<b class='flag-5'>個</b>實(shí)戰(zhàn)技巧

    多功能炭素材料電阻率測試儀低噪聲布線技術(shù)

    到電阻率測試數(shù)據(jù),尤其對高阻抗炭材等敏感樣品的檢測至關(guān)重要。? 一、低噪聲布線技術(shù)的核心作用:隔絕干擾,保真信號? 炭素材料電阻率測試,微弱的電信號易受外界
    的頭像 發(fā)表于 10-31 09:20 ?542次閱讀
    多功能炭素材料電阻率測試儀<b class='flag-5'>中</b>的<b class='flag-5'>低噪聲</b>布線技術(shù)

    如何降低電磁干擾對電能質(zhì)量在線監(jiān)測裝置精度的影響?

    降低電磁干擾(EMI)對電能質(zhì)量在線監(jiān)測裝置精度的影響,需構(gòu)建 “ 硬件屏蔽 + 濾波抑制 + 接地優(yōu)化 + 軟件補(bǔ)償 + 環(huán)境隔離 ” 的立體防護(hù)體系,針對干擾的 “輻射”“傳導(dǎo)”
    的頭像 發(fā)表于 10-10 17:59 ?1474次閱讀
    如何<b class='flag-5'>降低</b><b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>對電能質(zhì)量在線監(jiān)測裝置精度的影響?

    為了減少電磁干擾,裝置在硬件設(shè)計(jì)時應(yīng)該遵循哪些原則?

    流程,具體原則如下: 一、元器件選型:優(yōu)先選用抗干擾性能優(yōu)異的器件 元器件是硬件抗干擾的 “第一道防線”,需從干擾敏感性、噪聲抑制能力、穩(wěn)定性等維度篩選,從源頭
    的頭像 發(fā)表于 09-19 15:41 ?1143次閱讀

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗(yàn)證板噪聲水平?

    在我設(shè)計(jì)的復(fù)雜多片AD4134的大型數(shù)字系統(tǒng),噪聲水平Nrms無法控制到預(yù)期水平。希望能夠找到關(guān)鍵的影響因素。還請各位大師指點(diǎn)。 根據(jù)驗(yàn)證版及數(shù)據(jù)手冊的布局方式,不對ADC的下方地平面做切割處理
    發(fā)表于 08-11 08:24

    電磁干擾抑制:PCB板濾波器如何濾除高頻噪聲

    在電子設(shè)備,電磁干擾(EMI)是一長期存在的挑戰(zhàn)。高頻噪聲可能來源于電源波動、外部電磁場,或
    的頭像 發(fā)表于 07-09 18:03 ?1003次閱讀

    霍爾元件PCB布局的10干擾技巧

    在霍爾元件的PCB布局,為有效防止干擾,需結(jié)合磁場特性、信號完整性及電磁兼容性設(shè)計(jì),以下是10關(guān)鍵防
    的頭像 發(fā)表于 07-08 15:17 ?1391次閱讀

    開關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計(jì)是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    時源芯微 開關(guān)電源電磁干擾的控制技術(shù)

    要有效解決開關(guān)電源的電磁干擾問題,可從以下三關(guān)鍵方面著手:其一,降低干擾源產(chǎn)生的干擾信號強(qiáng)度;
    的頭像 發(fā)表于 05-20 16:50 ?976次閱讀
    時源芯微 開關(guān)電源<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>的控制技術(shù)