chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層當(dāng)中的“假八層”是什么意思呢?

凡億PCB ? 來源:未知 ? 2022-12-15 07:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

大家在進(jìn)行PCB設(shè)計(jì)的時(shí)候都是需要對(duì)我們的板子選擇疊層方案的,一個(gè)好的層疊方案能使我們的信號(hào)質(zhì)量變好,板子性能也會(huì)更穩(wěn)定等等,大家可能或多或少的接觸過多層板,也就是兩層往上的板子,那么大家在做六層板的時(shí)候是否有聽過“假八層”的說法,“假八層”是什么意思呢?他到底是六層還是八層呢?我們?cè)诟闱宄@個(gè)問題之前需要先了解一下以下兩個(gè)知識(shí)點(diǎn)。

01 PCB的疊層知識(shí)

我們的PCB板通常是有芯板,銅箔,半固化片(又稱PP片)以及阻焊油組成的。

芯板:由銅箔、固態(tài)樹脂材料和玻璃纖維組成,制作PCB的基礎(chǔ)材料,具有一定的硬度及厚度,并且兩個(gè)表層都有銅箔。

半固化片(PP片):主要由樹脂和增強(qiáng)材料組成,增強(qiáng)材料又分為玻纖布、紙基、復(fù)合材料等幾種類型,而制作多層印制板所使用的半固化片(黏結(jié)片)大多是采用玻纖布做增強(qiáng)材料。

02 PCB的阻抗基礎(chǔ)知識(shí)

我們簡(jiǎn)單了解完我們的板子組成之后,下面還需要了解一個(gè)知識(shí)點(diǎn),那就是“阻抗”。隨著信號(hào)傳送速度迅猛的提高和高頻電路的廣泛應(yīng)用,對(duì)印刷電路板也提出了更高的要求。印刷電路板提供的電路性能必須能夠使信號(hào)在傳輸過程中不發(fā)生反射現(xiàn)象,信號(hào)保持完整,降低傳輸損耗,起到匹配阻抗的作用,這樣才能得到完整、可靠、精確、無干擾、噪音的傳輸信號(hào)。阻抗匹配在高頻設(shè)計(jì)中是很重要的,阻抗匹配與否關(guān)系到信號(hào)的質(zhì)量?jī)?yōu)劣 。而阻抗匹配的目的主要在于傳輸線上所有高頻的微波信號(hào)皆能到達(dá)負(fù)載點(diǎn),不會(huì)有信號(hào)反射回源點(diǎn)。

通常影響我們阻抗的因素主要有板材,介電常數(shù),銅厚,阻焊油,線寬等等,如果是差分線那么差分線之間的距離也會(huì)影響阻抗。一般介質(zhì)厚度,差分線之間的間距和阻抗成正比關(guān)系,銅厚,線寬和阻抗成反比關(guān)系,一般阻焊油刷上去也會(huì)減小我們的阻抗值。

41c11da8-7c08-11ed-8abf-dac502259ad0.png

我們知道這些知識(shí)之后就可以進(jìn)入主題了,什么是“假八層”:

41f1974e-7c08-11ed-8abf-dac502259ad0.png

上圖所示是一個(gè)1.6mm板厚六層板的疊層,他內(nèi)部有兩個(gè)芯板,一二層與五六層的pp片厚度為6.68mil,core厚度是9.84mil,芯板與芯板之間有三張pp片因此厚度達(dá)到了20.92mil,我們用此疊層設(shè)計(jì)PCB,如果我們板子上面有很多阻抗線的情況下這個(gè)時(shí)候我們經(jīng)過計(jì)算會(huì)發(fā)現(xiàn)表底層需要控50om單端的情況下線寬是11mil,100om差分其線寬線距為8.5mil/9mil,而內(nèi)層50om單端線寬達(dá)到了12.50mil,差分線寬線距為6.8mil/8mil,

這個(gè)線寬大小無疑增大了我們的設(shè)計(jì)難度,甚至很有可能設(shè)計(jì)不出來,所以我們可以通過更改疊層的方法實(shí)現(xiàn)降低線寬和滿足阻抗的要求,從上面介紹的阻抗知識(shí)當(dāng)中我們了解到介質(zhì)厚度和阻抗值成正比關(guān)系,所以我們?nèi)绻獪p小表層的線寬則可以通過減少表層與第二層之間的pp片數(shù)量以及選用更薄的pp片類型來減小介質(zhì)厚度,此時(shí)介質(zhì)厚度減小,阻抗值也會(huì)隨之小,那么這時(shí)可以減小線寬來達(dá)到我們的目標(biāo)阻抗值,由于疊層的對(duì)稱性所以底層也是通過此方法減小線寬。

第三層是參考第二層和第五層的,其中第三層離第二層GND平面比較近,第五層離第三層比較遠(yuǎn),我們主要是參考第二層GND平面,受第二層的影響多一點(diǎn),所以我們可以通過更改芯板的類型減小core的值,介質(zhì)厚度減小了,第三層的相同線寬的情況下阻抗值越小,那么我們要達(dá)到目標(biāo)阻抗值也是一樣減小線寬就可以了,這樣內(nèi)層也實(shí)現(xiàn)了減小線寬和滿足阻抗的要求了,第四層也是如此,但是這個(gè)時(shí)候我們會(huì)發(fā)現(xiàn),一二層和五六層之間的pp片都變薄了,芯板也變薄了,這個(gè)時(shí)候要達(dá)到目標(biāo)板厚就只能在芯板與芯板之間增加厚度了,我們可以增加pp片的數(shù)量來達(dá)到增厚的目的,但是我們不能一直增加pp片的數(shù)量,一般最多只能用三張pp片,數(shù)量過多的情況下在板子壓合的時(shí)候板子會(huì)出現(xiàn)滑片的風(fēng)險(xiǎn),我們上面已經(jīng)介紹了芯板和pp片的組成 ,都含有樹脂和玻璃纖維,但是芯板的兩側(cè)有各有一塊銅箔,我們可以在芯板與芯板之間再加一塊“芯板”來滿足我們的板厚要求,但是這塊“芯板”我們是把兩側(cè)的銅箔是去掉的。新的疊層如下圖所示

4209fb4a-7c08-11ed-8abf-dac502259ad0.png

(假八層)

這時(shí)我們發(fā)現(xiàn)表底層的50om單端線寬是5.7mil,100om差分線寬線距為4.1mil/8.2mil,內(nèi)層50om阻抗單端線寬5.3mil,100om差分間距為4.1mil/8.2mil

這個(gè)線寬對(duì)常規(guī)設(shè)計(jì)來說一般都是可以滿足的,那么我們可以對(duì)比一下這兩個(gè)疊層,你會(huì)發(fā)現(xiàn)他們之間的差異就是core是變薄了,然后一二層和五六層的pp片也變薄了,芯板和芯板之間多了一個(gè)兩側(cè)不帶銅箔的芯板,那么一般這種疊層我們稱之為“假八層”。

了解完他們之間的不同后那么我們也可以總結(jié)一下他們之間的優(yōu)缺點(diǎn):

1、在需要阻抗的情況下,我們采用假八層的設(shè)計(jì)可以減小我們的設(shè)計(jì)線寬,從而滿足我們的設(shè)計(jì)要求。

2、在六層板疊層第三層和第四層走線的情況下采用假八層的設(shè)計(jì)可以減小第三層和第四層之間的串?dāng)_,因?yàn)榈谌龑雍偷谒膶邮窍噜弻樱家呔€的話,兩層之間太薄的情況下會(huì)產(chǎn)生串?dāng)_,影響信號(hào)質(zhì)量,所以我們假八層的設(shè)計(jì)加大了這兩者的距離,串?dāng)_會(huì)相對(duì)來說會(huì)比較小,但是我們也需要注意的是,有相鄰布線層的情況下,我們要采用”垂直布線”,即走線一層走水平的,另一層走垂直的。

3、由于材料的增加從而導(dǎo)致我們的成本也會(huì)相應(yīng)的提高,假八層是比六層貴的,但是比八層便宜。

以上就是本次要介紹的知識(shí)點(diǎn)了,相信大家在閱讀完成之后對(duì)什么是假八層也有一個(gè)基本概念了。

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請(qǐng)注明來源!投稿/招聘/廣告/課程合作/資源置換請(qǐng)加微信:13237418207421a076a-7c08-11ed-8abf-dac502259ad0.png ?分享點(diǎn)贊在看“三連”支持! 點(diǎn)擊“閱讀原文”查看更多干貨文章


原文標(biāo)題:PCB疊層當(dāng)中的“假八層”是什么意思呢?

文章出處:【微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4383

    文章

    23660

    瀏覽量

    418744

原文標(biāo)題:PCB疊層當(dāng)中的“假八層”是什么意思呢?

文章出處:【微信號(hào):FANYPCB,微信公眾號(hào):凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    貼片電感代理-電感的實(shí)際應(yīng)用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強(qiáng)等優(yōu)勢(shì),在消費(fèi)電子、工業(yè)自動(dòng)化及汽車電子等領(lǐng)域得到了廣泛應(yīng)用。以下將詳細(xì)闡述
    的頭像 發(fā)表于 08-22 17:38 ?553次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實(shí)際應(yīng)用

    混合壓PCB板的成本如何控制?

    ? 控制混合壓PCB板的成本需要從材料選擇、設(shè)計(jì)優(yōu)化、工藝控制等多方面綜合考量,以下是關(guān)鍵策略: 一、材料分層優(yōu)化 ? 高頻與普通材料混用 ? 核心信號(hào)采用高頻板材(如Rogers
    的頭像 發(fā)表于 08-15 11:33 ?546次閱讀

    如何為EMC設(shè)計(jì)選擇PCB結(jié)構(gòu)

    在設(shè)計(jì)電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時(shí),結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?5562次閱讀
    如何為EMC設(shè)計(jì)選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    隆基最新Nature:非對(duì)稱自組裝分子刷新鈣鈦礦/硅電池效率至34.58%!

    在絨面硅基板上實(shí)現(xiàn)高有序、均勻覆蓋的自組裝單分子(SAMs)是提升鈣鈦礦/硅電池(TSCs)效率的關(guān)鍵難題。本文開發(fā)了一種不對(duì)稱自組裝單分子HTL201作為空穴選擇
    的頭像 發(fā)表于 07-11 09:03 ?1272次閱讀
    隆基最新Nature:非對(duì)稱自組裝分子刷新鈣鈦礦/硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池效率至34.58%!

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計(jì)中,導(dǎo)入模板能夠確保設(shè)計(jì)的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動(dòng)設(shè)置參數(shù)而可能出現(xiàn)的錯(cuò)誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?2552次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過信號(hào)
    的頭像 發(fā)表于 06-25 07:36 ?2222次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)避坑指南

    PCB設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到
    發(fā)表于 06-24 20:09

    母排在IGBT變流器中的應(yīng)用(2)

    回路中各環(huán)節(jié)電感值對(duì)于減小回路的總雜散電感而言十分重要。由于直流支撐電容器和IGBT的內(nèi)部電感是定值,其降低只能通過器件制造商提高制造和工藝水平來實(shí)現(xiàn)。IGBT 和母排間若采用螺釘連接方式,其電感值也基本固定。因此,減小疊
    的頭像 發(fā)表于 06-17 09:52 ?1541次閱讀
    <b class='flag-5'>疊</b><b class='flag-5'>層</b>母排在IGBT變流器中的應(yīng)用(2)

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?644次閱讀

    天合光能鈣鈦礦晶體硅組件再次刷新世界紀(jì)錄

    天合光能宣布,其光伏科學(xué)與技術(shù)全國(guó)重點(diǎn)實(shí)驗(yàn)室自主研發(fā)的大面積鈣鈦礦/晶體硅組件在轉(zhuǎn)換效率方面取得重大突破,經(jīng)德國(guó)夫瑯禾費(fèi)太陽能研究所(Fraunhofer ISE)獨(dú)立測(cè)試認(rèn)證,面積為1185cm2的實(shí)驗(yàn)室
    的頭像 發(fā)表于 06-11 16:03 ?576次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計(jì)中,多層板的設(shè)計(jì)直接影響信號(hào)完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?429次閱讀

    效率超30%!雙面鈣鈦礦/晶硅電池的IBC光柵設(shè)計(jì)與性能優(yōu)化

    全球正致力于提升鈣鈦礦光伏電池的效率,其中太陽能電池(TSCs)因其高效率、低熱損耗和易于集成成為研究熱點(diǎn)。本研究采用美能絨面反射儀RTIS等先進(jìn)表征手段,系統(tǒng)分析了雙面鈣鈦礦/硅
    的頭像 發(fā)表于 04-16 09:05 ?930次閱讀
    效率超30%!雙面鈣鈦礦/晶硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池的IBC光柵設(shè)計(jì)與性能優(yōu)化

    天合光能鈣鈦礦晶體硅技術(shù)再破世界紀(jì)錄

    今日,位于天合光能的光伏科學(xué)與技術(shù)全國(guó)重點(diǎn)實(shí)驗(yàn)室宣布鈣鈦礦晶體硅技術(shù)再破紀(jì)錄,其自主研發(fā)的210mm大面積鈣鈦礦/晶體硅兩端太陽電池,經(jīng)德國(guó)夫瑯禾費(fèi)太陽能研究所下屬的檢測(cè)實(shí)驗(yàn)室
    的頭像 發(fā)表于 04-11 15:50 ?650次閱讀

    類網(wǎng)線屏蔽是什么

    類網(wǎng)線(Cat 8)是最新一代的雙屏蔽(SFTP)以太網(wǎng)線纜標(biāo)準(zhǔn),其屏蔽設(shè)計(jì)是其性能優(yōu)越的關(guān)鍵因素之一。類網(wǎng)線的屏蔽主要包括以下兩個(gè)方面: 一、每對(duì)線的獨(dú)立屏蔽
    的頭像 發(fā)表于 01-13 10:38 ?945次閱讀

    詳解KiCad中的

    “ ?不同EDA對(duì)于PCB中物理的定義基本相同,比如信號(hào)、絲印、阻焊、助焊等。但對(duì)于工藝(輔助)的定義會(huì)略有不同,比如Altium
    的頭像 發(fā)表于 11-12 12:21 ?3076次閱讀
    詳解KiCad中的<b class='flag-5'>層</b>