chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用Block Design加速設(shè)計

Comtech FPGA ? 來源:Comtech FPGA ? 作者:Comtech FPGA ? 2022-12-15 14:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一 Block Design設(shè)計方法

早期的FPGA,資源是比較有限的,設(shè)計規(guī)模相對也比較小,之前的設(shè)計流程中工程師常用的設(shè)計以HDL+Xilinx IP為結(jié)構(gòu),設(shè)計中也會顧慮到FPGA資源的節(jié)省。

隨著FPGA的資源越來越大,設(shè)計的快速構(gòu)建、易修改、隨著版本可迭代的要求越來越高。好比在早期單片機時代,C語言是主流的工具;而處理器越來越強,腳本類語言能更快構(gòu)建最終應(yīng)用。

Xilinx越來越多的例程,給出的參考設(shè)計是基于Block Design設(shè)計方法的,block design設(shè)計方法具備如下優(yōu)勢:

A. 框圖形式,直觀易懂
Block Design基于框圖的形式,搭積木+連線的方式; B. 節(jié)省大量的Coding時間

互聯(lián)總線連線,可以鼠標單一連線。Block Design的一個IP往往可以獨立運行,比代碼的方式只是一個wrapper包含的內(nèi)容更多;

C. 可以隨著Vivado升級,快速更新IP,保持設(shè)計更新
傳統(tǒng)HDL+IP的方式,IP升級后還需要檢查對應(yīng)HDL的適配。Block Design一般來說,IP作為一個模塊升級,基本上Block Design直接升級,內(nèi)部不用再干預(yù); D. 包括大量的通用IP,可以靈活構(gòu)建設(shè)計
尤其是基于AMBA的IP,可以幫助用戶快速靈活構(gòu)建設(shè)計;

二 Block Design設(shè)計實例

如何理解Block Design設(shè)計方法、工具如何使用等問題Xilinx有詳細的文檔手冊來介紹,本文中不做介紹,本文簡單以一個實際的案例,介紹使用Block Design加速設(shè)計。

本文描述的這個設(shè)計,需要4路光纖,運行Aurora協(xié)議,各路Aurora線速率不同。最終Aurora協(xié)議的數(shù)據(jù)部分,還需要通過PCIe上傳到上位機。反過程是上位機的數(shù)據(jù),通過PCIe最終分發(fā)到4路Aurora光纖,向外傳輸。

本文描述的這個設(shè)計中的兩個要點:

1. 利用DDR做大容量緩存

有很多應(yīng)用需要用DDR做緩存,例如常見的PCIe+Aurora收發(fā),或者ADC/DAC,圖像采集卡等,兩邊速率不匹配并且累計需要的容量超過FPGA內(nèi)部FIFO的時候,需要外部的DDR做緩沖。

早期Xilinx DDR IP的用戶接口,只提供了類似于FIFO那樣的接口,并且只有一個用戶接口。

05277c2c-7c3d-11ed-8abf-dac502259ad0.png

在傳統(tǒng)的RTL設(shè)計方法中,需要將DDR作為緩存,需要自己做如下設(shè)計:

A. 多數(shù)據(jù)輸入輸出的接口,將app_接口擴展多個獨立的接口,供不同的端口使用

B. 總線仲裁,多個獨立接口仲裁,按照round-robin,或者搶占式的方式提供仲裁

C. 地址管理,不同的端口深度要求不同的情況下,對應(yīng)管理不同的地址空間。

實現(xiàn)這些功能,大概需要寫這么多代碼,對一個工程師來說,這些代碼可能需要2-4周的代碼和仿真時間:

053e1f7c-7c3d-11ed-8abf-dac502259ad0.png

如果使用Block Design實現(xiàn),1個小時差不多就可以實現(xiàn)上面的這些內(nèi)容,在Block Design中:

A. 最右側(cè)的DDR IP 直接出AXI接口;

B. 使用AXI Smart Connect實現(xiàn)多端口擴展,自帶仲裁功能;

C. 使用DATAMOVER完成外圍FIFO數(shù)據(jù)到DDR的數(shù)據(jù)讀寫;

05516a6e-7c3d-11ed-8abf-dac502259ad0.png

搭建這個Block只需要10分鐘,到這一步為止,剩下的工作只需要控制DATAMOVER的命令接口即可。

2. 使用XDMA直接和DDR交互

過去Xilinx 平臺設(shè)計DMA,從最早的XAPP1052,到后來一些付費的PLDA和NWlogicIP,設(shè)計復雜度不用說,哪怕購買了IP也需要一些時間融入到自己的產(chǎn)品中。

Xilinx有一個XDMA IP,這個IP的介紹和使用參考PG195。這里使用Block Design,添加XDMA。

XDMA對外有2個接口:

A. 一個是AXI_LITE接口,這里接AXI_BRAM IP,對外是一個bram接口,用作寄存器接口,控制PCIe卡內(nèi)部的寄存器;

B. 一個是AXI Memory Full接口,可以直接對接DDR空間,訪問所有的DDR部分;

05a198e0-7c3d-11ed-8abf-dac502259ad0.png

通過地址空間來看,DDR被PCIe XDMA和4路DATAMOVER共享,DATAMOVER外部接收的數(shù)據(jù)緩存在DDR空間,上位機可以直接讀走這片緩存的數(shù)據(jù),從而實現(xiàn)外部數(shù)據(jù)到上位機的過程。

05b4fdf4-7c3d-11ed-8abf-dac502259ad0.png

一個實際的PCIe Aurora光纖收發(fā)的工程,在Block Design中搭建這些框圖,外圍的代碼非常簡單。下面是一個實際的工程,4光口的Aurora收發(fā)卡,使用DDR緩存,并且使用PCIe和上位機交互。

Block Design中包含了PCIe部分,以及上面的DDR緩沖的部分,外部只需要1個DATAMOVER寫控制、1個DATAMOVER讀控制、1個寄存器接口,即完成整個設(shè)計。

05f96250-7c3d-11ed-8abf-dac502259ad0.png

三 結(jié)語

使用Block Design設(shè)計方法,主體部分都可以快速拖拽和連線完成,使得外圍所需要的的代碼大大簡化,只需要區(qū)區(qū)3個模塊代碼,完成從數(shù)據(jù)流到DDR的緩沖以及通過XDMA讀取DDR的過程,從而完成外圍接口和上位機的通訊。

這個設(shè)計可以適配很多種Stream形式的設(shè)計:

A. Aurora光纖收發(fā)卡;

B. Camera Link圖像采集卡;

C. AD/DA數(shù)據(jù)采集回放卡;

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22207

    瀏覽量

    626932
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4922

    瀏覽量

    72253
  • Block
    +關(guān)注

    關(guān)注

    0

    文章

    26

    瀏覽量

    15078

原文標題:利用Block Design加速設(shè)計

文章出處:【微信號:Comtech FPGA,微信公眾號:Comtech FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    序禎達生物利用NVIDIA Parabricks技術(shù)加速多組學分析

    序禎達生物是中國領(lǐng)先的多組學和測序服務(wù)提供商之一,該公司利用 NVIDIA Parabricks 來加速多組學分析。借助 Parabricks,序禎達生物將全基因組測序的時間從 7 小時縮短至 31
    的頭像 發(fā)表于 09-29 16:05 ?356次閱讀

    如何利用硬件加速提升通信協(xié)議的安全性?

    產(chǎn)品實拍圖 利用硬件加速提升通信協(xié)議安全性,核心是通過 專用硬件模塊或可編程硬件 ,承接軟件層面難以高效處理的安全關(guān)鍵操作(如加密解密、認證、密鑰管理等),在提升性能的同時,通過硬件級隔離、防篡改等
    的頭像 發(fā)表于 08-27 09:59 ?405次閱讀
    如何<b class='flag-5'>利用</b>硬件<b class='flag-5'>加速</b>提升通信協(xié)議的安全性?

    全球各大品牌利用NVIDIA AI技術(shù)提升運營效率

    歐萊雅、LVMH 集團和雀巢利用 NVIDIA 加速的智能體 AI 和物理 AI,大幅提升產(chǎn)品設(shè)計、營銷及物流等方面的運營效率。
    的頭像 發(fā)表于 06-19 14:36 ?812次閱讀

    粒子加速器?——?科技前沿的核心裝置

    粒子加速器全稱“荷電粒子加速器”,是一種利用電磁場在高真空環(huán)境中對帶電粒子(如電子、質(zhì)子、離子)進行加速和控制,使其獲得高能量的特種裝置。粒子加速
    的頭像 發(fā)表于 06-19 12:05 ?1969次閱讀
    粒子<b class='flag-5'>加速</b>器?——?科技前沿的核心裝置

    新思科技利用人工智能加速芯片設(shè)計流程

    芯片開發(fā)者常面臨極高設(shè)計復雜度與縮短產(chǎn)品上市時間的雙重壓力。任何有助于提升設(shè)計開發(fā)效率、加速決策制定速度以及推進其他進度的舉措,都能為開發(fā)者解燃眉之急。
    的頭像 發(fā)表于 04-17 10:12 ?600次閱讀

    S32Design Studio出錯的原因?

    安裝 Windows 版本的 S32Design Studio 并構(gòu)建我們的項目時,發(fā)生以下錯誤。 ----- make -j12 全部 1 [main] make 1916 dofork:子進程
    發(fā)表于 04-11 07:05

    安裝S32_Design_Studio_for_S32_Platform_3.6.0時出錯怎么解決?

    我無法在 Windows 10 Pro 上安裝適用于 S32 平臺 3.6.0 的 S32 Design Studio。 安裝日志中有一個錯誤條目: S32 Design Studio
    發(fā)表于 03-25 08:25

    利用NVIDIA DPF引領(lǐng)DPU加速云計算的未來

    越來越多的企業(yè)開始采用加速計算,從而滿足生成式 AI、5G 電信和主權(quán)云的需求。NVIDIA 推出了 DOCA 平臺框架(DPF),該框架提供了基礎(chǔ)構(gòu)建模塊來釋放 NVIDIA BlueField
    的頭像 發(fā)表于 01-24 09:29 ?1071次閱讀
    <b class='flag-5'>利用</b>NVIDIA DPF引領(lǐng)DPU<b class='flag-5'>加速</b>云計算的未來

    ADS1191的RLD block是怎樣組合電極生成病人驅(qū)動信號的?

    希望TI莊家?guī)臀医鉀Q一下RLD block、Lead-off detection的作用、用法的疑惑
    發(fā)表于 01-13 06:43

    Design House與Fab的關(guān)系

    本文介紹了Design House和Fab的關(guān)系,以及Design House所負責的工作內(nèi)容與面臨的挑戰(zhàn)。 Design House(設(shè)計公司),通常是指專注于集成電路(IC)設(shè)計的公司,與晶圓廠
    的頭像 發(fā)表于 01-07 09:59 ?1249次閱讀

    從版本控制到全流程支持:揭秘Helix Core如何成為您的創(chuàng)意加速

    加速
    龍智DevSecOps
    發(fā)布于 :2024年11月26日 13:42:47

    U50的AMD Vivado Design Tool flow設(shè)置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design Tool flow。比較常見的是 Vitis
    的頭像 發(fā)表于 11-13 10:14 ?1194次閱讀
    U50的AMD Vivado <b class='flag-5'>Design</b> Tool flow設(shè)置

    GPU加速計算平臺是什么

    GPU加速計算平臺,簡而言之,是利用圖形處理器(GPU)的強大并行計算能力來加速科學計算、數(shù)據(jù)分析、機器學習等復雜計算任務(wù)的軟硬件結(jié)合系統(tǒng)。
    的頭像 發(fā)表于 10-25 09:23 ?782次閱讀

    FPGA加速深度學習模型的案例

    FPGA(現(xiàn)場可編程門陣列)加速深度學習模型是當前硬件加速領(lǐng)域的一個熱門研究方向。以下是一些FPGA加速深度學習模型的案例: 一、基于FPGA的AlexNet卷積運算加速 項目名稱
    的頭像 發(fā)表于 10-25 09:22 ?1527次閱讀

    請問TLV320AIC3204中Processing Block是做什么用的?。?/a>

    TLV320AIC3204中Processing Block 是做什么用的?。?
    發(fā)表于 10-24 08:24