chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

串擾的形成

微云疏影 ? 2023-01-24 16:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

知識越豐富,對知識的敬畏就越深。思維愈發(fā)嚴謹,說話也愈發(fā)謹慎,越來越像個老學究,很難再向初學者那樣思路廣歡樂多了。而普羅大眾喜歡的是簡單易懂,所以老舍巴金不如韓寒小四,研究霧霾的專家不如***的***,各種明史學者也敵不過當年明月的一本明朝那些事。但嚴謹與娛樂也許并不對立,將其結(jié)合的最好的應該就是我們偉大的科學家愛因斯坦先生了吧。不信?來張圖讓大家感受一下。

嗯。大家好,我是Mr.S,上圖是我的偶像。不出意外的話串擾將會像反射一樣用一系列的文章來說明。在這里小編將盡力用簡單的圖像來表明串擾的一系列影響,希望大家能耐心的讀下去。

集成電路的發(fā)展很大一部分是建立在數(shù)字信號的發(fā)明上,使用數(shù)字信號通信大大提高了信道的噪聲裕量。以DDR3信號為例,其接收端的判決電平通常為VinH=900mV,VinL=600mV,也就是說,如果輸出為標準的0-1.5V信號的話,在信道上能夠容忍的噪聲裕量達到了600mV,相當于信號電平的40%。這40%的裕量將被反射,損耗,電源噪聲,串擾等問題瓜分。

在這里,高速先生拋出第一個結(jié)論:大部分數(shù)字信號可能比大家想象中的要強壯得多(心のOS:不要再讓我們一條信號一條信號的給你們仿真啦?。?。

當然,信號的強壯不是我們?yōu)樗麨榈馁Y本。盡量的提高信號質(zhì)量與系統(tǒng)的穩(wěn)定性是我們攻城獅的職責。

如我們一直強調(diào)的,信號傳輸?shù)牟⒉皇请妷号c電流,而是電磁場。通過電場與磁場的不斷轉(zhuǎn)換,信號以光速從發(fā)送端傳到接收端。當信號傳輸時,走線附近的電磁場分布如下圖:

可以看到,大部分的電磁場分布在信號線以及回流路徑之間。

當另一根線闖入了這片電磁場區(qū)域時:

一部分的電磁場被吸走了。于是串擾出現(xiàn)了。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5447

    文章

    12492

    瀏覽量

    372994
  • 數(shù)字信號

    關注

    2

    文章

    1055

    瀏覽量

    48996
  • 電源噪聲
    +關注

    關注

    3

    文章

    169

    瀏覽量

    18075
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【EMC技術(shù)案例】顯示屏線束導致CE電流法超標的案例

    【EMC技術(shù)案例】顯示屏線束導致CE電流法超標的案例
    的頭像 發(fā)表于 12-15 17:14 ?539次閱讀
    【EMC技術(shù)案例】顯示屏線束<b class='flag-5'>串</b><b class='flag-5'>擾</b>導致CE電流法超標的案例

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速線會有?

    和走線就是沒??!但是是沒了,只不過讓電容鏈路的信號質(zhì)量承擔了所有。 我們知道,電容結(jié)構(gòu)本身的焊盤比較寬,那么阻抗如果參考L2層那么近的話,阻抗肯定是低的,就像上面這個模型一樣
    發(fā)表于 12-10 10:00

    隔離地過孔要放哪里,才能最有效減少高速信號過孔?

    ,還是過孔。。。 別急嘛,雖然也還是過孔,但是角度是不同的嘛。今天我們來講講兩對高速過孔之間的怎么通過合理的規(guī)劃隔離地過孔放的位置來減少。說白了,我們這篇文章想研究的是兩對高速信號的過孔位置定了
    發(fā)表于 11-14 14:05

    如何影響信號完整性和EMI

    歡迎來到 “掌握 PCB 設計中的 EMI 控制” 系列的第六篇文章。本文將探討如何影響信號完整性和 EMI,并討論在設計中解決這一問題的具體措施。
    的頭像 發(fā)表于 08-25 11:06 ?9151次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>如何影響信號完整性和EMI

    SiC MOSFET并聯(lián)均流及抑制驅(qū)動電路的研究

    SiC MOSFET在并聯(lián)應用中的安全性和穩(wěn)定性提出了挑戰(zhàn)當SiC MOSFET應用在橋式電路時高速開關動作引發(fā)的問題嚴重影響了系統(tǒng)的可靠性.為了使SiC MOSFET在電路系統(tǒng)中穩(wěn)定運行本文主要針對并聯(lián)均流和
    發(fā)表于 08-18 15:36 ?1次下載

    技術(shù)資訊 I 哪些原因會導致近端和遠端

    本文要點在PCB、集成電路和線纜組件中,最常被提及的現(xiàn)象是接收端器件觀測到的遠端。帶阻濾波器與帶通濾波器作用相反:它們能濾除特定頻率范圍內(nèi)的干擾信號。帶阻濾波器的傳遞函數(shù)可通過
    的頭像 發(fā)表于 08-08 17:01 ?5374次閱讀
    技術(shù)資訊 I 哪些原因會導致近端和遠端<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速AC耦合電容挨得很近,PCB會不會很大……

    覺得恐懼了? 恐懼?恐懼啥呢,那當然是大家都會擔心對與對之間的啊,在滿足物質(zhì)生活之后(能塞到PCB板之后),肯定要慢慢開始注重精神生活了!鑒于有不少的粉絲,包括公司設計部的同事都來問過Chris
    發(fā)表于 07-22 16:56

    高速AC耦合電容挨得很近,PCB會不會很大……

    大是肯定大的啦!但是設計工程師也很委屈?。盒酒ヂ?lián)動不動就有一百幾十對高速信號的AC耦合電容, 首先我得都塞進PCB板去啊,其次的那都是其次了……
    的頭像 發(fā)表于 07-22 16:44 ?509次閱讀
    高速AC耦合電容挨得很近,PCB<b class='flag-5'>串</b><b class='flag-5'>擾</b>會不會很大……

    NEXT(Near-End Crosstalk,近端

    一、什么是NEXT(近端)? NEXT(Near-End Crosstalk,近端)是指在線纜傳輸信號時,靠近發(fā)射端處,相鄰線對之間因電磁干擾所產(chǎn)生的
    的頭像 發(fā)表于 06-23 17:35 ?1160次閱讀

    高頻晶振的信號完整性挑戰(zhàn):如何抑制EMI與

    在高速數(shù)字電路和射頻系統(tǒng)中,高頻晶振作為關鍵的頻率源,其信號完整性直接影響整個系統(tǒng)的性能。隨著電子技術(shù)的飛速發(fā)展,晶振的工作頻率不斷提高,電磁干擾(EMI)與問題日益凸顯,成為制約系統(tǒng)可靠性
    的頭像 發(fā)表于 05-22 15:35 ?703次閱讀
    高頻晶振的信號完整性挑戰(zhàn):如何抑制EMI與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    OLI-P——分布式偏振測量利器

    在保偏光纖系統(tǒng)中,偏振是導致性能劣化的核心因素之一。傳統(tǒng)偏振檢測手段僅能獲得鏈路整體消光比,而分布式偏振測量通過連續(xù)、高精度地捕捉整條光纖鏈路的偏振耦合分布,成為保障系統(tǒng)可靠性
    的頭像 發(fā)表于 05-15 17:37 ?476次閱讀
    OLI-P——分布式偏振<b class='flag-5'>串</b><b class='flag-5'>擾</b>測量利器

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低影響?

    在高速PCB設計中,信號完整性、、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服務器、高速計算、汽車電子等行業(yè)對高頻、高速信號傳輸?shù)男枨笤黾?,如何?yōu)化PCB布線以降低**信號衰減
    的頭像 發(fā)表于 03-21 17:33 ?756次閱讀

    PCB設計距離一樣時,你們知道電路板兩對過孔怎么擺最小嗎?

    的文章中,例如(鏈接《過孔的設計孔徑是真的很重要,但高速先生也是真的不關心》)描述了單對過孔自身的設計對性能的影響。那我們這篇文章就來講講如何做好兩個過孔之間的PCB這個老大難的問題哈。 相比于
    發(fā)表于 02-26 09:40

    怎么樣盡量降低ADC122s021兩路之間的問題?

    我在使用ADC122s021的時候發(fā)現(xiàn),模擬輸入驅(qū)動需要一個低阻抗的源,這樣可以減小失真度,請問則個低阻抗源的抵抗范圍是多少比較合適?現(xiàn)在我使用OPA2376來驅(qū)動這兩路信號,OPA2376的開關輸出電阻式150歐,請問是否可行?另外,怎么樣盡量降低ADC122s021兩路之間的
    發(fā)表于 01-23 08:30

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實時波形。 調(diào)試發(fā)現(xiàn)顯示的信號有,表現(xiàn)為某一路信號懸空之后,相鄰的那一路信號上就會出現(xiàn)噪聲。將采樣的時間延長也無法消除
    發(fā)表于 01-07 06:15