chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Wafer晶圓半導體制造流程圖解

深圳市賽姆烯金科技有限公司 ? 來源:深圳市賽姆烯金科技有限 ? 2023-05-15 14:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從一堆沙子,到一個精密的芯片,這中間究竟經(jīng)歷了什么環(huán)節(jié),各個環(huán)節(jié)又需要什么樣的技術呢?跟著小編一起來學習一下!

1.從砂子到硅片

6116194c-f2d7-11ed-90ce-dac502259ad0.jpg

所謂“半導體”,是一種導電性能介于“導體”和“絕緣體”之間的物質(zhì)總稱。導體能導電,比如鐵銅銀等金屬,絕緣體不導電,比如橡膠。芯片的制作為什么要用半導體?因為半導體的導電與所加電場方向有關,即它的導電是可以有方向性的。比如,給半導體兩端加上正電壓,它可能就導電;反之,將它兩端所加的電壓極性反過來,就不導電。而這種性能,可以做成“電子開關”。我們都聽說過“計算機做的都是二進制的0-1運算”,這種運算體現(xiàn)在物理層面就是指“高低電位的變化”,高電位代表1,低電位代表0。高低電位在復雜的電路設計下面可以實現(xiàn)復雜的轉化,這樣表現(xiàn)出來就好像是計算機在做01運算。半導體的這種電學特性可以設計成電子開關,可以很好實現(xiàn)高低電位的轉化。

612a3e40-f2d7-11ed-90ce-dac502259ad0.jpg

在自然界中,獲取成本最低的半導體就是硅。而硅料的提取是熔煉砂子。提到這里可能有朋友想到“光伏電池片用的也是硅片”。沒錯,生產(chǎn)芯片和生產(chǎn)光伏電池片在硅片制作環(huán)節(jié)是非常相似的,都是需要先熔煉取硅,然后做切割、研磨等工藝。因此,你可能會看到一些光伏產(chǎn)業(yè)鏈的股票也伴有半導體概念,比如高測股份。

芯片用硅和光伏用硅最大的區(qū)別就在于純度不同。在純度方面,光伏用單晶硅片的純度要求硅含量為4N-6N之間(99.99%-99.9999%),但是半導體用單晶硅片在9N(99.9999999%)-11N(99.999999999%)左右,純度要求最低是光伏單晶硅片的1000 倍。在外觀方面,半導體用硅片在表面的平整度,光滑度和潔凈程度要比光伏用硅片的要求高。

總結來說,砂子到硅片需要經(jīng)過熔煉、切片、研磨、蝕刻、拋光等過程,最終形成一片片的晶圓(所謂晶圓,就是圓形的高純度硅片)。

好了,此時你得到了一片片處理好的高純度硅片,接下來我們就需要我們需要在晶圓上雕刻電路,形成能用的芯片。在下面的工藝流程中,大致可以分為前端工藝、后端工藝和測封。

61468794-f2d7-11ed-90ce-dac502259ad0.png

61d675f2-f2d7-11ed-90ce-dac502259ad0.png

制造第一階段:提煉硅錠

61f3c4ae-f2d7-11ed-90ce-dac502259ad0.png

沙子:硅是地殼內(nèi)第二豐富的元素,而脫氧后的沙子(尤其是石英)最多包含25%的硅元素,以二氧化硅(SiO2)的形式存在,這也是半導體制造產(chǎn)業(yè)的基礎。

621445a8-f2d7-11ed-90ce-dac502259ad0.png

硅熔煉:12英寸/300毫米晶圓級,下同。通過多步凈化得到可用于半導體制造質(zhì)量的硅,學名電子級硅(EGS),平均每一百萬個硅原子中最多只有一個雜質(zhì)原子。此圖展示了是如何通過硅凈化熔煉得到大晶體的,最后得到的就是硅錠(Ingot)。

62495734-f2d7-11ed-90ce-dac502259ad0.png

625b33e6-f2d7-11ed-90ce-dac502259ad0.png

100千克,硅純度99.9999%。

制造第二階段:硅錠切割

629f5f94-f2d7-11ed-90ce-dac502259ad0.png

硅錠切割:橫向切割成圓形的單個硅片,也就是我們常說的晶圓(Wafer)。

62dc334c-f2d7-11ed-90ce-dac502259ad0.png

62ff5750-f2d7-11ed-90ce-dac502259ad0.png

45nm HKMG(高K金屬柵極)。

制造第三階段:光刻

632033da-f2d7-11ed-90ce-dac502259ad0.png

光刻膠(Photo Resist):圖中藍色部分就是在晶圓旋轉過程中澆上去的光刻膠液體,類似制作傳統(tǒng)膠片的那種。晶圓旋轉可以讓光刻膠鋪的非常薄、非常平。

63433ea2-f2d7-11ed-90ce-dac502259ad0.png

光刻:光刻膠層隨后透過掩模(Mask)被曝光在紫外線(UV)之下,變得可溶,期間發(fā)生的化學反應類似按下機械相機快門那一刻膠片的變化。掩模上印著預先設計好的電路圖案,紫外線透過它照在光刻膠層上,就會形成微處理器的每一層電路圖案。一般來說,在晶圓上得到的電路圖案是掩模上圖案的四分之一。

636d21b8-f2d7-11ed-90ce-dac502259ad0.png

光刻:由此進入50-200納米尺寸的晶體管級別。一塊晶圓上可以切割出數(shù)百個處理器,不過從這里開始把視野縮小到其中一個上,展示如何制作晶體管等部件。晶體管相當于開關,控制著電流的方向?,F(xiàn)在的晶體管已經(jīng)如此之小,一個針頭上就能放下大約3000萬個。

制造第四階段:光刻膠的使命

63986c60-f2d7-11ed-90ce-dac502259ad0.png

溶解光刻膠:光刻過程中曝光在紫外線下的光刻膠被溶解掉,清除后留下的圖案和掩模上的一致。

63d2face-f2d7-11ed-90ce-dac502259ad0.png

蝕刻:使用化學物質(zhì)溶解掉暴露出來的晶圓部分,而剩下的光刻膠保護著不應該蝕刻的部分。

63ffdbb6-f2d7-11ed-90ce-dac502259ad0.png

清除光刻膠:蝕刻完成后,光刻膠的使命宣告完成,全部清除后就可以看到設計好的電路圖案。

制造第五階段:離子注入

6416216e-f2d7-11ed-90ce-dac502259ad0.png

光刻膠:再次澆上光刻膠(藍色部分),然后光刻,并洗掉曝光的部分,剩下的光刻膠還是用來保護不會離子注入的那部分材料。

64387642-f2d7-11ed-90ce-dac502259ad0.png

離子注入(Ion Implantation):在真空系統(tǒng)中,用經(jīng)過加速的、要摻雜的原子的離子照射(注入)固體材料,從而在被注入的區(qū)域形成特殊的注入層,并改變這些區(qū)域的硅的導電性。經(jīng)過電場加速后,注入的離子流的速度可以超過30萬千米每小時。

6460a6a8-f2d7-11ed-90ce-dac502259ad0.png

清除光刻膠:離子注入完成后,光刻膠也被清除,而注入?yún)^(qū)域(綠色部分)也已摻雜,注入了不同的原子。注意這時候的綠色和之前已經(jīng)有所不同。

制造第六階段:電鍍晶圓

6493b02a-f2d7-11ed-90ce-dac502259ad0.png

晶體管就緒:至此,晶體管已經(jīng)基本完成。在絕緣材(品紅色)上蝕刻出三個孔洞,并填充銅,以便和其它晶體管互連。

64b6f4d6-f2d7-11ed-90ce-dac502259ad0.png

電鍍:在晶圓上電鍍一層硫酸銅,將銅離子沉淀到晶體管上。銅離子會從正極(陽極)走向負極(陰極)。

64e7059a-f2d7-11ed-90ce-dac502259ad0.png

銅層:電鍍完成后,銅離子沉積在晶圓表面,形成一個薄薄的銅層。

6508345e-f2d7-11ed-90ce-dac502259ad0.png

拋光:將多余的銅拋光掉,也就是磨光晶圓表面。

65229eb6-f2d7-11ed-90ce-dac502259ad0.png

金屬層:晶體管級別,六個晶體管的組合,大約500納米。在不同晶體管之間形成復合互連金屬層,具體布局取決于相應處理器所需要的不同功能性。芯片表面看起來異常平滑,但事實上可能包含20多層復雜的電路,放大之后可以看到極其復雜的電路網(wǎng)絡,形如未來派的多層高速公路系統(tǒng)。

制造第七階段:晶圓測試

6537a4dc-f2d7-11ed-90ce-dac502259ad0.png

晶圓測試:內(nèi)核級別,大約10毫米/0.5英寸。圖中是晶圓的局部,正在接受第一次功能性測試,使用參考電路圖案和每一塊芯片進行對比。

65653276-f2d7-11ed-90ce-dac502259ad0.png

晶圓切片(Slicing):晶圓級別,300毫米/12英寸。將晶圓切割成塊,每一塊就是一個芯片的內(nèi)核(Die)。

制造第八階段:晶圓檢測

657e7060-f2d7-11ed-90ce-dac502259ad0.png

丟棄瑕疵內(nèi)核:晶圓級別。測試過程中發(fā)現(xiàn)的有瑕疵的內(nèi)核被拋棄,留下完好的。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶圓
    +關注

    關注

    53

    文章

    5159

    瀏覽量

    129752
  • 半導體制造
    +關注

    關注

    8

    文章

    448

    瀏覽量

    24748
  • Wafer
    +關注

    關注

    0

    文章

    26

    瀏覽量

    5970

原文標題:干貨丨Wafer晶圓半導體制造流程圖解

文章出處:【微信號:深圳市賽姆烯金科技有限公司,微信公眾號:深圳市賽姆烯金科技有限公司】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    最全最詳盡的半導體制造技術資料,涵蓋工藝到后端封測

    ——薄膜制作(Layer)、圖形光刻(Pattern)、刻蝕和摻雜,再到測試封裝,一目了然。 全書共分20章,根據(jù)應用于半導體制造的主要技術分類來安排章節(jié),包括與半導體制造相關的基礎技術信息;總體流程圖
    發(fā)表于 04-15 13:52

    半導體制

    的積體電路所組成,我們的要通過氧化層成長、微影技術、蝕刻、清洗、雜質(zhì)擴散、離子植入及薄膜沉積等技術,所須制程多達二百至三百個步驟。半導體制程的繁雜性是為了確保每一個元器件的電性參數(shù)和性能,那么他的原理又是
    發(fā)表于 11-08 11:10

    制造工藝的流程是什么樣的?

    架上,放入充滿氮氣的密封小盒內(nèi)以免在運輸過程中被氧化或沾污十、發(fā)往封測Die(裸片)經(jīng)過封測,就成了我們電子數(shù)碼產(chǎn)品上的芯片。制造半導體領域,科技含量相當?shù)母撸夹g工藝要求非常
    發(fā)表于 09-17 09:05

    半導體制造的難點匯總

    。例如實現(xiàn)半導體制造設備、加工流程的自動化,目的是大幅度減少工藝中的操作者,因為人是凈化間中的主要沾污源。由于芯片快速向超大規(guī)模集成電路發(fā)展,芯片設計方法變化、特征尺寸減小。這些變
    發(fā)表于 09-02 18:02

    什么是半導體

    半導體(晶片)的直徑為4到10英寸(10.16到25.4厘米)的圓盤,在制造過程中可承載非本征半導體。它們是正(P)型
    發(fā)表于 07-23 08:11

    半導體制造工藝流程及其需要的設備和材料

    本文首先介紹了半導體制造工藝流程及其需要的設備和材料,其次闡述了IC生產(chǎn)線的7個主要生產(chǎn)區(qū)域及所需設備和材料,最后詳細的介紹了半導體制造
    發(fā)表于 09-04 14:03 ?8374次閱讀

    半導體圓材料的全面解析

    wafer) 是制造半導體器件的基礎性原材料。 極高純度的半導體經(jīng)過拉
    的頭像 發(fā)表于 12-29 08:50 ?2.8w次閱讀
    <b class='flag-5'>半導體</b><b class='flag-5'>晶</b>圓材料的全面解析

    華為公開“處理設備和半導體制造設備”專利

     根據(jù)專利摘要,該公開是關于處理設備和半導體制造設備的。處理設備由:由支持
    的頭像 發(fā)表于 09-08 09:58 ?1215次閱讀
    華為公開“<b class='flag-5'>晶</b><b class='flag-5'>圓</b>處理設備和<b class='flag-5'>半導體制造</b>設備”專利

    智測電子 ——測溫系統(tǒng),tc wafer半導體測溫熱電偶

    系統(tǒng)由多個溫度探頭組成,每一個都能夠精確地測量一點溫度,從而得到整個表面的溫度分布情況。這些溫度探頭被放置在的表面,通過導線連接到測量儀表進行溫度數(shù)據(jù)采集和分析。由于其高精度和
    的頭像 發(fā)表于 10-11 16:09 ?1388次閱讀

    TC WAFER 測溫系統(tǒng) 儀表化溫度測量

    “TC WAFER 測溫系統(tǒng)”似乎是一種用于測量半導體制造中的基礎材料)溫度的系統(tǒng)。在
    的頭像 發(fā)表于 03-08 17:58 ?1579次閱讀
    TC <b class='flag-5'>WAFER</b>   <b class='flag-5'>晶</b><b class='flag-5'>圓</b>測溫系統(tǒng) 儀表化<b class='flag-5'>晶</b><b class='flag-5'>圓</b>溫度測量

    RFID讀寫頭JY-V640在半導體wafer盒的使用流程

    為了最大限度地提高生產(chǎn)效率,新的工廠和正在翻新升級的工廠選擇采用RFID技術應用在半導體制造業(yè)上,通過RFID技術的非接觸式采集信息
    的頭像 發(fā)表于 05-11 10:03 ?895次閱讀

    半導體制造工藝流程

    半導體制造是現(xiàn)代電子產(chǎn)業(yè)中不可或缺的一環(huán),它是整個電子行業(yè)的基礎。這項工藝的流程非常復雜,包含了很多步驟和技術,下面將詳細介紹其主要的
    的頭像 發(fā)表于 12-24 14:30 ?3274次閱讀
    <b class='flag-5'>半導體</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>制造</b>工藝<b class='flag-5'>流程</b>

    半導體制造流程介紹

    本文介紹了半導體集成電路制造中的制備、制造
    的頭像 發(fā)表于 04-15 17:14 ?686次閱讀
    <b class='flag-5'>半導體</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>制造</b><b class='flag-5'>流程</b>介紹

    瑞樂半導體——On Wafer WLS-EH無線測溫系統(tǒng)半導體制造工藝溫度監(jiān)控的革新方案

    半導體制造中,工藝溫度的精確控制直接關系到加工的良率與器件性能。傳統(tǒng)的測溫技術(如有線測溫)易受環(huán)境干擾,難以在等離子刻蝕環(huán)境中實現(xiàn)實時監(jiān)測。OnWaferWLS無線
    的頭像 發(fā)表于 05-12 22:26 ?319次閱讀
    瑞樂<b class='flag-5'>半導體</b>——On <b class='flag-5'>Wafer</b> WLS-EH無線<b class='flag-5'>晶</b><b class='flag-5'>圓</b>測溫系統(tǒng)<b class='flag-5'>半導體制造</b>工藝溫度監(jiān)控的革新方案

    TC Wafer測溫系統(tǒng)——半導體制造溫度監(jiān)控的核心技術

    TCWafer測溫系統(tǒng)是一種革命性的溫度監(jiān)測解決方案,專為半導體制造工藝中溫度的精確測量而設計。該系統(tǒng)通過將微型熱電偶傳感器(The
    的頭像 發(fā)表于 06-27 10:03 ?476次閱讀
    TC <b class='flag-5'>Wafer</b><b class='flag-5'>晶</b><b class='flag-5'>圓</b>測溫系統(tǒng)——<b class='flag-5'>半導體制造</b>溫度監(jiān)控的核心技術