chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件加法器怎么利用基礎(chǔ)門電路進行加法計算呢?

冬至子 ? 來源:科巖成果 ? 作者:科巖 ? 2023-05-30 16:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們現(xiàn)在知道,「通電」代表「真」,用邏輯1表示;「不通電」代表「假」,用邏輯0表示。「與門」電路是用晶體管搭建的,符號長這樣:

圖片

A與B的通斷,可以決定Y點是否通電。

我們還為A、B與Y之間的關(guān)系畫了一張表(真值表):

圖片

接著我們設(shè)計出了簡單的「或門」「非門」,用它們可以搭建各式各樣其他的門電路。

這篇文章講一下,怎么利用基礎(chǔ)門電路進行加法計算。

二進制加法

我已經(jīng)忘了是什么時候?qū)W的加法了,應(yīng)該是小學(xué)吧,先學(xué)10以內(nèi)的,再學(xué)100以內(nèi)的,然后不管多大的數(shù)都可以隨便加了,算式很簡單,就是逢10進1。

下面這個式子是一個萬以內(nèi)的加法:

圖片

相應(yīng)的,二進制就是逢2進1,下面這個式子是2個8位二進制數(shù)的加法計算:

圖片

半加器

8位二進制數(shù)還太復(fù)雜,我們先來看看1位二進制數(shù)怎么計算的,一共有以下4種情況:

圖片

觀察一下就能發(fā)現(xiàn)2個規(guī)律。

第一個規(guī)律,只考慮加法,不考慮進位時,加數(shù)與和之間的關(guān)系如下:

圖片

相同為0,不同為1。這個關(guān)系和「異或門」是相同的:

圖片

異或門我們之前沒有聊到過,電路圖長這樣:

圖片

第二個規(guī)律是,如果只考慮進位,不考慮加法,加數(shù)與進位之間的關(guān)系如下:

圖片

只有全1時,才為1。發(fā)現(xiàn)了嗎,這和本文開頭與門的真值表是一樣的。

2個一位二進制數(shù)相加將產(chǎn)生一個加法位和一個進位位,加法位輸入與輸出的關(guān)系跟與門是一樣的,進位位跟異或門相同。

所以,可以像這樣把兩個門電路連起來,計算2個二進制數(shù)(A和B)的和:

圖片

我們稱這個電路為「半加器」,因為它只能計算2個一位二進制數(shù)的加法,沒有辦法將前面加法可能產(chǎn)生的進位納入下一次計算中,如果有進位則實際上是需要3個加數(shù)參與計算。

用門電路畫太復(fù)雜,可以封裝起來這樣表示半加器:

圖片

全加器

怎樣計算3個加數(shù)的二進制加法呢?需要將2個半加器和一個或門如圖連接起來:

圖片

左邊能看到它有3個輸入,右邊依舊是1位加和輸出,1位進位輸出。

2個數(shù)的加和與上一次的進位相加,得出的加和作為3個數(shù)最終的加和;2個數(shù)相加或3個數(shù)相加的進位作為3個數(shù)加和最終的進位位。

用文字描述有點不好理解,把這個電路圖全部輸入和輸出情況都展示出來,畫一個表就明白了:

圖片

很明顯,這個表就是2個一位二進制數(shù)帶進位的全部狀態(tài)。

每次做加法時畫2個半加器和一個或門很麻煩,我們用下面這個圖示把它們封裝起來,這個能計算3位二進制數(shù)加法的電路就稱為「全加器」。

圖片

加法器

現(xiàn)在回到開頭那個二進制加法:

圖片

它有8個二進制位,到目前為止我們還只能計算2個一位二進制數(shù),最多再增加一個進位的加法,我們最終的目標當然是2個8位、16位乃至32位數(shù)的加法。

其實,非常簡單,用8個全加器一塊算!

把8個全加器每個進位輸出作為下一個的進位輸入,首尾相連就可以啦!

圖片

每次這樣畫太麻煩,可以封裝成一個框圖:

圖片

大箭頭代表8個輸入/輸出端,有8個獨立的信號。

一旦我們擁有了8位二進制加法器,把它們級聯(lián)起來,很容易就能得到一個16位或32位的加法器啦。

圖片

end

加法計算是計算機的基本運算,其實,計算機唯一的工作就是做加法計算。 不論是減法、乘法、除法、在線支付、火箭升空還是AI下棋,都是利用加法實現(xiàn)的。

把加減乘除和邏輯運算等運算單元集成起來,就組成了CPU中的基本計算單元:ALU(算術(shù)邏輯單元Arithmetic and Logic Unit)。

用加法器計算2個數(shù)的加法其實就是用硬件方式實現(xiàn)了一個加法計算器,輸入A和輸入B的高低電平?jīng)Q定了輸出S和CO的高低電平。

這樣的電路同一時刻只能表示一種狀態(tài),只要改變了A、B中任意一位,輸出就會有所變化。

現(xiàn)在我們想計算更多二進制數(shù)的加法,比如5個數(shù)A、B、C、D、E的加法(先不考慮進位)。

步驟應(yīng)該是這樣:首先把A、B作為輸入,得出一個輸出S1,我們要記下來S1的值,然后把S1和C作為輸入,得出S2....以此類推,要記下很多個數(shù),然后再用加法器計算。

5個數(shù)都已經(jīng)很麻煩了,如果要計算更多個數(shù)該怎么辦?能不能把每次計算完的結(jié)果存起來,下次繼續(xù)使用呢?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10229

    瀏覽量

    146168
  • 加法器
    +關(guān)注

    關(guān)注

    6

    文章

    183

    瀏覽量

    31229
  • 門電路
    +關(guān)注

    關(guān)注

    7

    文章

    202

    瀏覽量

    41268
  • 全加器
    +關(guān)注

    關(guān)注

    10

    文章

    62

    瀏覽量

    29031
  • ALU
    ALU
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    13447
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    自寫計算IP思路以及源碼

    加法結(jié)果之間的累加,最后流水線級數(shù)是6級,改變信號的位寬只需微調(diào)內(nèi)部邏輯,最終會改變流水線的級數(shù)。 二、自制加法器 自制加法器使用的是簡單的并行加法器,我以1位的并行
    發(fā)表于 10-30 06:15

    E203在基于wallace樹+booth編碼的乘法器優(yōu)化后的跑分結(jié)果

    優(yōu)化思路 E203為了實現(xiàn)低功耗的要求,乘法器為基于booth編碼和移位加法器結(jié)合的思路,優(yōu)點是只需要一個加法器,而且該加法器還和除法器復(fù)用
    發(fā)表于 10-27 07:54

    一個提升蜂鳥E203性能的方法:乘除法器優(yōu)化

    蜂鳥E203內(nèi)核內(nèi)建多周期硬件乘除法器 MDV 模塊只進行運算控制,并沒有自己的加法器 加法器與其他的ALU子單元復(fù)用共享的運算數(shù)據(jù)
    發(fā)表于 10-27 07:16

    E203V2長周期乘法器核心booth算法解讀

    E203V2的數(shù)據(jù)通道中的加法運算單元可得加法器的輸入沒有進位,而進行法器運算時,進位輸入為1,此時完美解決了-A和-2A的問題,只需將運算單元由
    發(fā)表于 10-24 09:33

    蜂鳥E203乘法器的優(yōu)化——基8的Booth編碼+Wallace樹

    考慮到蜂鳥原乘法器采用了基4的Booth編碼,之后使用迭代的方法對每個周期使用加法器對部分積進行累加,結(jié)構(gòu)如下: 從中考慮到兩點優(yōu)化: ① Booth編碼的更改:(使用基8的Booth編碼
    發(fā)表于 10-24 07:28

    如何對蜂鳥e203內(nèi)核乘除法器進行優(yōu)化

    頻率,從而加速乘法器的運算速度。 優(yōu)化Wallace樹結(jié)構(gòu):對Wallace樹結(jié)構(gòu)進行優(yōu)化,如增加加法器、優(yōu)化編碼方式等,可以進一步提高乘法器的效率。 優(yōu)化除
    發(fā)表于 10-24 06:47

    Verilog實現(xiàn)使用Booth編碼和Wallace樹的定點補碼乘法器原理

    對于有符號整數(shù)乘法操作,E203使用常用的Booth編碼產(chǎn)生部分積,然后使用迭代的方法,每個周期使用加法器對部分積進行累加,經(jīng)過多個周期的迭代之后得到最終的乘積。其基本硬件原理圖如圖所示,從而實現(xiàn)多
    發(fā)表于 10-23 08:01

    改進wallance樹乘法器優(yōu)化方法

    周期復(fù)用加法器的部分積加和算法,我們采用了改進的wallance樹結(jié)構(gòu)進行部分積的快速壓縮,實現(xiàn)了單周期的乘法計算。 經(jīng)過時序分析,我們的單周期乘法器時鐘頻率可以提高至140Hz,對比
    發(fā)表于 10-23 06:37

    關(guān)于E203內(nèi)核高性能乘法器優(yōu)化(一)

    一、簡介 對于cpu各類測試程序,設(shè)計一個高性能的硬件法器模塊無疑是提分最快的法案,本文將從乘法算法開始,到rtl設(shè)計進行詳細的解釋說明,并附帶一部分源碼。 二、乘法算法 乘法器
    發(fā)表于 10-23 06:09

    蜂鳥乘法器設(shè)計分享

    與其他指令復(fù)用一個加法器。 對于具體的乘法指令而言,包括MUL指令、MULH指令、MULHSU指令與MULHU指令,在四條乘法指令之中,僅有MUL指令是將乘法結(jié)果低32位寫入寄存器中,并且存在著有符號
    發(fā)表于 10-22 08:21

    e203乘法運算結(jié)構(gòu)及算法原理

    模塊,每一周期產(chǎn)生的部分積與之前累積的部分積可以通過ALU的數(shù)據(jù)通路部分傳至ALU的加法器中相加。所以乘法器的設(shè)計本身并不需要額外的加法器。由于E203中所有需要計算
    發(fā)表于 10-22 06:43

    e203 ALU乘法運算結(jié)構(gòu)及算法原理

    模塊,每一周期產(chǎn)生的部分積與之前累積的部分積可以通過ALU的數(shù)據(jù)通路部分傳至ALU的加法器中相加。所以乘法器的設(shè)計本身并不需要額外的加法器。由于E203中所有需要計算
    發(fā)表于 10-22 06:12

    蜂鳥E203內(nèi)核乘法器的優(yōu)化

    部分積的累加,加法(或者減法)操作使用ALU的加法器完成,盡可能減小內(nèi)核面積。由于需要支持RV32M中的4條乘法指令(mul,mulh,mulhu,mulhsu),因此根據(jù)指令將操作數(shù)進行了兩bit
    發(fā)表于 10-22 06:11

    數(shù)字電路—14、加法器

    能對兩個1位二進制數(shù)進行相加而求得和及進位的邏輯電路稱為半加器。 能對兩個1位二進制數(shù)進行相加并考慮低位來的位,即相當于3個1位二進制數(shù)相加,求得和及進位的邏輯電路稱為全加器。
    發(fā)表于 03-26 11:15

    運算放大電路入門教程

    運算放大器——4種基本運放電路(同相放大、反相放大、加法器、差分放大電路)
    發(fā)表于 02-28 15:02 ?2次下載