chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

英特爾PowerVia技術率先實現(xiàn)芯片背面供電,突破互連瓶頸

科技訊息 ? 來源:科技訊息 ? 作者:科技訊息 ? 2023-06-06 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英特爾率先在產品級芯片上實現(xiàn)背面供電技術,使單元利用率超過90%,同時也在其它維度展現(xiàn)了業(yè)界領先的性能。

英特爾宣布在業(yè)內率先在產品級測試芯片上實現(xiàn)背面供電(backside power delivery)技術,滿足邁向下一個計算時代的性能需求。作為英特爾業(yè)界領先的背面供電解決方案,PowerVia將于2024年上半年在Intel 20A制程節(jié)點上推出。通過將電源線移至晶圓背面,PowerVia解決了芯片單位面積微縮中日益嚴重的互連瓶頸問題。

英特爾技術開發(fā)副總裁Ben Sell表示:“英特爾正在積極推進‘四年五個制程節(jié)點’計劃,并致力于在2030年實現(xiàn)在單個封裝中集成一萬億個晶體管,PowerVia對這兩大目標而言都是重要里程碑。通過采用已試驗性生產的制程節(jié)點及其測試芯片,英特爾降低了將背面供電用于先進制程節(jié)點的風險,使得我們能領先競爭對手一個制程節(jié)點,將背面供電技術推向市場?!?/p>

英特爾將PowerVia技術和晶體管的研發(fā)分開進行,以確保PowerVia可以被妥善地用于Intel 20A和Intel 18A制程芯片的生產中。在與同樣將與Intel 20A制程節(jié)點一同推出的RibbonFET晶體管集成之前,PowerVia在其內部測試節(jié)點上進行了測試,以不斷調試并確保其功能良好。經在測試芯片上采用并測試PowerVia,英特爾證實了這項技術確實能顯著提高芯片的使用效率,單元利用率(cell utilization)超過90%,并有助于實現(xiàn)晶體管的大幅微縮,讓芯片設計公司能夠提升產品性能和能效。

英特爾將在于6月11日至16日在日本京都舉行的VLSI研討會上通過兩篇論文展示相關研究成果。

作為大幅領先競爭對手的背面供電解決方案,PowerVia讓包含英特爾代工服務(IFS)客戶在內的芯片設計公司能更快地實現(xiàn)產品能效和性能的提升。長期以來,英特爾始終致力于推出對行業(yè)具有關鍵意義的創(chuàng)新技術,如應變硅(strained silicon)、高K金屬柵極(Hi-K metal gate)和FinFET晶體管,以繼續(xù)推進摩爾定律。隨著PowerVia和RibbonFET全環(huán)繞柵極技術在2024年的推出,英特爾在芯片設計和制程技術創(chuàng)新方面將繼續(xù)處于行業(yè)領先地位。

通過率先推出PowerVia技術,英特爾可幫助芯片設計公司突破日益嚴重的互連瓶頸。越來越多的使用場景,包括AI或圖形計算,都需要尺寸更小、密度更高、性能更強的晶體管來滿足不斷增長的算力需求。從數(shù)十年前到現(xiàn)在,晶體管架構中的電源線和信號線一直都在“搶占”晶圓內的同一塊空間。通過在結構上將這兩者的布線分開,可提高芯片性能和能效,為客戶提供更好的產品。背面供電對晶體管微縮而言至關重要,可使芯片設計公司在不犧牲資源的同時提高晶體管密度,進而顯著地提高功率和性能。

此外,Intel 20A和Intel 18A制程節(jié)點將同時采用PowerVia背面供電技術和RibbonFET全環(huán)繞柵極技術。作為一種向晶體管供電的全新方式,背面供電技術也帶來了散熱和調試設計方面的全新挑戰(zhàn)。

通過將PowerVia與RibbonFET這兩項技術的研發(fā)分開進行,英特爾能夠迅速應對上述挑戰(zhàn),確保能在基于Intel 20A和Intel 18A制程節(jié)點的芯片中實現(xiàn)PowerVia技術。英特爾開發(fā)了散熱技術,以避免過熱問題的出現(xiàn),同時,調試團隊也開發(fā)了新技術,確保這種新的晶體管設計結構在調試中出現(xiàn)的各種問題都能得到適當解決。因此,在集成到RibbonFET晶體管架構之前,PowerVia就已在測試中達到了相當高的良率和可靠性指標,證明了這一技術的預期價值。

PowerVia的測試也利用了極紫外光刻技術(EUV)帶來的設計規(guī)則。在測試結果中,芯片大部分區(qū)域的標準單元利用率都超過90%,同時單元密度也大幅增加,可望降低成本。測試還顯示,PowerVia將平臺電壓(platform voltage)降低了30%,并實現(xiàn)了6%的頻率增益( frequency benefit)。PowerVia測試芯片也展示了良好的散熱特性,符合邏輯微縮預期將實現(xiàn)的更高功率密度。

接下來,在將于VLSI研討會上發(fā)表的第三篇論文中,英特爾技術專家Mauro Kobrinsky還將闡述英特爾對PowerVia更先進部署方法的研究成果,如同時在晶圓正面和背面實現(xiàn)信號傳輸和供電。

英特爾領先業(yè)界為客戶提供PowerVia背面供電技術,并將在未來繼續(xù)推進相關創(chuàng)新,延續(xù)了其率先將半導體創(chuàng)新技術推向市場的悠久歷史。

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    462

    文章

    53539

    瀏覽量

    459182
  • 英特爾
    +關注

    關注

    61

    文章

    10275

    瀏覽量

    179320
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    五家大廠盯上,英特爾EMIB成了?

    和聯(lián)發(fā)科也正在考慮將英特爾EMIB封裝應用到ASIC芯片中。 ? EMIB(Embedded Multi-die Interconnect Bridge,嵌入式多芯片互連橋)是
    的頭像 發(fā)表于 12-06 03:48 ?4592次閱讀

    吉方工控榮膺英特爾中國2025市場突破

    2025年11月19日晚,重慶悅來國際會議中心華燈璀璨,2025英特爾技術創(chuàng)新與產業(yè)生態(tài)大會(Intel Connection)歡迎晚宴圓滿落幕。在這一匯聚全球科技領袖、生態(tài)伙伴與行業(yè)先鋒的高規(guī)格
    的頭像 發(fā)表于 11-24 17:00 ?468次閱讀

    18A工藝大單!英特爾將代工微軟AI芯片Maia 2

    。 ? 英特爾18A工藝堪稱芯片制造領域的一項重大突破,處于業(yè)界2納米級節(jié)點水平。它采用了兩項極具創(chuàng)新性的基礎技術——RibbonFET全環(huán)繞柵極晶體管架構和
    的頭像 發(fā)表于 10-21 08:52 ?4661次閱讀

    硬件與應用同頻共振,英特爾Day 0適配騰訊開源混元大模型

    于OpenVINO? 構建的 AI 軟件平臺的可擴展性,英特爾助力ISV生態(tài)伙伴率先實現(xiàn)應用端Day 0 模型適配,大幅加速了新模型的落地進程,彰顯了 “硬件 + 模型 + 生態(tài)” 協(xié)同的強大爆發(fā)力。 混元新模型登場:多維度
    的頭像 發(fā)表于 08-07 14:42 ?1123次閱讀
    硬件與應用同頻共振,<b class='flag-5'>英特爾</b>Day 0適配騰訊開源混元大模型

    英特爾先進封裝,新突破

    英特爾技術研發(fā)上的深厚底蘊,也為其在先進封裝市場贏得了新的競爭優(yōu)勢。 英特爾此次的重大突破之一是 EMIB-T 技術。EMIB-T 全稱
    的頭像 發(fā)表于 06-04 17:29 ?777次閱讀

    新思科技與英特爾在EDA和IP領域展開深度合作

    近日,在英特爾代工Direct Connect 2025上,新思科技宣布與英特爾在EDA和IP領域展開深度合作,包括利用其通過認證的AI驅動數(shù)字和模擬設計流程支持英特爾18A工藝;為Intel 18A-P工藝節(jié)點提供完備的EDA
    的頭像 發(fā)表于 05-22 15:35 ?743次閱讀

    英特爾持續(xù)推進核心制程和先進封裝技術創(chuàng)新,分享最新進展

    英特爾代工已取得重要里程碑。例如,Intel 18A制程節(jié)點已進入風險試產階段,并計劃于今年內實現(xiàn)正式量產。這一節(jié)點采用了PowerVia背面供電
    的頭像 發(fā)表于 05-09 11:42 ?569次閱讀
    <b class='flag-5'>英特爾</b>持續(xù)推進核心制程和先進封裝<b class='flag-5'>技術</b>創(chuàng)新,分享最新進展

    超700位客戶及合作伙伴齊聚英特爾Vision 2025

    英特爾Vision大會的第二天,逾700位客戶及合作伙伴齊聚一堂。期間,多位生態(tài)伙伴紛紛登臺,分享其如何基于英特爾產品和技術實現(xiàn)業(yè)務瓶頸
    的頭像 發(fā)表于 04-03 09:58 ?436次閱讀
    超700位客戶及合作伙伴齊聚<b class='flag-5'>英特爾</b>Vision 2025

    背面供電搭配全環(huán)繞柵極,英特爾打造芯片制造“新星組合”

    繼續(xù)上升,全球半導體市場預計2025年將增長超過15%。從智能手機到數(shù)據(jù)中心,從人工智能到物聯(lián)網,每個領域都在呼喚更強大的性能和更低的功耗。 因此,包括英特爾在內的芯片制造商們都在尋求制程技術創(chuàng)新的
    的頭像 發(fā)表于 03-21 09:29 ?516次閱讀
    <b class='flag-5'>背面</b><b class='flag-5'>供電</b>搭配全環(huán)繞柵極,<b class='flag-5'>英特爾</b>打造<b class='flag-5'>芯片</b>制造“新星組合”

    英特爾?獨立顯卡與OpenVINO?工具套件結合使用時,無法運行推理怎么解決?

    使用英特爾?獨立顯卡與OpenVINO?工具套件時無法運行推理
    發(fā)表于 03-05 06:56

    詳細解讀英特爾的先進封裝技術

    (SAMSUNG)了。 隨著先進封裝技術的發(fā)展,芯片制造和封裝測試逐漸融合,我們驚奇地發(fā)現(xiàn),在先進封裝領域的高端玩家,竟然也是臺積電、英特爾和三星,而傳統(tǒng)的封測廠商,已經被他們遠遠地拋在身后。 那么,這三家的先進封裝到底有什么獨
    的頭像 發(fā)表于 01-03 11:37 ?1712次閱讀
    詳細解讀<b class='flag-5'>英特爾</b>的先進封裝<b class='flag-5'>技術</b>

    英特爾代工在IEDM 2024展示多項技術突破

    電容降低了最高25%,這一突破性的成果有望極大地改善芯片內部的互連性能,提升整體運算效率。 此外,英特爾代工還率先發(fā)布了一種用于先進封裝的異
    的頭像 發(fā)表于 12-25 16:13 ?763次閱讀

    英特爾IEDM 2024大曬封裝、晶體管、互連等領域技術突破

    芯東西12月16日報道,在IEDM 2024(2024年IEEE國際電子器件會議)上,英特爾代工展示了包括先進封裝、晶體管微縮、互連縮放等在內的多項技術突破,以助力推動半導體行業(yè)在下一
    的頭像 發(fā)表于 12-25 09:52 ?964次閱讀
    <b class='flag-5'>英特爾</b>IEDM 2024大曬封裝、晶體管、<b class='flag-5'>互連</b>等領域<b class='flag-5'>技術</b><b class='flag-5'>突破</b>

    半導體未來三大支柱:先進封裝、晶體管和互連

    重要參考方向。 在IEDM 2024大會上,英特爾發(fā)布了7篇技術論文,展示了多個關鍵領域的創(chuàng)新進展。這些技術涵蓋了從FinFET到2.5D和3D封裝(EMIB、Foveros、Foveros Direct),即將在Intel 1
    的頭像 發(fā)表于 12-16 10:41 ?1048次閱讀
    半導體未來三大支柱:先進封裝、晶體管和<b class='flag-5'>互連</b>

    英特爾展示互連微縮技術突破性進展

    展示了多項技術突破,助力推動半導體行業(yè)在下一個十年及更長遠的發(fā)展。具體而言,在新材料方面,減成法釕互連技術(subtractive Ruthenium)最高可將線間電容降低25%1,有
    的頭像 發(fā)表于 12-10 10:41 ?575次閱讀