chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)資訊 | 如何利用電容諧振改善PDN阻抗

深圳(耀創(chuàng))電子科技有限公司 ? 2022-04-08 15:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在電路板放置分立的去耦電容可以靈活地調(diào)整電源供電系統(tǒng)的阻抗,實(shí)現(xiàn)較低的電源地噪聲。然后,如何選擇擺放電容位置、選用多少及選用什么型號(hào)的去耦電容仍是設(shè)計(jì)者需要考慮的問(wèn)題。

因此,為了對(duì)一個(gè)特定的設(shè)計(jì)尋求最佳的去耦解決方案,選用合適的仿真軟件及進(jìn)行大量的電源供電系統(tǒng)的仿真模擬往往是必須的。去耦電容的阻抗呈現(xiàn)下圖所示的V字形特性,在自諧振頻率之前是容性的,愛(ài)自諧振頻率點(diǎn)之后是感性的。在電容方案選型時(shí),可以利用去耦電容阻抗在諧振點(diǎn)最低的特點(diǎn),合理組合不同容值和位置的電容以抵消PDN諧振峰值,改變系統(tǒng)諧振點(diǎn)的分布,并使在關(guān)心的頻段范圍內(nèi)這個(gè)PDN沒(méi)有明顯的諧振。

11bc453a-b2a8-11ec-82f6-dac502259ad0.png

11ce7304-b2a8-11ec-82f6-dac502259ad0.png

利用電容自諧振頻率來(lái)抑制PDN諧振

電容是最重要的電源阻抗控制優(yōu)化器件,接下來(lái)我們將通過(guò)一個(gè)例子進(jìn)一步闡述其在實(shí)際產(chǎn)品中的應(yīng)用方法。

下圖中是利用電容自諧振頻率點(diǎn)阻抗最低的特點(diǎn)來(lái)抑制PDN諧振的一般方法。下圖中通過(guò)芯片自阻抗曲線,可以發(fā)現(xiàn)其在1MHZ左右有個(gè)明顯的諧振,由于常用的470uF電解電容的自諧振頻率基本上位于1MHZ附近,所以我們?cè)?a href="http://www.brongaenegriffin.com/v/tag/82/" target="_blank">PCB上的VRM附件安裝一顆470uF的去耦電容(Bulk),并從新提取芯片端自阻抗曲線。

11dfa962-b2a8-11ec-82f6-dac502259ad0.png

沒(méi)有電容的情況

11f470b8-b2a8-11ec-82f6-dac502259ad0.png

增加Bulk 470uF電容的情況

Bulk 470uF電容添加后的阻抗曲線,可以發(fā)現(xiàn)1MHZ附近的諧振峰明顯的消失,但是10MHZ附近出現(xiàn)了新的諧振峰。此時(shí)可以通過(guò)板上合適的位置放置一些容量比較小的高頻陶瓷電容MLCC電容100nf-22uf,來(lái)進(jìn)一步抑制10MHZ附近的諧振。下圖顯示了通過(guò)高頻電容的組合能有效的消除10MHZ出的諧振峰。

120b2b50-b2a8-11ec-82f6-dac502259ad0.png

從上面的例子分析鐘我們可以看出利用頻域仿真獲取PDN網(wǎng)絡(luò)的輸入阻抗,并利用阻抗諧振針對(duì)性性地添加板基去耦電容是改善PDN性能的行之有效的手段方法。

電源噪聲從頻譜上來(lái)看是一個(gè)很寬的頻率范圍內(nèi)的噪聲,頻域分析需要在一定的范圍內(nèi)考慮;基于網(wǎng)絡(luò)參數(shù)法的目標(biāo)阻抗法是PDN的頻域分析中最常用的方法。PDN的目標(biāo)阻抗通常需要根據(jù)器件工作電流、噪聲容限等參數(shù)確定;根據(jù)器件中最大工作電流附近估算的目標(biāo)阻抗只適用于中低頻的分析,高頻的目標(biāo)阻抗需要較為準(zhǔn)確的器件工作時(shí)的電流模型進(jìn)行計(jì)算;從目前的發(fā)展來(lái)看,芯片的工作電壓越來(lái)越低,最大電流越來(lái)越大,因此核心電源的目標(biāo)阻抗越來(lái)越小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6393

    瀏覽量

    156963
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    串聯(lián)諧振和并聯(lián)諧振的區(qū)別與特點(diǎn)?

    電容兩端的電壓會(huì)因阻抗特性產(chǎn)生 “過(guò)電壓”。并聯(lián)諧振則是 “總電流最小”(理想無(wú)耗下趨近于 0):總阻抗大導(dǎo)致總電流小,且與總電壓同相位;但電感和
    發(fā)表于 10-15 15:24

    PCB電源完整性的雙面視角,用一篇文章理清時(shí)域電源噪聲與頻域PDN阻抗的關(guān)系

    PDN阻抗來(lái)進(jìn)行電源仿真呢?主要是由于我們可以清晰的進(jìn)行不同諧振頻點(diǎn)的電容和電源平面的分配,從頻域上去分析更直觀。而且還能根據(jù)鏈路的每一個(gè)不同的部分來(lái)負(fù)責(zé)不同的頻段進(jìn)行劃分,例如板級(jí)
    發(fā)表于 09-04 13:48

    村田貼片電容阻抗匹配問(wèn)題如何解決?

    村田貼片電容阻抗匹配問(wèn)題上的解決方案需結(jié)合其高頻特性優(yōu)化與具體應(yīng)用場(chǎng)景設(shè)計(jì), 核心策略包括利用低ESL/ESR特性實(shí)現(xiàn)高頻阻抗控制、通過(guò)溫度穩(wěn)定材料保障參數(shù)一致性、采用多層堆疊
    的頭像 發(fā)表于 07-25 15:23 ?273次閱讀

    村田貼片電容的高頻特性與阻抗匹配

    村田貼片電容憑借其卓越的高頻特性和精準(zhǔn)的阻抗匹配能力,成為射頻電路、通信模塊及高速數(shù)字系統(tǒng)的核心元件。其高頻性能的優(yōu)化源于材料科學(xué)、結(jié)構(gòu)設(shè)計(jì)與制造工藝的深度融合,以下從關(guān)鍵參數(shù)、技術(shù)突破及應(yīng)用場(chǎng)
    的頭像 發(fā)表于 06-25 15:26 ?412次閱讀
    村田貼片<b class='flag-5'>電容</b>的高頻特性與<b class='flag-5'>阻抗</b>匹配

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    ,高速先生則默默的看向本文的標(biāo)題:如何用電源去耦電容改善高速信號(hào)質(zhì)量? 沒(méi)錯(cuò),高速先生做過(guò)類似的案例。 如前所述,我們的Layout攻城獅經(jīng)驗(yàn)豐富,在他的努力下,找到了另外一個(gè)對(duì)比模型,信號(hào)管腳周圍只
    發(fā)表于 05-19 14:28

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?393次閱讀
    PCB設(shè)計(jì)如何<b class='flag-5'>用電</b>源去耦<b class='flag-5'>電容</b><b class='flag-5'>改善</b>高速信號(hào)質(zhì)量

    高速PBC設(shè)計(jì)中揭秘DC-BIAS效應(yīng):電容“縮水”對(duì)電源噪聲的影響

    ,再說(shuō)一次吧,去耦電容的作用就是降低電源地之間的阻抗,這樣的話當(dāng)用電端電流波動(dòng)的時(shí)候,在用電芯片處產(chǎn)生的噪聲就會(huì)減小。 今天我們就不過(guò)分的討論怎么仿真電源的
    發(fā)表于 05-12 14:03

    PDN阻抗仿真方法解析

    PDN(Power Delivery Network)阻抗表征電源分配網(wǎng)絡(luò)在頻域內(nèi)的動(dòng)態(tài)響應(yīng)特性,定義為從負(fù)載端觀察到的電源分配系統(tǒng)輸入阻抗
    的頭像 發(fā)表于 05-12 09:47 ?2724次閱讀
    <b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>仿真方法解析

    串聯(lián)諧振特點(diǎn)全面介紹

    ? 串聯(lián)諧振是一種電路狀態(tài),其中電感(L)和電容(C)元件在特定頻率下達(dá)到共振。在這種狀態(tài)下,電路中的阻抗最小,電流最大。了解串聯(lián)諧振的特點(diǎn)及其應(yīng)用對(duì)于電氣工程、通信系統(tǒng)等領(lǐng)域至關(guān)重要
    的頭像 發(fā)表于 03-17 09:03 ?2227次閱讀

    串聯(lián)諧振與并聯(lián)諧振的區(qū)別

    組成的電路中。當(dāng)電路的感抗(XL)和容抗(XC)相等時(shí),電路達(dá)到諧振狀態(tài)。此時(shí),電路的總阻抗達(dá)到最小值,電流達(dá)到較大值?。 ? 并聯(lián)諧振 ?:發(fā)生在由電感(L)、電容(C)和電阻(R)
    的頭像 發(fā)表于 03-06 15:23 ?3191次閱讀

    電容在EMC設(shè)計(jì)中的應(yīng)用技巧

    ;quot;決定的。簡(jiǎn)言之,在任何濾波器中,電容兩端存在高阻抗,電感兩端存在低阻抗。圖1是利用最大不匹配原則得到的濾波器的結(jié)構(gòu)與 2S 和 2L 的配合關(guān)系,每種情形給出了2種結(jié)構(gòu)及相
    發(fā)表于 03-03 16:17

    電源濾波器的阻抗匹配問(wèn)題:源阻抗和負(fù)載阻抗不匹配時(shí)的優(yōu)化策略

    在電子設(shè)備中,電源濾波器的性能受到源阻抗和負(fù)載阻抗不匹配的影響。諧振現(xiàn)象可能導(dǎo)致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設(shè)計(jì)采用 L 型匹配網(wǎng)絡(luò),
    的頭像 發(fā)表于 02-10 11:02 ?1016次閱讀
    電源濾波器的<b class='flag-5'>阻抗</b>匹配問(wèn)題:源<b class='flag-5'>阻抗</b>和負(fù)載<b class='flag-5'>阻抗</b>不匹配時(shí)的優(yōu)化策略

    調(diào)感串聯(lián)諧振可調(diào)電抗器原理作用及特點(diǎn)

      調(diào)感式串聯(lián)諧振試驗(yàn)裝置是一種用于電力系統(tǒng)中串聯(lián)諧振試驗(yàn)的設(shè)備,其核心部分是可調(diào)電抗器。可調(diào)電抗器是一種能夠根據(jù)需要自動(dòng)調(diào)節(jié)電抗值的裝置,其原理是利用電子元件來(lái)改變電路的阻抗,從而實(shí)
    的頭像 發(fā)表于 11-22 15:43 ?1069次閱讀
    調(diào)感串聯(lián)<b class='flag-5'>諧振</b>可調(diào)電抗器原理作用及特點(diǎn)

    功率放大器測(cè)試解決方案分享——PDN阻抗特性測(cè)試

    功率放大器測(cè)試解決方案分享——PDN阻抗特性測(cè)試
    的頭像 發(fā)表于 11-20 01:00 ?811次閱讀
    功率放大器測(cè)試解決方案分享——<b class='flag-5'>PDN</b><b class='flag-5'>阻抗</b>特性測(cè)試

    用CPU的引腳控制TAS5711的PDN引腳的電平高低,拉低PDN引腳后TAS5711輸出沒(méi)聲的原因?

    我用CPU的引腳控制TAS5711的PDN引腳的電平高低,當(dāng)我拉低PDN引腳后,TAS5711輸出沒(méi)聲,達(dá)到靜音效果,但是當(dāng)我再次拉高PDN引腳時(shí),輸出不能恢復(fù),還是沒(méi)聲,是否PDN
    發(fā)表于 11-05 06:27