chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR5這么快,為啥還能那么穩(wěn)?

edadoc ? 來源:edadoc ? 作者:edadoc ? 2023-06-28 09:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--姜杰

大家都在關(guān)注DDR5跑的有多快,高速先生卻在關(guān)心它為什么能夠跑的穩(wěn)……

內(nèi)存的穩(wěn)定性,離不開RAS功能。提起RAS,熟悉DDR的小伙伴們一定記得行地址選通信號(hào)(Row Address Strobe, RAS),不過這個(gè)信號(hào)跟本文沒啥關(guān)系,為了避免大家概念混淆,先說明一哈。

言歸正傳,今天要介紹的是另外一個(gè)RAS(Reliability,Availability and Serviceability),即可靠性、可用性和可維護(hù)性的簡稱。RAS功能一方面可以通過調(diào)整信號(hào)規(guī)避風(fēng)險(xiǎn),另一方面,在發(fā)生錯(cuò)誤時(shí)及時(shí)發(fā)現(xiàn)并進(jìn)行修正,以延長系統(tǒng)正常運(yùn)行的時(shí)間,通俗點(diǎn)說,就是沒事不找事,有事不怕事,當(dāng)然了,這么通透的功能不是某一項(xiàng)技術(shù)就能搞掂的,RAS功能通常是一組技術(shù)的合稱,DDR5能穩(wěn)住,RAS功能功不可沒。閑言少敘,一起上車吧。

【提升1】片上ECC (On-Die Error Correction Code)

隨著DDR5信號(hào)速率的增加和芯片生產(chǎn)工藝難度的加大,DRAM內(nèi)存出現(xiàn)單位錯(cuò)誤的風(fēng)險(xiǎn)也隨之增加,為進(jìn)一步改善內(nèi)存信道,糾正DRAM芯片中可能出現(xiàn)的位錯(cuò)誤,DDR5引入了片上ECC技術(shù),將ECC集成到DDR5芯片內(nèi)部,提高可靠性并降低風(fēng)險(xiǎn),同時(shí)還能降低缺陷率。

wKgaomSbh9aAZPO5AABZrw5HHoI479.jpg

看到這里,高速先生似乎已經(jīng)能猜到大家最關(guān)心的問題了:片上ECC的使用是否意味著可以不用單獨(dú)的ECC顆粒了?很遺憾,答案是否定的,因?yàn)镺n-Die ECC無法糾正芯片外或者模塊與內(nèi)存控制器之間的DDR通道中的錯(cuò)誤,因此,之前常用的邊帶(Side-band)ECC顆粒在必要的情況下還是要保留的。

【提升2】占空比調(diào)節(jié)器 (DCA,Duty Cycle Adjuster)

占空比調(diào)節(jié)器(DCA)支持主控通過調(diào)節(jié)DDR5內(nèi)部占空比,在一定的范圍內(nèi)補(bǔ)償數(shù)據(jù)選通信號(hào)(DQS)和數(shù)據(jù)信號(hào)(DQ)的占空比失真,該功能通過調(diào)整DQ和DQS信號(hào)的占空比,鞏固了讀取數(shù)據(jù)的穩(wěn)定性。

wKgZomSbh9aAdDVTAAArc4YoUcU957.jpg

【提升3】DQS內(nèi)部延遲監(jiān)控(DQS Interval Oscillator)

隨著DDR DIE上的電壓和溫度變化,DQS時(shí)鐘樹延遲將發(fā)生偏移,可能需要重新訓(xùn)練(re-train)。DDR5包括一個(gè)內(nèi)部DQS時(shí)鐘樹振蕩器,用于測(cè)量由主控確定的給定時(shí)間間隔內(nèi)的延遲量。DQS振蕩器為主控提供是否需要重新訓(xùn)練,以及潛在誤差大小等重要信息。主控可以使用此功能定期重新訓(xùn)練通道,以補(bǔ)償DRAM中電壓和溫度變化引起的延遲。

wKgaomSbh9eAI0OAAABl0Xl9yM8068.jpg

【提升4】數(shù)據(jù)讀寫的循環(huán)冗余校驗(yàn) (CRC, Cyclic Redundancy Check)

循環(huán)冗余校驗(yàn)是數(shù)據(jù)通信領(lǐng)域中一種常見的查錯(cuò)校驗(yàn)技術(shù)。其基本原理是:將固定數(shù)量的校驗(yàn)位附加在需要傳輸?shù)臄?shù)據(jù)后面,發(fā)送端對(duì)校驗(yàn)位進(jìn)行特定的運(yùn)算并發(fā)送,接收端在接收數(shù)據(jù)后對(duì)校驗(yàn)位進(jìn)行運(yùn)算以檢查是否出錯(cuò)。CRC保證了數(shù)據(jù)傳輸?shù)恼_性。

DDR4僅支持?jǐn)?shù)據(jù)寫操作的CRC,DDR5則將CRC功能擴(kuò)展到數(shù)據(jù)的讀操作,進(jìn)一步保證了數(shù)據(jù)傳輸?shù)目煽啃浴?/p>

wKgZomSbh9eAbwc3AABAzj_G4IM366.jpg

【提升5】數(shù)據(jù)的反饋判決均衡 (DFE)

對(duì)于數(shù)據(jù)信號(hào),隨著速率的進(jìn)一步提升,DDR5采用了之前在高速串行信號(hào)中才會(huì)使用的反饋判決均衡技術(shù)(DFE),以減少信號(hào)衰減和碼間干擾(ISI)的負(fù)面影響,增加了信號(hào)眼圖的優(yōu)化手段,為數(shù)據(jù)信號(hào)的高速傳輸提供了保障。

wKgaomSbh9iAekSVAAA07czRick332.jpg

關(guān)于DDR5數(shù)據(jù)信號(hào)的DFE功能,高速先生之前有專門寫過一篇文章進(jìn)行介紹,這里就不再贅述。

篇幅所限,本文對(duì)DDR5的RAS功能簡介就到這里,正是由于多種RAS新功能的加持,才一定程度上保證了DDR5提速后的穩(wěn)定性。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66809
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    8

    文章

    3123

    瀏覽量

    75255
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    446

    瀏覽量

    24884
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR5內(nèi)存普及率不高,是PMIC的鍋?

    ,隨著近期DRAM內(nèi)存的價(jià)格普遍開始下降,跟隨這一趨勢(shì)的DDR5內(nèi)存似乎終于有了用武之地。那么DDR5內(nèi)存的價(jià)格為何一開始那么貴呢,難道真的就是剛推出新技術(shù)帶來的高附加值? ? PMI
    的頭像 發(fā)表于 07-12 08:27 ?1.2w次閱讀

    新一代內(nèi)存DDR5帶來了哪些改變?

    具體有哪些變化?DDR5DDR4差別很大,實(shí)際上更像LPDDR4,DDR5帶來9個(gè)變化。
    發(fā)表于 05-19 09:56 ?4893次閱讀
    新一代內(nèi)存<b class='flag-5'>DDR5</b>帶來了哪些改變?

    DDR5內(nèi)存接口芯片組如何利用DDR5 for DIMM的優(yōu)勢(shì)?

    2021 年,JEDEC 宣布發(fā)布 JESD79-5 DDR5 SDRAM 標(biāo)準(zhǔn),標(biāo)志著行業(yè)向 DDR5 dual-inline memory modules (DIMM) 的過渡。
    的頭像 發(fā)表于 03-17 09:50 ?4182次閱讀
    <b class='flag-5'>DDR5</b>內(nèi)存接口芯片組如何利用<b class='flag-5'>DDR5</b> for DIMM的優(yōu)勢(shì)?

    新一代DDR5內(nèi)存模組密集發(fā)布,支持DDR5 CPU隨后就到!

    近日,嘉合勁威首批DDR5內(nèi)存條在深圳坪山工廠量產(chǎn)下線。首批DDR5內(nèi)存條采用鎂光DRAM,頻率4800MHZ,電壓1.1V,時(shí)序40-40-40? 1.1V ,容量16G(單面)/32G(雙面
    的頭像 發(fā)表于 04-27 09:00 ?1.5w次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測(cè)試驗(yàn)證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達(dá)17.4Gbps. DDR5內(nèi)存測(cè)試系統(tǒng)
    發(fā)表于 08-06 12:03

    DDR5尚未真正普及的原因是什么?

    國產(chǎn)DDR5究竟離我們還有多遠(yuǎn)?DDR5尚未真正普及的原因是什么?
    發(fā)表于 06-18 09:49

    DDR3/4都還沒玩夠,DDR5已經(jīng)來啦

    先生悄悄的告訴大家,DDR5已經(jīng)來啦?。?! 高速先生在研討會(huì)或者和客戶培訓(xùn)的時(shí)候,每當(dāng)講到DDR的文檔,都會(huì)把這張DDR的發(fā)展歷程圖拿出來介紹,給大家講述DDR技術(shù)的發(fā)展進(jìn)程。從這張圖
    發(fā)表于 08-12 15:42

    DDR5這么,為啥還能那么穩(wěn)?

    高速先生成員--姜杰 大家都在關(guān)注DDR5跑的有多快,高速先生卻在關(guān)心它為什么能夠跑的穩(wěn)…… 內(nèi)存的穩(wěn)定性,離不開RAS功能。提起RAS,熟悉DDR的小伙伴們一定記得行地址選通信號(hào)(Row
    發(fā)表于 06-28 09:09

    DDR5比較DDR4有什么新特性?

    DDR5相比DDR4有什么新特性?
    的頭像 發(fā)表于 01-10 14:21 ?1.1w次閱讀

    DDR5內(nèi)存的價(jià)格為何那么

    DDR5DDR4的基礎(chǔ)上做了許多改進(jìn),首先是更高的數(shù)據(jù)速率,從DDR4最高的3200MT/s,到了DDR5最高的6400MT/s;其次是提高內(nèi)存穩(wěn)定性的片上ECC糾錯(cuò)機(jī)制,以及降低功
    的頭像 發(fā)表于 07-12 09:58 ?5407次閱讀

    ddr5的主板可以用ddr4內(nèi)存嗎 幾代CPU才能上DDR5

    DDR5的主板不支持使用DDR4內(nèi)存。DDR5(第五代雙倍數(shù)據(jù)率)和DDR4(第四代雙倍數(shù)據(jù)率)是兩種不同規(guī)格的內(nèi)存技術(shù),它們?cè)陔姎馓匦院鸵_布局上存在明顯差異。因此,
    發(fā)表于 08-09 15:36 ?2.9w次閱讀

    ddr5為什么能跑得那么穩(wěn)

    隨著DDR5信號(hào)速率的增加和芯片生產(chǎn)工藝難度的加大,DRAM內(nèi)存出現(xiàn)單位錯(cuò)誤的風(fēng)險(xiǎn)也隨之增加,為進(jìn)一步改善內(nèi)存信道,糾正DRAM芯片中可能出現(xiàn)的位錯(cuò)誤,DDR5引入了片上ECC技術(shù),將ECC集成到DDR5芯片內(nèi)部,提高可靠性并降
    發(fā)表于 11-30 14:49 ?772次閱讀
    <b class='flag-5'>ddr5</b>為什么能跑得<b class='flag-5'>那么</b><b class='flag-5'>穩(wěn)</b>呢

    DDR5 SDRAM規(guī)范

    JESD79-5B DDR5 SDRAM-2022 JEDEC
    發(fā)表于 12-25 09:51 ?26次下載

    DDR5內(nèi)存的工作原理詳解 DDR5DDR4的主要區(qū)別

    DDR5內(nèi)存的工作原理詳解 1. DDR5內(nèi)存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?4694次閱讀

    DDR5內(nèi)存與DDR4內(nèi)存性能差異

    DDR5內(nèi)存與DDR4內(nèi)存性能差異 隨著技術(shù)的發(fā)展,內(nèi)存技術(shù)也在不斷進(jìn)步。DDR5內(nèi)存作為新一代的內(nèi)存技術(shù),相較于DDR4內(nèi)存,在性能上有著顯著的提升。 1. 數(shù)據(jù)傳輸速率
    的頭像 發(fā)表于 11-29 14:58 ?2294次閱讀