chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DDR串?dāng)_仿真筆記

冬至子 ? 來(lái)源:小Q在layout路上不斷前進(jìn) ? 作者:小Q ? 2023-07-03 11:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

什么是dB?

其中dB概念怎么去消耗?其實(shí)要說(shuō)對(duì)于dB概念最熟悉的莫過(guò)于射頻工程師了,但是要好好把這個(gè)講給局外人吸收掉,或許并不是一件特別容易的事,特別是對(duì)于常年不接觸,只是偶爾才會(huì)碰到的人來(lái)說(shuō),更是困難。我也想別人一說(shuō)dB,就能腦海里所有關(guān)于dB的內(nèi)容都蹬蹬的冒出來(lái),所以,我也不敢說(shuō)自己說(shuō)的怎么樣,我只是想按照自己的方式來(lái)了結(jié)這個(gè)內(nèi)容。

首先,dB****是一種純計(jì)數(shù)方法,是一種比值,沒有單位。

(感覺這個(gè)很基礎(chǔ)吧,如果連這個(gè)都不懂,說(shuō)出來(lái)好像很尷尬,所以必須清楚。)

既然是比值,則必然要有對(duì)比的對(duì)象,就像一個(gè)黑夾子的兩端,輸入與輸出的對(duì)比:

圖片

在實(shí)際中主要用來(lái)對(duì)比的對(duì)象,是電壓電流或者功率。

功率: dB = 10*lg(A/B)

電壓或電流: dB = 20*lg(A/B)

(功率P = U2/R = I2R)

這里我們看到了公式是以10為底的對(duì)數(shù),所以,想起了咱們的高中最熟悉的圖如下:

圖片

有沒有很熟悉,其中的x = OUTPUT/INPUT,a=10.

所以dB的曲線趨勢(shì)則為上圖的紅色曲線。

記住這幅圖的話,我覺得對(duì)于dB的理解還是會(huì)有很大的幫助的。

(比如假設(shè)你很陌生dB的概念,人家說(shuō)dB的時(shí)候,你一頭霧水,比如人家說(shuō)減少了1個(gè)dB,那是怎么回事呢?這是可以馬上畫個(gè)草圖,標(biāo)一下點(diǎn),哦,原來(lái)是說(shuō)輸出比輸入少了一些,原來(lái)如此,這樣的話,再也不怕別人提dB啦,因?yàn)槲抑滥阍谡f(shuō)什么。)

其次,為什么用dB ?——簡(jiǎn)化。

比如你可以常常聽到工程師說(shuō)下降了1個(gè)dB,假設(shè)這時(shí)候輸入是1.3V,那么1個(gè)dB經(jīng)過(guò)換算,可得輸出為1.45862399059255V,不管是聽的還是說(shuō)的人,可能相對(duì)的更愿意聽到前者而不是后者這么一大串?dāng)?shù)據(jù)吧。

再者,為什么是-27dB****或者-29dB?

我們可以換算一下,這里L(fēng)PDDR的工作電壓為1.2V,換算可得串?dāng)_閾值為46~58mV,即串?dāng)_容限大致在3.8%4.8%之間,此時(shí)如果升電壓為1.3V,則,按同樣的串?dāng)_容限進(jìn)行換算,可接受的串?dāng)_閾值為49.862.8mV,可見,在同樣的容限比例下,串?dāng)_閾值的空間加大了,因此,我想為什么有時(shí)候DDR出現(xiàn)問(wèn)題,升壓是可以解決部分問(wèn)題的,但是升壓同樣也將帶來(lái)另外的問(wèn)題,功耗變大,為什么功耗為變大呢?(P= U2/R)

另外,關(guān)于信號(hào)串?dāng)_的閾值,我們可以在李玉山《信號(hào)完整性分析》書中得到一些經(jīng)驗(yàn)值,5%。實(shí)際中,如果無(wú)法得到原廠提供的標(biāo)準(zhǔn),可以以此為基準(zhǔn),當(dāng)然是越小越好,如果能做到3%左右,我想當(dāng)下階段基本也都能夠滿足要求的。

然后,回顧串?dāng)_一些相關(guān)理論,我們知道,一般串?dāng)_只考慮其臨邊兩線對(duì)齊造成的影響即可,又所謂的三線制串?dāng)_。

所以接下來(lái)借助仿真工具ADS2015進(jìn)行仿真。

操作步驟概要:

①導(dǎo)出合適格式的PCB文件。

② ADS導(dǎo)入PCB文件,并進(jìn)行簡(jiǎn)化處理。

③仿真環(huán)境的搭建。

④仿真以及仿真結(jié)果的數(shù)據(jù)處理與分析

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    732

    瀏覽量

    66840
  • ADS仿真
    +關(guān)注

    關(guān)注

    1

    文章

    71

    瀏覽量

    10858
  • 信號(hào)串?dāng)_
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    8726
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是?如何減少

    01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?7837次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速數(shù)字電路設(shè)計(jì)問(wèn)題產(chǎn)生的機(jī)理原因

    在電子產(chǎn)品的設(shè)計(jì)中普遍存在,通過(guò)以上的分析與仿真,了解了的特性,總結(jié)出以下減少
    發(fā)表于 06-13 10:41 ?2116次閱讀
    高速數(shù)字電路設(shè)計(jì)<b class='flag-5'>串</b><b class='flag-5'>擾</b>問(wèn)題產(chǎn)生的機(jī)理原因

    學(xué)習(xí)筆記(1)

    講到,基礎(chǔ)的知識(shí)比如是由電場(chǎng)耦合和磁場(chǎng)耦合的共同結(jié)果啊,從
    的頭像 發(fā)表于 10-25 14:43 ?6391次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學(xué)習(xí)<b class='flag-5'>筆記</b>(1)

    PCB設(shè)計(jì)與-真實(shí)世界的(下)

    作者:一博科技SI工程師陳德恒3. 仿真實(shí)例在ADS軟件中構(gòu)建如下電路: 圖2圖2為微帶線的近端仿真圖,經(jīng)過(guò)Allegro中的Transmission line Calculato
    發(fā)表于 10-21 09:52

    PCB設(shè)計(jì)與-真實(shí)世界的(上)

    尺寸變小,成本要求提高,電路板層數(shù)變少,使得布線密度越來(lái)越大,的問(wèn)題也就越發(fā)嚴(yán)重。本文從3W規(guī)則,理論,仿真驗(yàn)證幾個(gè)方面對(duì)真實(shí)世界中
    發(fā)表于 10-21 09:53

    幾張圖讓你輕松理解DDR

    和上面仿真波形的50ps來(lái)比,真的是很微不足道。實(shí)際上DDR模塊里的確會(huì)有更為嚴(yán)重的影響,試想一下,我們?cè)诟咚俅行盘?hào)里面5mV的
    發(fā)表于 09-05 11:01

    高速差分過(guò)孔產(chǎn)生的情況仿真分析

    可以采用背鉆的方式。圖1:高速差分過(guò)孔產(chǎn)生的情況(H》100mil, S=31.5mil )差分過(guò)孔間仿真分析下面是對(duì)一個(gè)板厚為3
    發(fā)表于 08-04 10:16

    DDR跑不到速率后續(xù)來(lái)了,相鄰層深度分析!

    ,基本上和該案例的DDR走線的最大并行長(zhǎng)度接近,使得這個(gè)仿真模型更貼近該案例的真實(shí)情況。 分別對(duì)兩個(gè)模型進(jìn)行仿真,仿真后得到兩者的
    發(fā)表于 06-06 17:24

    基于Cadence的DDR仿真設(shè)計(jì)

    通過(guò)Cadence軟件建立DDRⅡ信號(hào)拓?fù)浣Y(jié)構(gòu)、仿真信號(hào)的、碼間干擾、過(guò)沖等與信號(hào)質(zhì)量相關(guān)的參數(shù),從仿真波形中可以測(cè)量出與信號(hào)時(shí)序相關(guān)的
    發(fā)表于 02-13 15:16 ?52次下載
    基于Cadence的<b class='flag-5'>DDR</b>Ⅱ<b class='flag-5'>仿真</b>設(shè)計(jì)

    仿真分析

    在實(shí)際的設(shè)計(jì)中,板層特性(如厚度,介質(zhì)常數(shù)等)以及線長(zhǎng)、線寬、線距、信號(hào)的上升時(shí)間等都會(huì)對(duì)有所影響。
    的頭像 發(fā)表于 08-14 09:13 ?6559次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>仿真</b>分析

    解決的方法

    在電子產(chǎn)品的設(shè)計(jì)中普遍存在,通過(guò)以上的分析與仿真,了解了的特性,總結(jié)出以下減少
    的頭像 發(fā)表于 08-14 11:50 ?2w次閱讀

    如何減少電路板設(shè)計(jì)中的

    在電路板設(shè)計(jì)中無(wú)可避免,如何減少就變得尤其重要。在前面的一些文章中給大家介紹了很多減少
    發(fā)表于 03-07 13:30 ?4190次閱讀

    淺談溯源,是怎么產(chǎn)生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,
    的頭像 發(fā)表于 03-29 10:26 ?3770次閱讀

    過(guò)孔的問(wèn)題

    在硬件系統(tǒng)設(shè)計(jì)中,通常我們關(guān)注的主要發(fā)生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設(shè)計(jì)中,高速差分過(guò)孔之間也會(huì)產(chǎn)生較大的,本文對(duì)高速差分過(guò)孔之間的產(chǎn)生
    的頭像 發(fā)表于 11-07 11:20 ?2105次閱讀

    pcb上的高速信號(hào)需要仿真

    pcb上的高速信號(hào)需要仿真嗎? 在數(shù)字電子產(chǎn)品中,高速信號(hào)被廣泛應(yīng)用于芯片內(nèi)部和芯片間的數(shù)據(jù)傳輸。這些信號(hào)通常具有高帶寬,并且需要在特定的時(shí)間內(nèi)準(zhǔn)確地傳輸數(shù)據(jù)。然而,在高速信號(hào)傳輸?shù)倪^(guò)程中,會(huì)出
    的頭像 發(fā)表于 09-05 15:42 ?1114次閱讀