chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RTL復(fù)位信號(hào)的設(shè)計(jì)和時(shí)序

冬至子 ? 來源:梧桐芯語(yǔ) ? 作者:孫榮榮 ? 2023-07-13 17:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

異步復(fù)位

在前面的文章中有過對(duì)于寄存器行為的描述,而復(fù)位方面,在電路設(shè)計(jì)時(shí)建議使用帶異步復(fù)位/置位的寄存器。原因是只要復(fù)位信號(hào)有效,則無論時(shí)鐘是否到來,都會(huì)對(duì)寄存器進(jìn)行復(fù)位,使電路處于一個(gè)穩(wěn)定的狀態(tài)。而復(fù)位信號(hào)釋放后,需要等時(shí)鐘到來,才會(huì)更新數(shù)據(jù)。

圖片

圖片

當(dāng)異步復(fù)位有效時(shí),無論有沒有時(shí)鐘,寄存器都會(huì)處于復(fù)位狀態(tài),也會(huì)穩(wěn)定輸出,因此沒有過于擔(dān)心的問題。但如果復(fù)位信號(hào)釋放,而此時(shí)D端數(shù)據(jù)與Q端數(shù)據(jù)不一致,那么當(dāng)寄存器時(shí)鐘有效時(shí),就會(huì)更新Q端數(shù)據(jù)。由此也會(huì)出現(xiàn)一個(gè)時(shí)序的要求,也就是recovery/remove timing的時(shí)序要求。

圖片

為了確保復(fù)位信號(hào)的使用沒有問題,一般采用以下電路來實(shí)現(xiàn)異步復(fù)位信號(hào)釋放時(shí)與時(shí)鐘的同步處理,以便讓EDA工具自動(dòng)識(shí)別時(shí)序路徑,進(jìn)行時(shí)序分析及時(shí)序優(yōu)化。

圖片

這樣操作,我們稱為異步復(fù)位同步釋放??梢宰畲笙薅缺WC時(shí)序的穩(wěn)定性。

圖片

以上RCU框圖中的電路,,用Verilog HDL描述如下所示:

1.jpg

同步復(fù)位

有些早期的電路,在設(shè)計(jì)時(shí)使用了同步復(fù)位,而沒有使用異步復(fù)位來進(jìn)行模塊級(jí)復(fù)位管理。原因是早期的EDA工具對(duì)復(fù)位信號(hào)的處理還不是很好,需要像時(shí)鐘一樣做復(fù)位樹來進(jìn)行時(shí)序平衡(當(dāng)時(shí)還沒有recovery/remove的時(shí)序概念),這是為了確保復(fù)位的穩(wěn)定性所作出的犧牲。

圖片

如上圖所示,同步復(fù)位Rst實(shí)際上就是DFF的一個(gè)輸入,所以在時(shí)序上直接可以被看做數(shù)據(jù)路徑來處理,這對(duì)于早起的EDA工具來說,是比較友好。

但是我們需要看到一個(gè)問題,那就是所有的寄存器在上電時(shí),輸出都是不可知的結(jié)果。因此需要等待時(shí)鐘有效后,才能確保電路的穩(wěn)定復(fù)位完成,接著再釋放復(fù)位信號(hào)。在當(dāng)今復(fù)雜的SoC系統(tǒng)中,PLL或者片內(nèi)晶體振蕩器何時(shí)穩(wěn)定輸出,且輸出波形正常,是需要一定的管理電路。用不穩(wěn)定來管理不穩(wěn)定,是不可行的。

因此對(duì)于同步復(fù)位的早期遺留電路來說,在外圍做好復(fù)位管理,確保上電后,其輸出不會(huì)影響整個(gè)系統(tǒng),也是可以的。

沒有復(fù)位

有時(shí)候,過于在意面積的電路中,會(huì)使用沒有復(fù)位的寄存器來實(shí)現(xiàn)電路。如下圖所示。

圖片

這種情況比較極端,確實(shí)寄存器的面積是比較大的,如果減少?gòu)?fù)位電路,勢(shì)必有較大的面積收益(20%左右)。但這就需要在設(shè)計(jì)的時(shí)候考慮好每個(gè)寄存器復(fù)位值是多少。然后通過輸入,以及一定次數(shù)的時(shí)鐘傳遞,將電路穩(wěn)定復(fù)位。

比如說上面這幅圖,第四級(jí)寄存器,上電后是個(gè)未知輸出,需要4個(gè)時(shí)鐘周期,才能穩(wěn)定到初態(tài)。

這樣的電路如果比較大,則上電后復(fù)位的時(shí)間會(huì)比較久,少則幾十個(gè)時(shí)鐘周期,多則上百上千個(gè)時(shí)鐘周期。而且如果有部分寄存器需要特定初始值,還需要專門送進(jìn)去(可以參考同步復(fù)位的操作)。

混用復(fù)位

以上三種電路復(fù)位的方式,可以混用,在節(jié)省面積、穩(wěn)定復(fù)位以及早期遺留電路集成上,會(huì)有一些幫助。但還是建議能用異步復(fù)位就用異步復(fù)位吧。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124572
  • EDA工具
    +關(guān)注

    關(guān)注

    4

    文章

    273

    瀏覽量

    32878
  • RTL
    RTL
    +關(guān)注

    關(guān)注

    1

    文章

    389

    瀏覽量

    61137
  • 晶體振蕩器
    +關(guān)注

    關(guān)注

    9

    文章

    693

    瀏覽量

    30453
  • SoC系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    52

    瀏覽量

    10967
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    復(fù)位信號(hào)是什么意思?復(fù)位信號(hào)的作用?詳解Xilinx FPGA復(fù)位信號(hào)那些事

    復(fù)位信號(hào)幾乎是除了時(shí)鐘信號(hào)外最常用的信號(hào)了,幾乎所有數(shù)字系統(tǒng)在上電的時(shí)候都會(huì)進(jìn)行復(fù)位,這樣才能保持設(shè)計(jì)者確定該系統(tǒng)的系統(tǒng)模式的狀態(tài),以便于更
    的頭像 發(fā)表于 07-27 09:48 ?1.1w次閱讀
    <b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>是什么意思?<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>的作用?詳解Xilinx FPGA<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>那些事

    淺析復(fù)位信號(hào)的設(shè)計(jì)和時(shí)序

    在前面的文章中有過對(duì)于寄存器行為的描述,而復(fù)位方面,在電路設(shè)計(jì)時(shí)建議使用帶異步復(fù)位/置位的寄存器。
    的頭像 發(fā)表于 08-01 16:04 ?4306次閱讀
    淺析<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>的設(shè)計(jì)和<b class='flag-5'>時(shí)序</b>

    【皮特派】RTL復(fù)位信號(hào)怎么選

    RTL行業(yè)芯事cpu/soc經(jīng)驗(yàn)分享
    皮特派
    發(fā)布于 :2022年03月21日 11:35:11

    FPGA的復(fù)位設(shè)計(jì)分析(Verilog HDL與RTL圖)

    ,分別介紹如下:同步復(fù)位同步復(fù)位就是指復(fù)位信號(hào)只有在時(shí)鐘上升沿到來時(shí),才能有效。同步復(fù)位的Verilog]綜合后的
    發(fā)表于 01-08 06:00

    時(shí)序邏輯等效性的RTL設(shè)計(jì)和驗(yàn)證流程介紹

    關(guān)于時(shí)序邏輯等效性的RTL設(shè)計(jì)和驗(yàn)證流程介紹。
    發(fā)表于 04-28 06:13

    單片機(jī)上電復(fù)位復(fù)位延時(shí)的時(shí)序分析

    單片機(jī)上電復(fù)位復(fù)位延時(shí)的時(shí)序分析
    發(fā)表于 01-24 16:15 ?18次下載

    FPGA設(shè)計(jì)中層次結(jié)構(gòu)設(shè)計(jì)和復(fù)位策略影響著FPGA的時(shí)序

    FPGA設(shè)計(jì)中,層次結(jié)構(gòu)設(shè)計(jì)和復(fù)位策略影響著FPGA的時(shí)序。在高速設(shè)計(jì)時(shí),合理的層次結(jié)構(gòu)設(shè)計(jì)與正確的復(fù)位策略可以優(yōu)化時(shí)序,提高運(yùn)行頻率。
    發(fā)表于 02-15 15:15 ?1105次閱讀

    Xilinx復(fù)位信號(hào)設(shè)計(jì)原則

    復(fù)位信號(hào)設(shè)計(jì)的原則是盡量不包含不需要的復(fù)位信號(hào),如果需要,考慮使用局部復(fù)位和同步復(fù)位
    發(fā)表于 10-27 10:09 ?2118次閱讀
    Xilinx<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>設(shè)計(jì)原則

    【FPGA】異步復(fù)位,同步釋放的理解

    復(fù)位和異步復(fù)位異步復(fù)位異步復(fù)位是指無論時(shí)鐘沿是否到來,只要復(fù)位信號(hào)有效,就對(duì)系統(tǒng)進(jìn)行
    發(fā)表于 01-17 12:53 ?4次下載
    【FPGA】異步<b class='flag-5'>復(fù)位</b>,同步釋放的理解

    FPGA入門之功能描述-時(shí)序邏輯

    時(shí)序邏輯的代碼一般有兩種: 同步復(fù)位時(shí)序邏輯和異步復(fù)位時(shí)序邏輯。在同步復(fù)位
    的頭像 發(fā)表于 03-21 10:47 ?949次閱讀

    FPGA設(shè)計(jì)使用復(fù)位信號(hào)應(yīng)遵循原則

    FPGA設(shè)計(jì)中幾乎不可避免地會(huì)用到復(fù)位信號(hào),無論是同步復(fù)位還是異步復(fù)位。我們需要清楚的是復(fù)位信號(hào)
    發(fā)表于 03-30 09:55 ?1635次閱讀

    在高速設(shè)計(jì)中跨多個(gè)FPGA分配復(fù)位信號(hào)

    SoC設(shè)計(jì)中通常會(huì)有“全局”同步復(fù)位,這將影響到整個(gè)設(shè)計(jì)中的大多數(shù)的時(shí)序設(shè)計(jì)模塊,并在同一時(shí)鐘沿同步釋放復(fù)位。
    發(fā)表于 05-18 09:55 ?377次閱讀
    在高速設(shè)計(jì)中跨多個(gè)FPGA分配<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>

    復(fù)位電路設(shè)計(jì)分析

    、FPGA 系統(tǒng),凡是有時(shí)序要求的數(shù)字邏輯電路系統(tǒng),都需要復(fù)位信號(hào)復(fù)位狀態(tài)通常是一個(gè)電路系統(tǒng)的初始條件,復(fù)位
    的頭像 發(fā)表于 05-25 14:48 ?6084次閱讀
    <b class='flag-5'>復(fù)位</b>電路設(shè)計(jì)分析

    MBIST邏輯的復(fù)位信號(hào)怎么來的?

    jtag端口的復(fù)位信號(hào)jtag_trst用于復(fù)位TAP狀態(tài)機(jī)模塊,該復(fù)位信號(hào)可選。
    的頭像 發(fā)表于 05-25 15:09 ?1303次閱讀
    MBIST邏輯的<b class='flag-5'>復(fù)位</b><b class='flag-5'>信號(hào)</b>怎么來的?

    深度剖析復(fù)位電路

     異步復(fù)位觸發(fā)器則是在設(shè)計(jì)觸發(fā)器的時(shí)候加入了一個(gè)復(fù)位引腳,也就是說**復(fù)位邏輯集成在觸發(fā)器里面**。(一般情況下)低電平的復(fù)位信號(hào)到達(dá)觸發(fā)器
    的頭像 發(fā)表于 05-25 15:57 ?1510次閱讀
    深度剖析<b class='flag-5'>復(fù)位</b>電路