chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA+SRAM實現(xiàn)超聲視頻圖像采集系統(tǒng)的設(shè)計

FPGA設(shè)計論壇 ? 來源:未知 ? 2023-07-25 11:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomToFGeAGuAkAAADSuj10fw255.pngwKgaomToFGeAT_HhAAACQEF_XE0641.png

點擊上方藍字關(guān)注我們

醫(yī)學超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號,經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標準視頻信號, 由顯示器進行顯示。在基于FPGA+ARM 9硬件平臺的全數(shù)字化B超診斷儀中,前端探頭返回的回波電信號需由實時采集系統(tǒng)進行波束合成、相關(guān)處理、采集并傳輸至ARM嵌入式處理系統(tǒng),視頻信號數(shù)據(jù)量大,實時性要求高,因此選用FPGA+SRAM構(gòu)成實時采集系統(tǒng),在速度和容量上都能滿足上述要求。主要介紹B超成像系統(tǒng)中應用FPGA進行邏輯控制進行超聲視頻圖像采集的原理和實現(xiàn)。

2 系統(tǒng)構(gòu)成工作原理

如圖1所示,采集系統(tǒng)首先由數(shù)字波束合成器對多通道超聲回波信號進行波束合成,數(shù)字波束合成器對不同通道信號進行延時,使同一點的信號同相相加,同時對多個通道的回波信號進行空間域上的加窗,類似匹配濾波,可以提高信號的信噪比。然后對合成后的超聲視頻信號做一個幀相關(guān)的預處理,即圖像幀與幀之間對應象素灰度上的平滑處理。因為疊加在圖像上的噪聲是非相關(guān)且具有零均值的隨機噪聲,如果在相同條件下取若干幀的平均值來代替原圖,則可減弱噪聲強度。在幀相關(guān)過程中,F(xiàn)PGA要控制數(shù)據(jù)的讀取、處理以及存儲。在為了滿足視頻顯示的實時性,該采集系統(tǒng)采用雙幀存結(jié)構(gòu)的乒乓機制,由FPGA實現(xiàn)讀寫互鎖控制。經(jīng)幀相關(guān)處理完后的視頻數(shù)據(jù)交替寫入幀存A和幀存B,幀存讀控制器根據(jù)后端處理速度讀取幀存中的數(shù)據(jù),送往DMA控制器,DMA控制器開啟DMA通道進行數(shù)據(jù)傳輸。FPGA實現(xiàn)讀寫控制時,為了避免同時對一個幀存進行讀寫操作,需要設(shè)置讀寫互斥鎖進行存儲器狀態(tài)切換。

wKgaomToFGeAZV--AABiXyUCdoM514.png

3 系統(tǒng)設(shè)計與實現(xiàn)

3.1 數(shù)字波束合成

對于具有128陣元和32收發(fā)通道的超聲探頭,在進行32路AD轉(zhuǎn)換后,將其分為4組,每組8路接收通道,每組用一片F(xiàn)PGA實現(xiàn),在該FPGA內(nèi)首先進行接收延時和動態(tài)聚焦再進行加權(quán)求和,其后再進行組間的求和產(chǎn)生超聲數(shù)字視頻信號。每一組的系統(tǒng)框圖如圖2所示:

對不同通道的回波信號進行不同的延時是達到波束聚焦的關(guān)鍵,延時按 可分為粗延時和細延時:粗延時用于控制A/D采樣的開始時間, 為32 ns,延時參數(shù)由FPGA的片內(nèi)RAM中讀出,更換探頭時系統(tǒng)控制器將相應數(shù)據(jù)寫入這些RAM;細延時由采樣時鐘發(fā)生器根據(jù)不同的通道產(chǎn)生不同的A/D采樣時鐘,這些時鐘的相位互相錯開,其錯開的值剛好等于各陣元傳播延遲之差。考慮到系統(tǒng)的實時性以及探測過程中深度的變化,需要采用動態(tài)聚焦。動態(tài)聚焦是在A/D采樣開始后,通過讀取動態(tài)聚焦參數(shù),在采樣的過程中控制采樣時鐘發(fā)生器實現(xiàn)。

wKgaomToFGeANVl1AAB8jVdniJo797.png

8個通道的回波信號經(jīng)過A/D采樣后,送入FPGA,緩沖之后同步讀出進入加權(quán)模塊,加權(quán)模塊由8個無符號為數(shù)字乘法器組成?;夭ㄐ盘柗謩e與加權(quán)參數(shù)相乘后得到具有動態(tài)聚焦和加權(quán)特性的數(shù)據(jù)。8組數(shù)據(jù)再經(jīng)過3級加法器就得到波束合成之后的超聲數(shù)字視頻數(shù)據(jù)。

3.2 幀相關(guān)處理

幀相關(guān)模塊如圖3所示,由幀相關(guān)控制器和一片存儲器組成,進行幀相關(guān)的存儲器采用大小為256 kB的靜態(tài)存儲器(SRAM)。幀相關(guān)控制器由FPGA實現(xiàn),完成地址產(chǎn)生、存儲器讀寫控制、幀相關(guān)計算功能,因為實時性的要求,即保證送往后端雙幀存的數(shù)據(jù)不能中斷,所以考慮到對逐個象素數(shù)據(jù)讀寫的同時就進行相關(guān)處理,而且需要在同一個象素時鐘周期內(nèi)完成。讀寫控制器在1個象素時鐘周期的前半段需要讀出存儲器中的數(shù)據(jù)和當前幀數(shù)據(jù)進行相關(guān)處理;時鐘周期的后半段再將相關(guān)處理完的數(shù)據(jù)寫入存儲器以備后用,這樣送往后端雙幀存的數(shù)據(jù)依然是和象素時鐘對應的連續(xù)象素數(shù)據(jù)。

幀相關(guān)的工作流程如下:

(1)地址產(chǎn)生。地址的產(chǎn)生由一個象索計數(shù)器實現(xiàn),輸入信號為幀同步信號VS和象素時鐘CLK。前端提供的幀同步信號VS為該計數(shù)器的復位信號,在每一幀的開始,計數(shù)器清零,然后根據(jù)象素時鐘CLK計數(shù)生成地址,每個象素時鐘周期內(nèi)地址不變,依據(jù)此地址進行存儲器的讀寫。

(2)讀取已有數(shù)據(jù)及相關(guān)處理。在一個象素時鐘周期的前半段,也就是CLK跳變?yōu)楦唠娖綍r,讀寫控制器輸出的讀信號OEl為有效,讀出前幀中一個象素的數(shù)據(jù),送到FPGA內(nèi)部實現(xiàn)的加法器的A口,與同時到達B口的當前幀的對應象素數(shù)據(jù)相加平均。

(3)數(shù)據(jù)保存及傳輸。在同一個象素時鐘周期的后半段,也就是CLK跳變?yōu)榈碗娖綍r,讀寫控制器輸出的寫信號WEl為有效,相關(guān)處理完的數(shù)據(jù)寫回原來的地址,同時該數(shù)據(jù)也送往幀存寫控制模塊。

wKgaomToFGeAUjGGAABt3N2yvfw943.png

3.3 幀存乒乓讀寫控制機制

超聲視頻圖像需要實時地采集并在處理后在顯示器上重建,圖像存儲器就必須不斷地寫入數(shù)據(jù),同時又要不斷地從存儲器讀出數(shù)據(jù)送往后端處理和顯示。另外,為了滿足這種要求,可以在采集系統(tǒng)中設(shè)置2片容量一樣的幀存,通過乒乓讀寫機制來管理,結(jié)構(gòu)如圖3所示。為了確保任何時刻,只能有1片幀存處于寫狀態(tài),設(shè)置1個寫互斥鎖;同時,只能有1片幀存處于讀狀態(tài),設(shè)置一個讀互斥鎖。在系統(tǒng)初始時,1片幀存為等待寫狀態(tài),另1片為等待讀狀態(tài);開始工作后,2片都處于讀寫狀態(tài)輪流轉(zhuǎn)換的過程,轉(zhuǎn)換的過程相同,但是2片狀態(tài)相錯開,這樣就能夠保證數(shù)據(jù)能連續(xù)地寫入和讀出幀存。該機制如圖4所示,工作流程為:

wKgaomToFGiAdUHHAACcOwNjvXk009.png

(1)采集過程未開始,幀存A為等待寫狀態(tài),獲得寫互斥鎖;幀存B為等待讀狀態(tài),獲得讀互斥鎖;

(2)幀存寫控制器收到一幀開始信號,判斷為采集開始,設(shè)置幀存A寫信號WE2 A有效,幀存A開始寫入當前幀數(shù)據(jù);同時幀存讀控制器設(shè)置幀存B讀信號OE2_B有效,幀存B則開始讀出所存數(shù)據(jù);

(3)一幀結(jié)束,幀存A寫結(jié)束,釋放寫互斥鎖;幀存B讀結(jié)束,釋放讀讀斥鎖;

(4)等待另一幀開始,幀存A獲得讀互斥鎖;幀存B獲得寫讀斥鎖;

(5)另一幀開始,寫控制器設(shè)置幀存B寫信號WE2B有效,幀存B開始寫入數(shù)據(jù);讀控制器設(shè)置幀存A讀信號OE2 A有效,幀存A則開始讀出數(shù)據(jù)。

3.4 DMA傳輸

對整個B超診斷儀來說,系統(tǒng)要完成視頻圖像數(shù)據(jù)的實時采集和指定的處理,高性能ARM處理器的處理能力可達每秒數(shù)百萬條指令,因此數(shù)據(jù)的傳輸設(shè)計是提高系統(tǒng)速度的關(guān)鍵環(huán)節(jié)。ARM處理系統(tǒng)與外部的數(shù)據(jù)傳輸可以通過CPU訪問外部存儲器的方法實現(xiàn),但是效率低下,不能滿足系統(tǒng)實時性的要求,而DMA數(shù)據(jù)傳輸以不占用CPU時間和單周期吞吐率進行數(shù)據(jù)傳輸?shù)膬?yōu)點在實時視頻圖像采集系統(tǒng)中得到廣泛的應用。但是因為DMA的傳輸速率和前端視頻圖像數(shù)據(jù)的輸入速率不匹配,很難發(fā)揮出DMA數(shù)據(jù)傳輸?shù)膬?yōu)勢。由可編程的FPGA控制SRAM組成的雙幀存可以很好地解決這個問題;此外,F(xiàn)PGA內(nèi)部嵌入了一定數(shù)量的RAM,可以經(jīng)過配置成緩沖存儲器,通過靈活的邏輯結(jié)構(gòu)可以方便地實現(xiàn)對輸入輸出數(shù)據(jù)流的控制,成為連接ARM處理系統(tǒng)和SRAM的紐帶和橋梁。

4 結(jié) 語

在B超數(shù)字視頻圖像實時采集系統(tǒng)中采用FPGA作為采集控制部分,首先可以提高系統(tǒng)處理的速度及系統(tǒng)的靈活性和適應性:由于在FPGA和ARM處理系統(tǒng)之間采用SRAM做數(shù)據(jù)緩沖,并用DMA方式進行傳輸,大大提高系統(tǒng)的性能;由于采用FPGA可編程邏輯器件,對于不同的超聲視頻信號,只要在FPGA內(nèi)對控制邏輯稍做修改,便可實現(xiàn)信號采集;FPGA的外圍硬件電路簡單,因而在硬件設(shè)計中,可以大大減小硬件設(shè)計的復雜程度。而FPGA的時序邏輯調(diào)試可在軟件上仿真實現(xiàn),因而降低硬件調(diào)試難度。

wKgaomToFGiANY7fAAAJM7aZU1A183.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓來襲!你的選擇開啟你的高薪之路!7月12號北京中心開課、歡迎咨詢! 薦讀:Altera OpenCL 入門 基于FPGA的千兆以太網(wǎng)ARP和UDP的實現(xiàn)

wKgaomToFGiATXBSAABUdafP6GM831.jpg

掃碼加微信邀請您加入FPGA學習交流群

wKgaomToFGiAAR7hAAACXWrmhKE022.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術(shù)交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:基于FPGA+SRAM實現(xiàn)超聲視頻圖像采集系統(tǒng)的設(shè)計

文章出處:【微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1659

    文章

    22364

    瀏覽量

    632984

原文標題:基于FPGA+SRAM實現(xiàn)超聲視頻圖像采集系統(tǒng)的設(shè)計

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    數(shù)字圖像采集的核心載體——圖像采集卡技術(shù)白皮書

    在工業(yè)自動化、醫(yī)療影像、廣電直播、科研成像等領(lǐng)域,圖像采集卡作為連接前端圖像設(shè)備與后端計算系統(tǒng)的核心硬件,是實現(xiàn)物理
    的頭像 發(fā)表于 01-21 16:18 ?72次閱讀
    數(shù)字<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>的核心載體——<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡技術(shù)白皮書

    Termux手機攝像頭采集圖像/視頻流 部署 YOLO 模型推理

    Termux手機攝像頭采集圖像/視頻流 部署 YOLO 模型推理
    的頭像 發(fā)表于 12-14 07:26 ?2515次閱讀

    圖像采集卡:機器視覺時代的圖像數(shù)據(jù)核心樞紐

    一、圖像采集卡的技術(shù)本質(zhì):從信號到數(shù)據(jù)的“轉(zhuǎn)換器”與“傳輸通道”圖像采集卡(ImageCaptureCard)是機器視覺系統(tǒng)的核心硬件組件,
    的頭像 發(fā)表于 11-12 15:15 ?488次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:機器視覺時代的<b class='flag-5'>圖像</b>數(shù)據(jù)核心樞紐

    重磅|小眼睛科技醫(yī)療CT圖像采集方案發(fā)布!

    行業(yè)解決方案已經(jīng)在合作伙伴中規(guī)模量產(chǎn),方案覆蓋智能航海、音視頻處理、工業(yè)控制、網(wǎng)絡(luò)通信等多個不同領(lǐng)域。近日,小眼睛科技基于醫(yī)療CT圖像采集方案重磅發(fā)布,用FPGA
    的頭像 發(fā)表于 11-03 12:03 ?504次閱讀
    重磅|小眼睛科技醫(yī)療CT<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>方案發(fā)布!

    如何利用Verilog HDL在FPGA實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA
    的頭像 發(fā)表于 10-22 17:21 ?4203次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>SRAM</b>的讀寫測試

    圖像采集卡重要功能解析:打通視頻信號處理全鏈路

    實現(xiàn)模擬與數(shù)字的“雙向奔赴”前端攝像頭、攝像機等設(shè)備常輸出模擬視頻信號,這類信號難以被計算機直接識別處理。圖像采集卡的首要重要功能,便是通過內(nèi)置的高精度模數(shù)轉(zhuǎn)換
    的頭像 發(fā)表于 10-20 16:57 ?653次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡重要功能解析:打通<b class='flag-5'>視頻</b>信號處理全鏈路

    友思特方案 | FPGA 加持,友思特圖像采集卡高速預處理助力視覺系統(tǒng)運行提速增效

    圖像預處理是圖像處理關(guān)鍵中間環(huán)節(jié),通過優(yōu)化傳感器到主機的數(shù)據(jù)傳輸處理為后續(xù)減負。其算法依托硬件執(zhí)行,搭載?FPGA?的友思特圖像采集卡以高速
    的頭像 發(fā)表于 08-20 09:18 ?715次閱讀
    友思特方案 | <b class='flag-5'>FPGA</b> 加持,友思特<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡高速預處理助力視覺<b class='flag-5'>系統(tǒng)</b>運行提速增效

    FPGA 加持,友思特圖像采集卡高速預處理助力視覺系統(tǒng)運行提速增效

    圖像預處理是圖像處理關(guān)鍵環(huán)節(jié),可優(yōu)化數(shù)據(jù)傳輸、減輕主機負擔,其算法可在FPGA等硬件上執(zhí)行。友思特FPGA圖像
    的頭像 發(fā)表于 08-13 17:41 ?963次閱讀
    <b class='flag-5'>FPGA</b> 加持,友思特<b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡高速預處理助力視覺<b class='flag-5'>系統(tǒng)</b>運行提速增效

    圖像采集卡與視頻采集卡的主要區(qū)別對比

    圖像采集卡和視頻采集卡的核心區(qū)別在于它們的設(shè)計目標、處理對象和典型應用場景。盡管名稱相似,且有時功能會有重疊(尤其是高端設(shè)備),但它們側(cè)重點不同:以下是主要區(qū)別:1.處理對象與目標
    的頭像 發(fā)表于 06-27 14:42 ?824次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡與<b class='flag-5'>視頻</b><b class='flag-5'>采集</b>卡的主要區(qū)別對比

    FPGA定制開發(fā)(超聲信號采集處理)

    我們項目部目前在做關(guān)于超聲信號采集處理相關(guān)項目,需要尋求項目外包,項目外包金額面議,最終需要獲取全套知識產(chǎn)權(quán)和配套文件*附件:多通道超聲采集卡硬件需求方案(1).pdf
    發(fā)表于 05-14 16:52

    基于FPGA超聲成像采集平臺解決方案

    超聲波掃描技術(shù)廣泛應用于工業(yè)檢測和醫(yī)學成像。無論是工業(yè)設(shè)備的無損檢測,還是醫(yī)學領(lǐng)域的人體成像,都需要精準控制多個換能器陣列的超聲信號發(fā)射與采集。同時,采集到的信號需經(jīng)過實時處理,轉(zhuǎn)換為
    的頭像 發(fā)表于 04-09 17:40 ?828次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>超聲</b>成像<b class='flag-5'>采集</b>平臺解決方案

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺 一、CameraLink簡介 CameraLink是一種高速、可靠的相機接口標準,它專為滿足高性能相機與
    發(fā)表于 03-25 15:21

    【國產(chǎn)FPGA入學必備】國產(chǎn)FPGA權(quán)威設(shè)計指南+配套FPGA圖像視頻教程

    縮短工程項目的開發(fā)周期,同時,本書可以幫助高校師生快速學習國產(chǎn)FPGA,為參加FPGA和集成電路競賽提供有力的幫助。 二、紫光同創(chuàng)FPGA圖像
    發(fā)表于 02-20 15:08

    圖像采集卡:現(xiàn)代圖像處理技術(shù)的關(guān)鍵組件

    直接影響到圖像的質(zhì)量和處理效率。本文將系統(tǒng)探討圖像采集卡的定義、工作原理、應用領(lǐng)域以及未來發(fā)展趨勢。一、圖像
    的頭像 發(fā)表于 02-20 10:42 ?1249次閱讀
    <b class='flag-5'>圖像</b><b class='flag-5'>采集</b>卡:現(xiàn)代<b class='flag-5'>圖像</b>處理技術(shù)的關(guān)鍵組件

    FPGA圖像處理基礎(chǔ)----實現(xiàn)緩存卷積窗口

    像素行與像素窗口 一幅圖像是由一個個像素點構(gòu)成的,對于一幅480*272大小的圖片來說,其寬度是480,高度是272。在使用FPGA進行圖像處理時,最關(guān)鍵的就是使用FPGA內(nèi)部的存儲資
    的頭像 發(fā)表于 02-07 10:43 ?1587次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>圖像</b>處理基礎(chǔ)----<b class='flag-5'>實現(xiàn)</b>緩存卷積窗口